Merge git://git.denx.de/u-boot-dm
[platform/kernel/u-boot.git] / include / configs / p1_p2_rdb_pc.h
1 /*
2  * Copyright 2010-2011 Freescale Semiconductor, Inc.
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 /*
8  * QorIQ RDB boards configuration file
9  */
10 #ifndef __CONFIG_H
11 #define __CONFIG_H
12
13 #if defined(CONFIG_TARGET_P1020MBG)
14 #define CONFIG_BOARDNAME "P1020MBG-PC"
15 #define CONFIG_VSC7385_ENET
16 #define CONFIG_SLIC
17 #define __SW_BOOT_MASK          0x03
18 #define __SW_BOOT_NOR           0xe4
19 #define __SW_BOOT_SD            0x54
20 #define CONFIG_SYS_L2_SIZE      (256 << 10)
21 #endif
22
23 #if defined(CONFIG_TARGET_P1020UTM)
24 #define CONFIG_BOARDNAME "P1020UTM-PC"
25 #define __SW_BOOT_MASK          0x03
26 #define __SW_BOOT_NOR           0xe0
27 #define __SW_BOOT_SD            0x50
28 #define CONFIG_SYS_L2_SIZE      (256 << 10)
29 #endif
30
31 #if defined(CONFIG_TARGET_P1020RDB_PC)
32 #define CONFIG_BOARDNAME "P1020RDB-PC"
33 #define CONFIG_NAND_FSL_ELBC
34 #define CONFIG_VSC7385_ENET
35 #define CONFIG_SLIC
36 #define __SW_BOOT_MASK          0x03
37 #define __SW_BOOT_NOR           0x5c
38 #define __SW_BOOT_SPI           0x1c
39 #define __SW_BOOT_SD            0x9c
40 #define __SW_BOOT_NAND          0xec
41 #define __SW_BOOT_PCIE          0x6c
42 #define CONFIG_SYS_L2_SIZE      (256 << 10)
43 #endif
44
45 /*
46  * P1020RDB-PD board has user selectable switches for evaluating different
47  * frequency and boot options for the P1020 device. The table that
48  * follow describe the available options. The front six binary number was in
49  * accordance with SW3[1:6].
50  * 111101 533 533 267 667 NOR Core0 boot; Core1 hold-off
51  * 101101 667 667 333 667 NOR Core0 boot; Core1 hold-off
52  * 011001 800 800 400 667 NOR Core0 boot; Core1 hold-off
53  * 001001 800 800 400 667 SD/MMC Core0 boot; Core1 hold-off
54  * 001101 800 800 400 667 SPI Core0 boot; Core1 hold-off
55  * 010001 800 800 400 667 NAND Core0 boot; Core1 hold-off
56  * 011101 800 800 400 667 PCIe-2 Core0 boot; Core1 hold-off
57  */
58 #if defined(CONFIG_TARGET_P1020RDB_PD)
59 #define CONFIG_BOARDNAME "P1020RDB-PD"
60 #define CONFIG_NAND_FSL_ELBC
61 #define CONFIG_VSC7385_ENET
62 #define CONFIG_SLIC
63 #define __SW_BOOT_MASK          0x03
64 #define __SW_BOOT_NOR           0x64
65 #define __SW_BOOT_SPI           0x34
66 #define __SW_BOOT_SD            0x24
67 #define __SW_BOOT_NAND          0x44
68 #define __SW_BOOT_PCIE          0x74
69 #define CONFIG_SYS_L2_SIZE      (256 << 10)
70 /*
71  * Dynamic MTD Partition support with mtdparts
72  */
73 #define CONFIG_MTD_DEVICE
74 #define CONFIG_MTD_PARTITIONS
75 #define CONFIG_CMD_MTDPARTS
76 #define CONFIG_FLASH_CFI_MTD
77 #define MTDIDS_DEFAULT "nor0=ec000000.nor"
78 #define MTDPARTS_DEFAULT "mtdparts=ec000000.nor:128k(dtb),6016k(kernel)," \
79                         "57088k(fs),1m(vsc7385-firmware),1280k(u-boot)"
80 #endif
81
82 #if defined(CONFIG_TARGET_P1021RDB)
83 #define CONFIG_BOARDNAME "P1021RDB-PC"
84 #define CONFIG_NAND_FSL_ELBC
85 #define CONFIG_QE
86 #define CONFIG_VSC7385_ENET
87 #define CONFIG_SYS_LBC_LBCR     0x00080000      /* Implement conversion of
88                                                 addresses in the LBC */
89 #define __SW_BOOT_MASK          0x03
90 #define __SW_BOOT_NOR           0x5c
91 #define __SW_BOOT_SPI           0x1c
92 #define __SW_BOOT_SD            0x9c
93 #define __SW_BOOT_NAND          0xec
94 #define __SW_BOOT_PCIE          0x6c
95 #define CONFIG_SYS_L2_SIZE      (256 << 10)
96 /*
97  * Dynamic MTD Partition support with mtdparts
98  */
99 #define CONFIG_MTD_DEVICE
100 #define CONFIG_MTD_PARTITIONS
101 #define CONFIG_CMD_MTDPARTS
102 #define CONFIG_FLASH_CFI_MTD
103 #ifdef CONFIG_PHYS_64BIT
104 #define MTDIDS_DEFAULT "nor0=fef000000.nor"
105 #define MTDPARTS_DEFAULT "mtdparts=fef000000.nor:256k(vsc7385-firmware)," \
106                         "256k(dtb),4608k(kernel),9728k(fs)," \
107                         "256k(qe-ucode-firmware),1280k(u-boot)"
108 #else
109 #define MTDIDS_DEFAULT "nor0=ef000000.nor"
110 #define MTDPARTS_DEFAULT "mtdparts=ef000000.nor:256k(vsc7385-firmware)," \
111                         "256k(dtb),4608k(kernel),9728k(fs)," \
112                         "256k(qe-ucode-firmware),1280k(u-boot)"
113 #endif
114 #endif
115
116 #if defined(CONFIG_TARGET_P1024RDB)
117 #define CONFIG_BOARDNAME "P1024RDB"
118 #define CONFIG_NAND_FSL_ELBC
119 #define CONFIG_SLIC
120 #define __SW_BOOT_MASK          0xf3
121 #define __SW_BOOT_NOR           0x00
122 #define __SW_BOOT_SPI           0x08
123 #define __SW_BOOT_SD            0x04
124 #define __SW_BOOT_NAND          0x0c
125 #define CONFIG_SYS_L2_SIZE      (256 << 10)
126 #endif
127
128 #if defined(CONFIG_TARGET_P1025RDB)
129 #define CONFIG_BOARDNAME "P1025RDB"
130 #define CONFIG_NAND_FSL_ELBC
131 #define CONFIG_QE
132 #define CONFIG_SLIC
133
134 #define CONFIG_SYS_LBC_LBCR     0x00080000      /* Implement conversion of
135                                                 addresses in the LBC */
136 #define __SW_BOOT_MASK          0xf3
137 #define __SW_BOOT_NOR           0x00
138 #define __SW_BOOT_SPI           0x08
139 #define __SW_BOOT_SD            0x04
140 #define __SW_BOOT_NAND          0x0c
141 #define CONFIG_SYS_L2_SIZE      (256 << 10)
142 #endif
143
144 #if defined(CONFIG_TARGET_P2020RDB)
145 #define CONFIG_BOARDNAME "P2020RDB-PC"
146 #define CONFIG_NAND_FSL_ELBC
147 #define CONFIG_VSC7385_ENET
148 #define __SW_BOOT_MASK          0x03
149 #define __SW_BOOT_NOR           0xc8
150 #define __SW_BOOT_SPI           0x28
151 #define __SW_BOOT_SD            0x68 /* or 0x18 */
152 #define __SW_BOOT_NAND          0xe8
153 #define __SW_BOOT_PCIE          0xa8
154 #define CONFIG_SYS_L2_SIZE      (512 << 10)
155 /*
156  * Dynamic MTD Partition support with mtdparts
157  */
158 #define CONFIG_MTD_DEVICE
159 #define CONFIG_MTD_PARTITIONS
160 #define CONFIG_CMD_MTDPARTS
161 #define CONFIG_FLASH_CFI_MTD
162 #ifdef CONFIG_PHYS_64BIT
163 #define MTDIDS_DEFAULT "nor0=fef000000.nor"
164 #define MTDPARTS_DEFAULT "mtdparts=fef000000.nor:256k(vsc7385-firmware)," \
165                         "256k(dtb),4608k(kernel),9984k(fs),1280k(u-boot)"
166 #else
167 #define MTDIDS_DEFAULT "nor0=ef000000.nor"
168 #define MTDPARTS_DEFAULT "mtdparts=ef000000.nor:256k(vsc7385-firmware)," \
169                         "256k(dtb),4608k(kernel),9984k(fs),1280k(u-boot)"
170 #endif
171 #endif
172
173 #ifdef CONFIG_SDCARD
174 #define CONFIG_SPL_MMC_MINIMAL
175 #define CONFIG_SPL_FLUSH_IMAGE
176 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
177 #define CONFIG_SYS_TEXT_BASE            0x11001000
178 #define CONFIG_SPL_TEXT_BASE            0xf8f81000
179 #define CONFIG_SPL_PAD_TO               0x20000
180 #define CONFIG_SPL_MAX_SIZE             (128 * 1024)
181 #define CONFIG_SYS_MMC_U_BOOT_SIZE      (768 << 10)
182 #define CONFIG_SYS_MMC_U_BOOT_DST       (0x11000000)
183 #define CONFIG_SYS_MMC_U_BOOT_START     (0x11000000)
184 #define CONFIG_SYS_MMC_U_BOOT_OFFS      (128 << 10)
185 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
186 #define CONFIG_SYS_LDSCRIPT     "arch/powerpc/cpu/mpc85xx/u-boot.lds"
187 #define CONFIG_SPL_MMC_BOOT
188 #ifdef CONFIG_SPL_BUILD
189 #define CONFIG_SPL_COMMON_INIT_DDR
190 #endif
191 #endif
192
193 #ifdef CONFIG_SPIFLASH
194 #define CONFIG_SPL_SPI_FLASH_MINIMAL
195 #define CONFIG_SPL_FLUSH_IMAGE
196 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
197 #define CONFIG_SYS_TEXT_BASE            0x11001000
198 #define CONFIG_SPL_TEXT_BASE            0xf8f81000
199 #define CONFIG_SPL_PAD_TO               0x20000
200 #define CONFIG_SPL_MAX_SIZE             (128 * 1024)
201 #define CONFIG_SYS_SPI_FLASH_U_BOOT_SIZE        (768 << 10)
202 #define CONFIG_SYS_SPI_FLASH_U_BOOT_DST         (0x11000000)
203 #define CONFIG_SYS_SPI_FLASH_U_BOOT_START       (0x11000000)
204 #define CONFIG_SYS_SPI_FLASH_U_BOOT_OFFS        (128 << 10)
205 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
206 #define CONFIG_SYS_LDSCRIPT     "arch/powerpc/cpu/mpc85xx/u-boot.lds"
207 #define CONFIG_SPL_SPI_BOOT
208 #ifdef CONFIG_SPL_BUILD
209 #define CONFIG_SPL_COMMON_INIT_DDR
210 #endif
211 #endif
212
213 #ifdef CONFIG_NAND
214 #ifdef CONFIG_TPL_BUILD
215 #define CONFIG_SPL_NAND_BOOT
216 #define CONFIG_SPL_FLUSH_IMAGE
217 #define CONFIG_SPL_NAND_INIT
218 #define CONFIG_SPL_COMMON_INIT_DDR
219 #define CONFIG_SPL_MAX_SIZE             (128 << 10)
220 #define CONFIG_SPL_TEXT_BASE            0xf8f81000
221 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
222 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (832 << 10)
223 #define CONFIG_SYS_NAND_U_BOOT_DST      (0x11000000)
224 #define CONFIG_SYS_NAND_U_BOOT_START    (0x11000000)
225 #define CONFIG_SYS_NAND_U_BOOT_OFFS     ((128 + 128) << 10)
226 #elif defined(CONFIG_SPL_BUILD)
227 #define CONFIG_SPL_INIT_MINIMAL
228 #define CONFIG_SPL_FLUSH_IMAGE
229 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
230 #define CONFIG_SPL_TEXT_BASE            0xff800000
231 #define CONFIG_SPL_MAX_SIZE             4096
232 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (128 << 10)
233 #define CONFIG_SYS_NAND_U_BOOT_DST      0xf8f80000
234 #define CONFIG_SYS_NAND_U_BOOT_START    0xf8f80000
235 #define CONFIG_SYS_NAND_U_BOOT_OFFS     (128 << 10)
236 #endif /* not CONFIG_TPL_BUILD */
237
238 #define CONFIG_SPL_PAD_TO               0x20000
239 #define CONFIG_TPL_PAD_TO               0x20000
240 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
241 #define CONFIG_SYS_TEXT_BASE            0x11001000
242 #define CONFIG_SYS_LDSCRIPT     "arch/powerpc/cpu/mpc85xx/u-boot-nand.lds"
243 #endif
244
245 #ifndef CONFIG_SYS_TEXT_BASE
246 #define CONFIG_SYS_TEXT_BASE            0xeff40000
247 #endif
248
249 #ifndef CONFIG_RESET_VECTOR_ADDRESS
250 #define CONFIG_RESET_VECTOR_ADDRESS     0xeffffffc
251 #endif
252
253 #ifndef CONFIG_SYS_MONITOR_BASE
254 #ifdef CONFIG_SPL_BUILD
255 #define CONFIG_SYS_MONITOR_BASE CONFIG_SPL_TEXT_BASE
256 #else
257 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
258 #endif
259 #endif
260
261 #define CONFIG_MP
262
263 #define CONFIG_PCIE1    /* PCIE controller 1 (slot 1) */
264 #define CONFIG_PCIE2    /* PCIE controller 2 (slot 2) */
265 #define CONFIG_FSL_PCI_INIT     /* Use common FSL init code */
266 #define CONFIG_PCI_INDIRECT_BRIDGE      /* indirect PCI bridge support */
267 #define CONFIG_FSL_PCIE_RESET   /* need PCIe reset errata */
268 #define CONFIG_SYS_PCI_64BIT    /* enable 64-bit PCI resources */
269
270 #define CONFIG_TSEC_ENET        /* tsec ethernet support */
271 #define CONFIG_ENV_OVERWRITE
272
273 #define CONFIG_SATA_SIL
274 #define CONFIG_SYS_SATA_MAX_DEVICE      2
275 #define CONFIG_LIBATA
276 #define CONFIG_LBA48
277
278 #if defined(CONFIG_TARGET_P2020RDB)
279 #define CONFIG_SYS_CLK_FREQ     100000000
280 #else
281 #define CONFIG_SYS_CLK_FREQ     66666666
282 #endif
283 #define CONFIG_DDR_CLK_FREQ     66666666
284
285 #define CONFIG_HWCONFIG
286 /*
287  * These can be toggled for performance analysis, otherwise use default.
288  */
289 #define CONFIG_L2_CACHE
290 #define CONFIG_BTB
291
292 #define CONFIG_ENABLE_36BIT_PHYS
293
294 #ifdef CONFIG_PHYS_64BIT
295 #define CONFIG_ADDR_MAP                 1
296 #define CONFIG_SYS_NUM_ADDR_MAP         16      /* number of TLB1 entries */
297 #endif
298
299 #define CONFIG_SYS_MEMTEST_START        0x00200000      /* memtest works on */
300 #define CONFIG_SYS_MEMTEST_END          0x1fffffff
301 #define CONFIG_PANIC_HANG       /* do not reset board on panic */
302
303 #define CONFIG_SYS_CCSRBAR              0xffe00000
304 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
305
306 /* IN case of NAND bootloader relocate CCSRBAR in RAMboot code not in the 4k
307        SPL code*/
308 #ifdef CONFIG_SPL_BUILD
309 #define CONFIG_SYS_CCSR_DO_NOT_RELOCATE
310 #endif
311
312 /* DDR Setup */
313 #define CONFIG_SYS_DDR_RAW_TIMING
314 #define CONFIG_DDR_SPD
315 #define CONFIG_SYS_SPD_BUS_NUM 1
316 #define SPD_EEPROM_ADDRESS 0x52
317 #undef CONFIG_FSL_DDR_INTERACTIVE
318
319 #if (defined(CONFIG_TARGET_P1020MBG) || defined(CONFIG_TARGET_P1020RDB_PD))
320 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_2G
321 #define CONFIG_CHIP_SELECTS_PER_CTRL    2
322 #else
323 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_1G
324 #define CONFIG_CHIP_SELECTS_PER_CTRL    1
325 #endif
326 #define CONFIG_SYS_SDRAM_SIZE           (1u << (CONFIG_SYS_SDRAM_SIZE_LAW - 19))
327 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
328 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
329
330 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
331
332 /* Default settings for DDR3 */
333 #ifndef CONFIG_TARGET_P2020RDB
334 #define CONFIG_SYS_DDR_CS0_BNDS         0x0000003f
335 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80014302
336 #define CONFIG_SYS_DDR_CS0_CONFIG_2     0x00000000
337 #define CONFIG_SYS_DDR_CS1_BNDS         0x0040007f
338 #define CONFIG_SYS_DDR_CS1_CONFIG       0x80014302
339 #define CONFIG_SYS_DDR_CS1_CONFIG_2     0x00000000
340
341 #define CONFIG_SYS_DDR_DATA_INIT        0xdeadbeef
342 #define CONFIG_SYS_DDR_INIT_ADDR        0x00000000
343 #define CONFIG_SYS_DDR_INIT_EXT_ADDR    0x00000000
344 #define CONFIG_SYS_DDR_MODE_CONTROL     0x00000000
345
346 #define CONFIG_SYS_DDR_ZQ_CONTROL       0x89080600
347 #define CONFIG_SYS_DDR_WRLVL_CONTROL    0x8655A608
348 #define CONFIG_SYS_DDR_SR_CNTR          0x00000000
349 #define CONFIG_SYS_DDR_RCW_1            0x00000000
350 #define CONFIG_SYS_DDR_RCW_2            0x00000000
351 #define CONFIG_SYS_DDR_CONTROL          0xC70C0000      /* Type = DDR3  */
352 #define CONFIG_SYS_DDR_CONTROL_2        0x04401050
353 #define CONFIG_SYS_DDR_TIMING_4         0x00220001
354 #define CONFIG_SYS_DDR_TIMING_5         0x03402400
355
356 #define CONFIG_SYS_DDR_TIMING_3         0x00020000
357 #define CONFIG_SYS_DDR_TIMING_0         0x00330004
358 #define CONFIG_SYS_DDR_TIMING_1         0x6f6B4846
359 #define CONFIG_SYS_DDR_TIMING_2         0x0FA8C8CF
360 #define CONFIG_SYS_DDR_CLK_CTRL         0x03000000
361 #define CONFIG_SYS_DDR_MODE_1           0x40461520
362 #define CONFIG_SYS_DDR_MODE_2           0x8000c000
363 #define CONFIG_SYS_DDR_INTERVAL         0x0C300000
364 #endif
365
366 #undef CONFIG_CLOCKS_IN_MHZ
367
368 /*
369  * Memory map
370  *
371  * 0x0000_0000 0x7fff_ffff      DDR             Up to 2GB cacheable
372  * 0x8000_0000 0xdfff_ffff      PCI Express Mem 1.5G non-cacheable(PCIe * 3)
373  * 0xec00_0000 0xefff_ffff      NOR flash       Up to 64M non-cacheable CS0/1
374  * 0xf8f8_0000 0xf8ff_ffff      L2 SRAM         Up to 512K cacheable
375  *   (early boot only)
376  * 0xff80_0000 0xff80_7fff      NAND flash      32K non-cacheable       CS1/0
377  * 0xff98_0000 0xff98_ffff      PMC             64K non-cacheable       CS2
378  * 0xffa0_0000 0xffaf_ffff      CPLD            1M non-cacheable        CS3
379  * 0xffb0_0000 0xffbf_ffff      VSC7385 switch  1M non-cacheable        CS2
380  * 0xffc0_0000 0xffc3_ffff      PCI IO range    256k non-cacheable
381  * 0xffd0_0000 0xffd0_3fff      L1 for stack    16K cacheable
382  * 0xffe0_0000 0xffef_ffff      CCSR            1M non-cacheable
383  */
384
385 /*
386  * Local Bus Definitions
387  */
388 #if (defined(CONFIG_TARGET_P1020MBG) || defined(CONFIG_TARGET_P1020RDB_PD))
389 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* 64M */
390 #define CONFIG_SYS_FLASH_BASE           0xec000000
391 #elif defined(CONFIG_TARGET_P1020UTM)
392 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* 32M */
393 #define CONFIG_SYS_FLASH_BASE           0xee000000
394 #else
395 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* 16M */
396 #define CONFIG_SYS_FLASH_BASE           0xef000000
397 #endif
398
399 #ifdef CONFIG_PHYS_64BIT
400 #define CONFIG_SYS_FLASH_BASE_PHYS      (0xf00000000ull | CONFIG_SYS_FLASH_BASE)
401 #else
402 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
403 #endif
404
405 #define CONFIG_FLASH_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
406         | BR_PS_16 | BR_V)
407
408 #define CONFIG_FLASH_OR_PRELIM  0xfc000ff7
409
410 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_FLASH_BASE_PHYS}
411 #define CONFIG_SYS_FLASH_QUIET_TEST
412 #define CONFIG_FLASH_SHOW_PROGRESS      45      /* count down from 45/5: 9..1 */
413
414 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* number of banks */
415
416 #undef CONFIG_SYS_FLASH_CHECKSUM
417 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
418 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
419
420 #define CONFIG_FLASH_CFI_DRIVER
421 #define CONFIG_SYS_FLASH_CFI
422 #define CONFIG_SYS_FLASH_EMPTY_INFO
423 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE
424
425 /* Nand Flash */
426 #ifdef CONFIG_NAND_FSL_ELBC
427 #define CONFIG_SYS_NAND_BASE            0xff800000
428 #ifdef CONFIG_PHYS_64BIT
429 #define CONFIG_SYS_NAND_BASE_PHYS       0xfff800000ull
430 #else
431 #define CONFIG_SYS_NAND_BASE_PHYS       CONFIG_SYS_NAND_BASE
432 #endif
433
434 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND_BASE }
435 #define CONFIG_SYS_MAX_NAND_DEVICE      1
436 #define CONFIG_CMD_NAND
437 #if defined(CONFIG_TARGET_P1020RDB_PD)
438 #define CONFIG_SYS_NAND_BLOCK_SIZE      (128 * 1024)
439 #else
440 #define CONFIG_SYS_NAND_BLOCK_SIZE      (16 * 1024)
441 #endif
442
443 #define CONFIG_SYS_NAND_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS) \
444         | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
445         | BR_PS_8       /* Port Size = 8 bit */ \
446         | BR_MS_FCM     /* MSEL = FCM */ \
447         | BR_V) /* valid */
448 #if defined(CONFIG_TARGET_P1020RDB_PD)
449 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB \
450         | OR_FCM_PGS    /* Large Page*/ \
451         | OR_FCM_CSCT \
452         | OR_FCM_CST \
453         | OR_FCM_CHT \
454         | OR_FCM_SCY_1 \
455         | OR_FCM_TRLX \
456         | OR_FCM_EHTR)
457 #else
458 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB     /* small page */ \
459         | OR_FCM_CSCT \
460         | OR_FCM_CST \
461         | OR_FCM_CHT \
462         | OR_FCM_SCY_1 \
463         | OR_FCM_TRLX \
464         | OR_FCM_EHTR)
465 #endif
466 #endif /* CONFIG_NAND_FSL_ELBC */
467
468 #define CONFIG_BOARD_EARLY_INIT_R       /* call board_early_init_r function */
469
470 #define CONFIG_SYS_INIT_RAM_LOCK
471 #define CONFIG_SYS_INIT_RAM_ADDR        0xffd00000 /* stack in RAM */
472 #ifdef CONFIG_PHYS_64BIT
473 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0xf
474 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR
475 /* The assembler doesn't like typecast */
476 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS \
477         ((CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH * 1ull << 32) | \
478           CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW)
479 #else
480 /* Initial L1 address */
481 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS   CONFIG_SYS_INIT_RAM_ADDR
482 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0
483 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR_PHYS
484 #endif
485 /* Size of used area in RAM */
486 #define CONFIG_SYS_INIT_RAM_SIZE        0x00004000
487
488 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
489                                         GENERATED_GBL_DATA_SIZE)
490 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
491
492 #define CONFIG_SYS_MONITOR_LEN  (768 * 1024)
493 #define CONFIG_SYS_MALLOC_LEN   (1024 * 1024)/* Reserved for malloc */
494
495 #define CONFIG_SYS_CPLD_BASE    0xffa00000
496 #ifdef CONFIG_PHYS_64BIT
497 #define CONFIG_SYS_CPLD_BASE_PHYS       0xfffa00000ull
498 #else
499 #define CONFIG_SYS_CPLD_BASE_PHYS       CONFIG_SYS_CPLD_BASE
500 #endif
501 /* CPLD config size: 1Mb */
502 #define CONFIG_CPLD_BR_PRELIM   (BR_PHYS_ADDR(CONFIG_SYS_CPLD_BASE_PHYS) | \
503                                         BR_PS_8 | BR_V)
504 #define CONFIG_CPLD_OR_PRELIM   (0xfff009f7)
505
506 #define CONFIG_SYS_PMC_BASE     0xff980000
507 #define CONFIG_SYS_PMC_BASE_PHYS        CONFIG_SYS_PMC_BASE
508 #define CONFIG_PMC_BR_PRELIM    (BR_PHYS_ADDR(CONFIG_SYS_PMC_BASE_PHYS) | \
509                                         BR_PS_8 | BR_V)
510 #define CONFIG_PMC_OR_PRELIM    (OR_AM_64KB | OR_GPCM_CSNT | OR_GPCM_XACS | \
511                                  OR_GPCM_SCY | OR_GPCM_TRLX | OR_GPCM_EHTR | \
512                                  OR_GPCM_EAD)
513
514 #ifdef CONFIG_NAND
515 #define CONFIG_SYS_BR0_PRELIM   CONFIG_SYS_NAND_BR_PRELIM /* NAND Base Addr */
516 #define CONFIG_SYS_OR0_PRELIM   CONFIG_SYS_NAND_OR_PRELIM /* NAND Options */
517 #define CONFIG_SYS_BR1_PRELIM   CONFIG_FLASH_BR_PRELIM  /* NOR Base Address */
518 #define CONFIG_SYS_OR1_PRELIM   CONFIG_FLASH_OR_PRELIM  /* NOR Options */
519 #else
520 #define CONFIG_SYS_BR0_PRELIM   CONFIG_FLASH_BR_PRELIM  /* NOR Base Address */
521 #define CONFIG_SYS_OR0_PRELIM   CONFIG_FLASH_OR_PRELIM  /* NOR Options */
522 #ifdef CONFIG_NAND_FSL_ELBC
523 #define CONFIG_SYS_BR1_PRELIM   CONFIG_SYS_NAND_BR_PRELIM /* NAND Base Addr */
524 #define CONFIG_SYS_OR1_PRELIM   CONFIG_SYS_NAND_OR_PRELIM /* NAND Options */
525 #endif
526 #endif
527 #define CONFIG_SYS_BR3_PRELIM   CONFIG_CPLD_BR_PRELIM   /* CPLD Base Address */
528 #define CONFIG_SYS_OR3_PRELIM   CONFIG_CPLD_OR_PRELIM   /* CPLD Options */
529
530 /* Vsc7385 switch */
531 #ifdef CONFIG_VSC7385_ENET
532 #define CONFIG_SYS_VSC7385_BASE         0xffb00000
533
534 #ifdef CONFIG_PHYS_64BIT
535 #define CONFIG_SYS_VSC7385_BASE_PHYS    0xfffb00000ull
536 #else
537 #define CONFIG_SYS_VSC7385_BASE_PHYS    CONFIG_SYS_VSC7385_BASE
538 #endif
539
540 #define CONFIG_SYS_VSC7385_BR_PRELIM    \
541         (BR_PHYS_ADDR(CONFIG_SYS_VSC7385_BASE_PHYS) | BR_PS_8 | BR_V)
542 #define CONFIG_SYS_VSC7385_OR_PRELIM    (OR_AM_128KB | OR_GPCM_CSNT | \
543                         OR_GPCM_XACS |  OR_GPCM_SCY_15 | OR_GPCM_SETA | \
544                         OR_GPCM_TRLX |  OR_GPCM_EHTR | OR_GPCM_EAD)
545
546 #define CONFIG_SYS_BR2_PRELIM   CONFIG_SYS_VSC7385_BR_PRELIM
547 #define CONFIG_SYS_OR2_PRELIM   CONFIG_SYS_VSC7385_OR_PRELIM
548
549 /* The size of the VSC7385 firmware image */
550 #define CONFIG_VSC7385_IMAGE_SIZE       8192
551 #endif
552
553 /*
554  * Config the L2 Cache as L2 SRAM
555 */
556 #if defined(CONFIG_SPL_BUILD)
557 #if defined(CONFIG_SDCARD) || defined(CONFIG_SPIFLASH)
558 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
559 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
560 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
561 #define CONFIG_SPL_RELOC_TEXT_BASE      0xf8f81000
562 #define CONFIG_SPL_GD_ADDR              (CONFIG_SYS_INIT_L2_ADDR + 112 * 1024)
563 #define CONFIG_SPL_RELOC_STACK          (CONFIG_SYS_INIT_L2_ADDR + 116 * 1024)
564 #define CONFIG_SPL_RELOC_STACK_SIZE     (32 << 10)
565 #define CONFIG_SPL_RELOC_MALLOC_ADDR    (CONFIG_SYS_INIT_L2_ADDR + 148 * 1024)
566 #if defined(CONFIG_TARGET_P2020RDB)
567 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (364 << 10)
568 #else
569 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (108 << 10)
570 #endif
571 #elif defined(CONFIG_NAND)
572 #ifdef CONFIG_TPL_BUILD
573 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
574 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
575 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
576 #define CONFIG_SPL_RELOC_TEXT_BASE      0xf8f81000
577 #define CONFIG_SPL_RELOC_STACK          (CONFIG_SYS_INIT_L2_ADDR + 192 * 1024)
578 #define CONFIG_SPL_RELOC_MALLOC_ADDR    (CONFIG_SYS_INIT_L2_ADDR + 208 * 1024)
579 #define CONFIG_SPL_RELOC_MALLOC_SIZE    (48 << 10)
580 #define CONFIG_SPL_GD_ADDR              (CONFIG_SYS_INIT_L2_ADDR + 176 * 1024)
581 #else
582 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
583 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
584 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
585 #define CONFIG_SPL_RELOC_TEXT_BASE      (CONFIG_SYS_INIT_L2_END - 0x2000)
586 #define CONFIG_SPL_RELOC_STACK          ((CONFIG_SYS_INIT_L2_END - 1) & ~0xF)
587 #endif /* CONFIG_TPL_BUILD */
588 #endif
589 #endif
590
591 /* Serial Port - controlled on board with jumper J8
592  * open - index 2
593  * shorted - index 1
594  */
595 #define CONFIG_CONS_INDEX               1
596 #undef CONFIG_SERIAL_SOFTWARE_FIFO
597 #define CONFIG_SYS_NS16550_SERIAL
598 #define CONFIG_SYS_NS16550_REG_SIZE     1
599 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
600 #if defined(CONFIG_SPL_BUILD) && defined(CONFIG_SPL_INIT_MINIMAL)
601 #define CONFIG_NS16550_MIN_FUNCTIONS
602 #endif
603
604 #define CONFIG_SYS_BAUDRATE_TABLE       \
605         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
606
607 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
608 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
609
610 /* I2C */
611 #define CONFIG_SYS_I2C
612 #define CONFIG_SYS_I2C_FSL
613 #define CONFIG_SYS_FSL_I2C_SPEED        400000
614 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
615 #define CONFIG_SYS_FSL_I2C_OFFSET       0x3000
616 #define CONFIG_SYS_FSL_I2C2_SPEED       400000
617 #define CONFIG_SYS_FSL_I2C2_SLAVE       0x7F
618 #define CONFIG_SYS_FSL_I2C2_OFFSET      0x3100
619 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x29} }
620 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x52
621 #define CONFIG_SYS_SPD_BUS_NUM          1 /* For rom_loc and flash bank */
622
623 /*
624  * I2C2 EEPROM
625  */
626 #undef CONFIG_ID_EEPROM
627
628 #define CONFIG_RTC_PT7C4338
629 #define CONFIG_SYS_I2C_RTC_ADDR         0x68
630 #define CONFIG_SYS_I2C_PCA9557_ADDR     0x18
631
632 /* enable read and write access to EEPROM */
633 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1
634 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 3
635 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS 5
636
637 /*
638  * eSPI - Enhanced SPI
639  */
640 #define CONFIG_HARD_SPI
641
642 #if defined(CONFIG_SPI_FLASH)
643 #define CONFIG_SF_DEFAULT_SPEED 10000000
644 #define CONFIG_SF_DEFAULT_MODE  0
645 #endif
646
647 #if defined(CONFIG_PCI)
648 /*
649  * General PCI
650  * Memory space is mapped 1-1, but I/O space must start from 0.
651  */
652
653 /* controller 2, direct to uli, tgtid 2, Base address 9000 */
654 #define CONFIG_SYS_PCIE2_NAME           "PCIe SLOT"
655 #define CONFIG_SYS_PCIE2_MEM_VIRT       0xa0000000
656 #ifdef CONFIG_PHYS_64BIT
657 #define CONFIG_SYS_PCIE2_MEM_BUS        0xc0000000
658 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xc20000000ull
659 #else
660 #define CONFIG_SYS_PCIE2_MEM_BUS        0xa0000000
661 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xa0000000
662 #endif
663 #define CONFIG_SYS_PCIE2_MEM_SIZE       0x20000000      /* 512M */
664 #define CONFIG_SYS_PCIE2_IO_VIRT        0xffc10000
665 #define CONFIG_SYS_PCIE2_IO_BUS         0x00000000
666 #ifdef CONFIG_PHYS_64BIT
667 #define CONFIG_SYS_PCIE2_IO_PHYS        0xfffc10000ull
668 #else
669 #define CONFIG_SYS_PCIE2_IO_PHYS        0xffc10000
670 #endif
671 #define CONFIG_SYS_PCIE2_IO_SIZE        0x00010000      /* 64k */
672
673 /* controller 1, Slot 2, tgtid 1, Base address a000 */
674 #define CONFIG_SYS_PCIE1_NAME           "mini PCIe SLOT"
675 #define CONFIG_SYS_PCIE1_MEM_VIRT       0x80000000
676 #ifdef CONFIG_PHYS_64BIT
677 #define CONFIG_SYS_PCIE1_MEM_BUS        0x80000000
678 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc00000000ull
679 #else
680 #define CONFIG_SYS_PCIE1_MEM_BUS        0x80000000
681 #define CONFIG_SYS_PCIE1_MEM_PHYS       0x80000000
682 #endif
683 #define CONFIG_SYS_PCIE1_MEM_SIZE       0x20000000      /* 512M */
684 #define CONFIG_SYS_PCIE1_IO_VIRT        0xffc00000
685 #define CONFIG_SYS_PCIE1_IO_BUS         0x00000000
686 #ifdef CONFIG_PHYS_64BIT
687 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfffc00000ull
688 #else
689 #define CONFIG_SYS_PCIE1_IO_PHYS        0xffc00000
690 #endif
691 #define CONFIG_SYS_PCIE1_IO_SIZE        0x00010000      /* 64k */
692
693 #define CONFIG_CMD_PCI
694
695 #define CONFIG_PCI_SCAN_SHOW    /* show pci devices on startup */
696 #endif /* CONFIG_PCI */
697
698 #if defined(CONFIG_TSEC_ENET)
699 #define CONFIG_MII              /* MII PHY management */
700 #define CONFIG_TSEC1
701 #define CONFIG_TSEC1_NAME       "eTSEC1"
702 #define CONFIG_TSEC2
703 #define CONFIG_TSEC2_NAME       "eTSEC2"
704 #define CONFIG_TSEC3
705 #define CONFIG_TSEC3_NAME       "eTSEC3"
706
707 #define TSEC1_PHY_ADDR  2
708 #define TSEC2_PHY_ADDR  0
709 #define TSEC3_PHY_ADDR  1
710
711 #define TSEC1_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
712 #define TSEC2_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
713 #define TSEC3_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
714
715 #define TSEC1_PHYIDX    0
716 #define TSEC2_PHYIDX    0
717 #define TSEC3_PHYIDX    0
718
719 #define CONFIG_ETHPRIME "eTSEC1"
720
721 #define CONFIG_PHY_GIGE 1       /* Include GbE speed/duplex detection */
722
723 #define CONFIG_HAS_ETH0
724 #define CONFIG_HAS_ETH1
725 #define CONFIG_HAS_ETH2
726 #endif /* CONFIG_TSEC_ENET */
727
728 #ifdef CONFIG_QE
729 /* QE microcode/firmware address */
730 #define CONFIG_SYS_QE_FMAN_FW_IN_NOR
731 #define CONFIG_SYS_QE_FW_ADDR   0xefec0000
732 #define CONFIG_SYS_QE_FMAN_FW_LENGTH    0x10000
733 #endif /* CONFIG_QE */
734
735 #ifdef CONFIG_TARGET_P1025RDB
736 /*
737  * QE UEC ethernet configuration
738  */
739 #define CONFIG_MIIM_ADDRESS     (CONFIG_SYS_CCSRBAR + 0x82120)
740
741 #undef CONFIG_UEC_ETH
742 #define CONFIG_PHY_MODE_NEED_CHANGE
743
744 #define CONFIG_UEC_ETH1 /* ETH1 */
745 #define CONFIG_HAS_ETH0
746
747 #ifdef CONFIG_UEC_ETH1
748 #define CONFIG_SYS_UEC1_UCC_NUM 0       /* UCC1 */
749 #define CONFIG_SYS_UEC1_RX_CLK  QE_CLK12 /* CLK12 for MII */
750 #define CONFIG_SYS_UEC1_TX_CLK  QE_CLK9 /* CLK9 for MII */
751 #define CONFIG_SYS_UEC1_ETH_TYPE        FAST_ETH
752 #define CONFIG_SYS_UEC1_PHY_ADDR        0x0     /* 0x0 for MII */
753 #define CONFIG_SYS_UEC1_INTERFACE_TYPE PHY_INTERFACE_MODE_RMII
754 #define CONFIG_SYS_UEC1_INTERFACE_SPEED 100
755 #endif /* CONFIG_UEC_ETH1 */
756
757 #define CONFIG_UEC_ETH5 /* ETH5 */
758 #define CONFIG_HAS_ETH1
759
760 #ifdef CONFIG_UEC_ETH5
761 #define CONFIG_SYS_UEC5_UCC_NUM 4       /* UCC5 */
762 #define CONFIG_SYS_UEC5_RX_CLK  QE_CLK_NONE
763 #define CONFIG_SYS_UEC5_TX_CLK  QE_CLK13 /* CLK 13 for RMII */
764 #define CONFIG_SYS_UEC5_ETH_TYPE        FAST_ETH
765 #define CONFIG_SYS_UEC5_PHY_ADDR        0x3     /* 0x3 for RMII */
766 #define CONFIG_SYS_UEC5_INTERFACE_TYPE PHY_INTERFACE_MODE_RMII
767 #define CONFIG_SYS_UEC5_INTERFACE_SPEED 100
768 #endif /* CONFIG_UEC_ETH5 */
769 #endif /* CONFIG_TARGET_P1025RDB */
770
771 /*
772  * Environment
773  */
774 #ifdef CONFIG_SPIFLASH
775 #define CONFIG_ENV_IS_IN_SPI_FLASH
776 #define CONFIG_ENV_SPI_BUS      0
777 #define CONFIG_ENV_SPI_CS       0
778 #define CONFIG_ENV_SPI_MAX_HZ   10000000
779 #define CONFIG_ENV_SPI_MODE     0
780 #define CONFIG_ENV_SIZE         0x2000  /* 8KB */
781 #define CONFIG_ENV_OFFSET       0x100000        /* 1MB */
782 #define CONFIG_ENV_SECT_SIZE    0x10000
783 #elif defined(CONFIG_SDCARD)
784 #define CONFIG_ENV_IS_IN_MMC
785 #define CONFIG_FSL_FIXED_MMC_LOCATION
786 #define CONFIG_ENV_SIZE         0x2000
787 #define CONFIG_SYS_MMC_ENV_DEV  0
788 #elif defined(CONFIG_NAND)
789 #ifdef CONFIG_TPL_BUILD
790 #define CONFIG_ENV_SIZE         0x2000
791 #define CONFIG_ENV_ADDR         (CONFIG_SYS_INIT_L2_ADDR + (160 << 10))
792 #else
793 #define CONFIG_ENV_SIZE         CONFIG_SYS_NAND_BLOCK_SIZE
794 #endif
795 #define CONFIG_ENV_IS_IN_NAND
796 #define CONFIG_ENV_OFFSET       (1024 * 1024)
797 #define CONFIG_ENV_RANGE        (3 * CONFIG_ENV_SIZE)
798 #elif defined(CONFIG_SYS_RAMBOOT)
799 #define CONFIG_ENV_IS_NOWHERE   /* Store ENV in memory only */
800 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE - 0x1000)
801 #define CONFIG_ENV_SIZE         0x2000
802 #else
803 #define CONFIG_ENV_IS_IN_FLASH
804 #define CONFIG_ENV_ADDR (CONFIG_SYS_MONITOR_BASE - CONFIG_ENV_SECT_SIZE)
805 #define CONFIG_ENV_SIZE         0x2000
806 #define CONFIG_ENV_SECT_SIZE    0x20000 /* 128K (one sector) */
807 #endif
808
809 #define CONFIG_LOADS_ECHO               /* echo on for serial download */
810 #define CONFIG_SYS_LOADS_BAUD_CHANGE    /* allow baudrate change */
811
812 /*
813  * Command line configuration.
814  */
815 #define CONFIG_CMD_REGINFO
816
817 /*
818  * USB
819  */
820 #define CONFIG_HAS_FSL_DR_USB
821
822 #if defined(CONFIG_HAS_FSL_DR_USB)
823 #ifdef CONFIG_USB_EHCI_HCD
824 #define CONFIG_EHCI_HCD_INIT_AFTER_RESET
825 #define CONFIG_USB_EHCI_FSL
826 #endif
827 #endif
828
829 #if defined(CONFIG_TARGET_P1020RDB_PD)
830 #define CONFIG_USB_MAX_CONTROLLER_COUNT 1
831 #endif
832
833 #ifdef CONFIG_MMC
834 #define CONFIG_FSL_ESDHC
835 #define CONFIG_SYS_FSL_ESDHC_ADDR       CONFIG_SYS_MPC85xx_ESDHC_ADDR
836 #endif
837
838 #undef CONFIG_WATCHDOG  /* watchdog disabled */
839
840 /*
841  * Miscellaneous configurable options
842  */
843 #define CONFIG_SYS_LONGHELP                     /* undef to save memory */
844 #define CONFIG_CMDLINE_EDITING                  /* Command-line editing */
845 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
846 #if defined(CONFIG_CMD_KGDB)
847 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size */
848 #else
849 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size */
850 #endif
851 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)
852         /* Print Buffer Size */
853 #define CONFIG_SYS_MAXARGS      16      /* max number of command args */
854 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE/* Boot Argument Buffer Size */
855
856 /*
857  * For booting Linux, the board info and command line data
858  * have to be in the first 64 MB of memory, since this is
859  * the maximum mapped by the Linux kernel during initialization.
860  */
861 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory for Linux*/
862 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
863
864 #if defined(CONFIG_CMD_KGDB)
865 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
866 #endif
867
868 /*
869  * Environment Configuration
870  */
871 #define CONFIG_HOSTNAME         unknown
872 #define CONFIG_ROOTPATH         "/opt/nfsroot"
873 #define CONFIG_BOOTFILE         "uImage"
874 #define CONFIG_UBOOTPATH        u-boot.bin /* U-Boot image on TFTP server */
875
876 /* default location for tftp and bootm */
877 #define CONFIG_LOADADDR 1000000
878
879 #define CONFIG_BOOTARGS /* the boot command will set bootargs */
880
881 #ifdef __SW_BOOT_NOR
882 #define __NOR_RST_CMD   \
883 norboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_NOR 1; \
884 i2c mw 18 3 __SW_BOOT_MASK 1; reset
885 #endif
886 #ifdef __SW_BOOT_SPI
887 #define __SPI_RST_CMD   \
888 spiboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_SPI 1; \
889 i2c mw 18 3 __SW_BOOT_MASK 1; reset
890 #endif
891 #ifdef __SW_BOOT_SD
892 #define __SD_RST_CMD    \
893 sdboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_SD 1; \
894 i2c mw 18 3 __SW_BOOT_MASK 1; reset
895 #endif
896 #ifdef __SW_BOOT_NAND
897 #define __NAND_RST_CMD  \
898 nandboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_NAND 1; \
899 i2c mw 18 3 __SW_BOOT_MASK 1; reset
900 #endif
901 #ifdef __SW_BOOT_PCIE
902 #define __PCIE_RST_CMD  \
903 pciboot=i2c dev 1; i2c mw 18 1 __SW_BOOT_PCIE 1; \
904 i2c mw 18 3 __SW_BOOT_MASK 1; reset
905 #endif
906
907 #define CONFIG_EXTRA_ENV_SETTINGS       \
908 "netdev=eth0\0" \
909 "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
910 "loadaddr=1000000\0"    \
911 "bootfile=uImage\0"     \
912 "tftpflash=tftpboot $loadaddr $uboot; " \
913         "protect off " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
914         "erase " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; "      \
915         "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize; " \
916         "protect on " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
917         "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize\0" \
918 "hwconfig=usb1:dr_mode=host,phy_type=ulpi\0"    \
919 "consoledev=ttyS0\0"    \
920 "ramdiskaddr=2000000\0" \
921 "ramdiskfile=rootfs.ext2.gz.uboot\0"    \
922 "fdtaddr=1e00000\0"     \
923 "bdev=sda1\0" \
924 "jffs2nor=mtdblock3\0"  \
925 "norbootaddr=ef080000\0"        \
926 "norfdtaddr=ef040000\0" \
927 "jffs2nand=mtdblock9\0" \
928 "nandbootaddr=100000\0" \
929 "nandfdtaddr=80000\0"           \
930 "ramdisk_size=120000\0" \
931 "map_lowernorbank=i2c dev 1; i2c mw 18 1 02 1; i2c mw 18 3 fd 1\0" \
932 "map_uppernorbank=i2c dev 1; i2c mw 18 1 00 1; i2c mw 18 3 fd 1\0" \
933 __stringify(__NOR_RST_CMD)"\0" \
934 __stringify(__SPI_RST_CMD)"\0" \
935 __stringify(__SD_RST_CMD)"\0" \
936 __stringify(__NAND_RST_CMD)"\0" \
937 __stringify(__PCIE_RST_CMD)"\0"
938
939 #define CONFIG_NFSBOOTCOMMAND   \
940 "setenv bootargs root=/dev/nfs rw "     \
941 "nfsroot=$serverip:$rootpath "  \
942 "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
943 "console=$consoledev,$baudrate $othbootargs;" \
944 "tftp $loadaddr $bootfile;"     \
945 "tftp $fdtaddr $fdtfile;"       \
946 "bootm $loadaddr - $fdtaddr"
947
948 #define CONFIG_HDBOOT   \
949 "setenv bootargs root=/dev/$bdev rw rootdelay=30 "      \
950 "console=$consoledev,$baudrate $othbootargs;" \
951 "usb start;"    \
952 "ext2load usb 0:1 $loadaddr /boot/$bootfile;"   \
953 "ext2load usb 0:1 $fdtaddr /boot/$fdtfile;"     \
954 "bootm $loadaddr - $fdtaddr"
955
956 #define CONFIG_USB_FAT_BOOT     \
957 "setenv bootargs root=/dev/ram rw "     \
958 "console=$consoledev,$baudrate $othbootargs " \
959 "ramdisk_size=$ramdisk_size;"   \
960 "usb start;"    \
961 "fatload usb 0:2 $loadaddr $bootfile;"  \
962 "fatload usb 0:2 $fdtaddr $fdtfile;"    \
963 "fatload usb 0:2 $ramdiskaddr $ramdiskfile;"    \
964 "bootm $loadaddr $ramdiskaddr $fdtaddr"
965
966 #define CONFIG_USB_EXT2_BOOT    \
967 "setenv bootargs root=/dev/ram rw "     \
968 "console=$consoledev,$baudrate $othbootargs " \
969 "ramdisk_size=$ramdisk_size;"   \
970 "usb start;"    \
971 "ext2load usb 0:4 $loadaddr $bootfile;" \
972 "ext2load usb 0:4 $fdtaddr $fdtfile;" \
973 "ext2load usb 0:4 $ramdiskaddr $ramdiskfile;" \
974 "bootm $loadaddr $ramdiskaddr $fdtaddr"
975
976 #define CONFIG_NORBOOT  \
977 "setenv bootargs root=/dev/$jffs2nor rw "       \
978 "console=$consoledev,$baudrate rootfstype=jffs2 $othbootargs;"  \
979 "bootm $norbootaddr - $norfdtaddr"
980
981 #define CONFIG_RAMBOOTCOMMAND   \
982 "setenv bootargs root=/dev/ram rw "     \
983 "console=$consoledev,$baudrate $othbootargs " \
984 "ramdisk_size=$ramdisk_size;"   \
985 "tftp $ramdiskaddr $ramdiskfile;"       \
986 "tftp $loadaddr $bootfile;"     \
987 "tftp $fdtaddr $fdtfile;"       \
988 "bootm $loadaddr $ramdiskaddr $fdtaddr"
989
990 #define CONFIG_BOOTCOMMAND      CONFIG_HDBOOT
991
992 #endif /* __CONFIG_H */