board: freescale: p1_p2_rdb_pc: Remove mapping for TDM-PMC card
[platform/kernel/u-boot.git] / include / configs / p1_p2_rdb_pc.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2010-2011 Freescale Semiconductor, Inc.
4  * Copyright 2020 NXP
5  */
6
7 /*
8  * QorIQ RDB boards configuration file
9  */
10 #ifndef __CONFIG_H
11 #define __CONFIG_H
12
13 #include <linux/stringify.h>
14
15 #if defined(CONFIG_TARGET_P1020RDB_PC)
16 #define CONFIG_VSC7385_ENET
17 #define CONFIG_SLIC
18 #define __SW_BOOT_MASK          0x03
19 #define __SW_BOOT_NOR           0x5c
20 #define __SW_BOOT_SPI           0x1c
21 #define __SW_BOOT_SD            0x9c
22 #define __SW_BOOT_NAND          0xec
23 #define __SW_BOOT_PCIE          0x6c
24 #define __SW_NOR_BANK_MASK      0xfd
25 #define __SW_NOR_BANK_UP        0x00
26 #define __SW_NOR_BANK_LO        0x02
27 #define CONFIG_SYS_L2_SIZE      (256 << 10)
28 #endif
29
30 /*
31  * P1020RDB-PD board has user selectable switches for evaluating different
32  * frequency and boot options for the P1020 device. The table that
33  * follow describe the available options. The front six binary number was in
34  * accordance with SW3[1:6].
35  * 111101 533 533 267 667 NOR Core0 boot; Core1 hold-off
36  * 101101 667 667 333 667 NOR Core0 boot; Core1 hold-off
37  * 011001 800 800 400 667 NOR Core0 boot; Core1 hold-off
38  * 001001 800 800 400 667 SD/MMC Core0 boot; Core1 hold-off
39  * 001101 800 800 400 667 SPI Core0 boot; Core1 hold-off
40  * 010001 800 800 400 667 NAND Core0 boot; Core1 hold-off
41  * 011101 800 800 400 667 PCIe-2 Core0 boot; Core1 hold-off
42  */
43 #if defined(CONFIG_TARGET_P1020RDB_PD)
44 #define CONFIG_VSC7385_ENET
45 #define CONFIG_SLIC
46 #define __SW_BOOT_MASK          0x03
47 #define __SW_BOOT_NOR           0x64
48 #define __SW_BOOT_SPI           0x34
49 #define __SW_BOOT_SD            0x24
50 #define __SW_BOOT_NAND          0x44
51 #define __SW_BOOT_PCIE          0x74
52 #define __SW_NOR_BANK_MASK      0xfd
53 #define __SW_NOR_BANK_UP        0x00
54 #define __SW_NOR_BANK_LO        0x02
55 #define CONFIG_SYS_L2_SIZE      (256 << 10)
56 /*
57  * Dynamic MTD Partition support with mtdparts
58  */
59 #endif
60
61 #if defined(CONFIG_TARGET_P2020RDB)
62 #define CONFIG_VSC7385_ENET
63 #define __SW_BOOT_MASK          0x03
64 #define __SW_BOOT_NOR           0xc8
65 #define __SW_BOOT_SPI           0x28
66 #define __SW_BOOT_SD            0x68
67 #define __SW_BOOT_SD2           0x18
68 #define __SW_BOOT_NAND          0xe8
69 #define __SW_BOOT_PCIE          0xa8
70 #define __SW_NOR_BANK_MASK      0xfd
71 #define __SW_NOR_BANK_UP        0x00
72 #define __SW_NOR_BANK_LO        0x02
73 #define CONFIG_SYS_L2_SIZE      (512 << 10)
74 /*
75  * Dynamic MTD Partition support with mtdparts
76  */
77 #endif
78
79 #ifdef CONFIG_SDCARD
80 #define CONFIG_SYS_MMC_U_BOOT_SIZE      (768 << 10)
81 #define CONFIG_SYS_MMC_U_BOOT_DST       (0x11000000)
82 #define CONFIG_SYS_MMC_U_BOOT_START     (0x11000000)
83 #define CONFIG_SYS_MMC_U_BOOT_OFFS      (128 << 10)
84 #elif defined(CONFIG_SPIFLASH)
85 #define CONFIG_SYS_SPI_FLASH_U_BOOT_SIZE        (768 << 10)
86 #define CONFIG_SYS_SPI_FLASH_U_BOOT_DST         (0x11000000)
87 #define CONFIG_SYS_SPI_FLASH_U_BOOT_START       (0x11000000)
88 #define CONFIG_SYS_SPI_FLASH_U_BOOT_OFFS        (128 << 10)
89 #elif defined(CONFIG_MTD_RAW_NAND)
90 #ifdef CONFIG_TPL_BUILD
91 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (832 << 10)
92 #define CONFIG_SYS_NAND_U_BOOT_DST      (0x11000000)
93 #define CONFIG_SYS_NAND_U_BOOT_START    (0x11000000)
94 #elif defined(CONFIG_SPL_BUILD)
95 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (128 << 10)
96 #define CONFIG_SYS_NAND_U_BOOT_DST      0xf8f80000
97 #define CONFIG_SYS_NAND_U_BOOT_START    0xf8f80000
98 #endif /* not CONFIG_TPL_BUILD */
99 #endif
100
101 #ifndef CONFIG_RESET_VECTOR_ADDRESS
102 #define CONFIG_RESET_VECTOR_ADDRESS     0xeffffffc
103 #endif
104
105 #define CONFIG_PCIE1    /* PCIE controller 1 (slot 1) */
106 #define CONFIG_PCIE2    /* PCIE controller 2 (slot 2) */
107
108 #define CONFIG_HWCONFIG
109 /*
110  * These can be toggled for performance analysis, otherwise use default.
111  */
112 #define CONFIG_L2_CACHE
113
114 #define CONFIG_ENABLE_36BIT_PHYS
115
116 #define CONFIG_SYS_CCSRBAR              0xffe00000
117 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
118
119 /* DDR Setup */
120 #define CONFIG_SYS_DDR_RAW_TIMING
121 #define CONFIG_SYS_SPD_BUS_NUM 1
122 #define SPD_EEPROM_ADDRESS 0x52
123
124 #if defined(CONFIG_TARGET_P1020RDB_PD)
125 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_2G
126 #else
127 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_1G
128 #endif
129 #define CONFIG_SYS_SDRAM_SIZE           (1u << (CONFIG_SYS_SDRAM_SIZE_LAW - 19))
130 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
131 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
132
133 /* Default settings for DDR3 */
134 #ifndef CONFIG_TARGET_P2020RDB
135 #define CONFIG_SYS_DDR_CS0_BNDS         0x0000003f
136 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80014302
137 #define CONFIG_SYS_DDR_CS0_CONFIG_2     0x00000000
138 #define CONFIG_SYS_DDR_CS1_BNDS         0x0040007f
139 #define CONFIG_SYS_DDR_CS1_CONFIG       0x80014302
140 #define CONFIG_SYS_DDR_CS1_CONFIG_2     0x00000000
141
142 #define CONFIG_SYS_DDR_DATA_INIT        0xdeadbeef
143 #define CONFIG_SYS_DDR_INIT_ADDR        0x00000000
144 #define CONFIG_SYS_DDR_INIT_EXT_ADDR    0x00000000
145 #define CONFIG_SYS_DDR_MODE_CONTROL     0x00000000
146
147 #define CONFIG_SYS_DDR_ZQ_CONTROL       0x89080600
148 #define CONFIG_SYS_DDR_WRLVL_CONTROL    0x8655A608
149 #define CONFIG_SYS_DDR_SR_CNTR          0x00000000
150 #define CONFIG_SYS_DDR_RCW_1            0x00000000
151 #define CONFIG_SYS_DDR_RCW_2            0x00000000
152 #define CONFIG_SYS_DDR_CONTROL          0xC70C0000      /* Type = DDR3  */
153 #define CONFIG_SYS_DDR_CONTROL_2        0x04401050
154 #define CONFIG_SYS_DDR_TIMING_4         0x00220001
155 #define CONFIG_SYS_DDR_TIMING_5         0x03402400
156
157 #define CONFIG_SYS_DDR_TIMING_3         0x00020000
158 #define CONFIG_SYS_DDR_TIMING_0         0x00330004
159 #define CONFIG_SYS_DDR_TIMING_1         0x6f6B4846
160 #define CONFIG_SYS_DDR_TIMING_2         0x0FA8C8CF
161 #define CONFIG_SYS_DDR_CLK_CTRL         0x03000000
162 #define CONFIG_SYS_DDR_MODE_1           0x40461520
163 #define CONFIG_SYS_DDR_MODE_2           0x8000c000
164 #define CONFIG_SYS_DDR_INTERVAL         0x0C300000
165 #endif
166
167 /*
168  * Memory map
169  *
170  * 0x0000_0000 0x7fff_ffff      DDR             Up to 2GB cacheable
171  * 0x8000_0000 0xdfff_ffff      PCI Express Mem 1.5G non-cacheable(PCIe * 3)
172  * 0xec00_0000 0xefff_ffff      NOR flash       Up to 64M non-cacheable CS0/1
173  * 0xf8f8_0000 0xf8ff_ffff      L2 SRAM         Up to 512K cacheable
174  *   (early boot only)
175  * 0xff80_0000 0xff80_7fff      NAND flash      32K non-cacheable       CS1/0
176  * 0xffa0_0000 0xffaf_ffff      CPLD            1M non-cacheable        CS3
177  * 0xffb0_0000 0xffbf_ffff      VSC7385 switch  1M non-cacheable        CS2
178  * 0xffc0_0000 0xffc3_ffff      PCI IO range    256k non-cacheable
179  * 0xffd0_0000 0xffd0_3fff      L1 for stack    16K cacheable
180  * 0xffe0_0000 0xffef_ffff      CCSR            1M non-cacheable
181  */
182
183 /*
184  * Local Bus Definitions
185  */
186 #if defined(CONFIG_TARGET_P1020RDB_PD)
187 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* 64M */
188 #define CONFIG_SYS_FLASH_BASE           0xec000000
189 #else
190 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* 16M */
191 #define CONFIG_SYS_FLASH_BASE           0xef000000
192 #endif
193
194 #ifdef CONFIG_PHYS_64BIT
195 #define CONFIG_SYS_FLASH_BASE_PHYS      (0xf00000000ull | CONFIG_SYS_FLASH_BASE)
196 #else
197 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
198 #endif
199
200 #define CONFIG_FLASH_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
201         | BR_PS_16 | BR_V)
202
203 #define CONFIG_FLASH_OR_PRELIM  0xfc000ff7
204
205 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_FLASH_BASE_PHYS}
206 #define CONFIG_SYS_FLASH_QUIET_TEST
207 #define CONFIG_FLASH_SHOW_PROGRESS      45      /* count down from 45/5: 9..1 */
208
209 #undef CONFIG_SYS_FLASH_CHECKSUM
210 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
211 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
212
213 #define CONFIG_SYS_FLASH_EMPTY_INFO
214
215 /* Nand Flash */
216 #ifdef CONFIG_NAND_FSL_ELBC
217 #define CONFIG_SYS_NAND_BASE            0xff800000
218 #ifdef CONFIG_PHYS_64BIT
219 #define CONFIG_SYS_NAND_BASE_PHYS       0xfff800000ull
220 #else
221 #define CONFIG_SYS_NAND_BASE_PHYS       CONFIG_SYS_NAND_BASE
222 #endif
223
224 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND_BASE }
225 #define CONFIG_SYS_MAX_NAND_DEVICE      1
226
227 #define CONFIG_SYS_NAND_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS) \
228         | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
229         | BR_PS_8       /* Port Size = 8 bit */ \
230         | BR_MS_FCM     /* MSEL = FCM */ \
231         | BR_V) /* valid */
232 #if defined(CONFIG_TARGET_P1020RDB_PD)
233 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB \
234         | OR_FCM_PGS    /* Large Page*/ \
235         | OR_FCM_CSCT \
236         | OR_FCM_CST \
237         | OR_FCM_CHT \
238         | OR_FCM_SCY_1 \
239         | OR_FCM_TRLX \
240         | OR_FCM_EHTR)
241 #else
242 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB     /* small page */ \
243         | OR_FCM_CSCT \
244         | OR_FCM_CST \
245         | OR_FCM_CHT \
246         | OR_FCM_SCY_1 \
247         | OR_FCM_TRLX \
248         | OR_FCM_EHTR)
249 #endif
250 #endif /* CONFIG_NAND_FSL_ELBC */
251
252 #define CONFIG_SYS_INIT_RAM_LOCK
253 #define CONFIG_SYS_INIT_RAM_ADDR        0xffd00000 /* stack in RAM */
254 #ifdef CONFIG_PHYS_64BIT
255 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0xf
256 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR
257 /* The assembler doesn't like typecast */
258 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS \
259         ((CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH * 1ull << 32) | \
260           CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW)
261 #else
262 /* Initial L1 address */
263 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS   CONFIG_SYS_INIT_RAM_ADDR
264 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0
265 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR_PHYS
266 #endif
267 /* Size of used area in RAM */
268 #define CONFIG_SYS_INIT_RAM_SIZE        0x00004000
269
270 #define CONFIG_SYS_INIT_SP_OFFSET       (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
271
272 #define CONFIG_SYS_MONITOR_LEN  (768 * 1024)
273
274 #define CONFIG_SYS_CPLD_BASE    0xffa00000
275 #ifdef CONFIG_PHYS_64BIT
276 #define CONFIG_SYS_CPLD_BASE_PHYS       0xfffa00000ull
277 #else
278 #define CONFIG_SYS_CPLD_BASE_PHYS       CONFIG_SYS_CPLD_BASE
279 #endif
280 /* CPLD config size: 1Mb */
281
282 /* Vsc7385 switch */
283 #ifdef CONFIG_VSC7385_ENET
284 #define __VSCFW_ADDR                    "vscfw_addr=ef000000\0"
285 #define CONFIG_SYS_VSC7385_BASE         0xffb00000
286
287 #ifdef CONFIG_PHYS_64BIT
288 #define CONFIG_SYS_VSC7385_BASE_PHYS    0xfffb00000ull
289 #else
290 #define CONFIG_SYS_VSC7385_BASE_PHYS    CONFIG_SYS_VSC7385_BASE
291 #endif
292
293 #define CONFIG_SYS_VSC7385_BR_PRELIM    \
294         (BR_PHYS_ADDR(CONFIG_SYS_VSC7385_BASE_PHYS) | BR_PS_8 | BR_V)
295 #define CONFIG_SYS_VSC7385_OR_PRELIM    (OR_AM_128KB | OR_GPCM_CSNT | \
296                         OR_GPCM_XACS |  OR_GPCM_SCY_15 | OR_GPCM_SETA | \
297                         OR_GPCM_TRLX |  OR_GPCM_EHTR | OR_GPCM_EAD)
298
299 /* The size of the VSC7385 firmware image */
300 #define CONFIG_VSC7385_IMAGE_SIZE       8192
301 #endif
302
303 #ifndef __VSCFW_ADDR
304 #define __VSCFW_ADDR ""
305 #endif
306
307 /*
308  * Config the L2 Cache as L2 SRAM
309 */
310 #if defined(CONFIG_SPL_BUILD)
311 #if defined(CONFIG_SDCARD) || defined(CONFIG_SPIFLASH)
312 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
313 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
314 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
315 #elif defined(CONFIG_MTD_RAW_NAND)
316 #ifdef CONFIG_TPL_BUILD
317 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
318 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
319 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
320 #else
321 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
322 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
323 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
324 #endif /* CONFIG_TPL_BUILD */
325 #endif
326 #endif
327
328 /* Serial Port - controlled on board with jumper J8
329  * open - index 2
330  * shorted - index 1
331  */
332 #undef CONFIG_SERIAL_SOFTWARE_FIFO
333 #define CONFIG_SYS_NS16550_SERIAL
334 #define CONFIG_SYS_NS16550_REG_SIZE     1
335 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
336 #if defined(CONFIG_SPL_BUILD) && CONFIG_IS_ENABLED(INIT_MINIMAL)
337 #define CONFIG_NS16550_MIN_FUNCTIONS
338 #endif
339
340 #define CONFIG_SYS_BAUDRATE_TABLE       \
341         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
342
343 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
344 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
345
346 /* I2C */
347 #if !CONFIG_IS_ENABLED(DM_I2C)
348 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x29} }
349 #endif
350
351 #define CONFIG_SYS_SPD_BUS_NUM          1 /* For rom_loc and flash bank */
352
353 /*
354  * I2C2 EEPROM
355  */
356
357 #define CONFIG_RTC_PT7C4338
358 #define CONFIG_SYS_I2C_RTC_ADDR         0x68
359 #define CONFIG_SYS_I2C_PCA9557_ADDR     0x18
360
361 /* enable read and write access to EEPROM */
362
363 #if defined(CONFIG_PCI)
364 /*
365  * General PCI
366  * Memory space is mapped 1-1, but I/O space must start from 0.
367  */
368
369 /* controller 2, direct to uli, tgtid 2, Base address 9000 */
370 #define CONFIG_SYS_PCIE2_MEM_VIRT       0xa0000000
371 #ifdef CONFIG_PHYS_64BIT
372 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xc20000000ull
373 #else
374 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xa0000000
375 #endif
376 #define CONFIG_SYS_PCIE2_IO_VIRT        0xffc10000
377 #ifdef CONFIG_PHYS_64BIT
378 #define CONFIG_SYS_PCIE2_IO_PHYS        0xfffc10000ull
379 #else
380 #define CONFIG_SYS_PCIE2_IO_PHYS        0xffc10000
381 #endif
382
383 /* controller 1, Slot 2, tgtid 1, Base address a000 */
384 #define CONFIG_SYS_PCIE1_MEM_VIRT       0x80000000
385 #ifdef CONFIG_PHYS_64BIT
386 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc00000000ull
387 #else
388 #define CONFIG_SYS_PCIE1_MEM_PHYS       0x80000000
389 #endif
390 #define CONFIG_SYS_PCIE1_IO_VIRT        0xffc00000
391 #ifdef CONFIG_PHYS_64BIT
392 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfffc00000ull
393 #else
394 #define CONFIG_SYS_PCIE1_IO_PHYS        0xffc00000
395 #endif
396
397 #define CONFIG_PCI_SCAN_SHOW    /* show pci devices on startup */
398 #endif /* CONFIG_PCI */
399
400 #if defined(CONFIG_TSEC_ENET)
401 #define CONFIG_TSEC1
402 #define CONFIG_TSEC1_NAME       "eTSEC1"
403 #define CONFIG_TSEC2
404 #define CONFIG_TSEC2_NAME       "eTSEC2"
405 #define CONFIG_TSEC3
406 #define CONFIG_TSEC3_NAME       "eTSEC3"
407
408 #define TSEC1_PHY_ADDR  2
409 #define TSEC2_PHY_ADDR  0
410 #define TSEC3_PHY_ADDR  1
411
412 #define TSEC1_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
413 #define TSEC2_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
414 #define TSEC3_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
415
416 #define TSEC1_PHYIDX    0
417 #define TSEC2_PHYIDX    0
418 #define TSEC3_PHYIDX    0
419 #endif /* CONFIG_TSEC_ENET */
420
421 /*
422  * Environment
423  */
424 #if defined(CONFIG_SDCARD)
425 #define CONFIG_FSL_FIXED_MMC_LOCATION
426 #elif defined(CONFIG_MTD_RAW_NAND)
427 #ifdef CONFIG_TPL_BUILD
428 #define SPL_ENV_ADDR            (CONFIG_SYS_INIT_L2_ADDR + (160 << 10))
429 #endif
430 #elif defined(CONFIG_SYS_RAMBOOT)
431 #define SPL_ENV_ADDR            (CONFIG_SYS_MONITOR_BASE - 0x1000)
432 #endif
433
434 #define CONFIG_LOADS_ECHO               /* echo on for serial download */
435 #define CONFIG_SYS_LOADS_BAUD_CHANGE    /* allow baudrate change */
436
437 /*
438  * USB
439  */
440
441 #ifdef CONFIG_MMC
442 #define CONFIG_SYS_FSL_ESDHC_ADDR       CONFIG_SYS_MPC85xx_ESDHC_ADDR
443 #endif
444
445 /*
446  * Miscellaneous configurable options
447  */
448
449 /*
450  * For booting Linux, the board info and command line data
451  * have to be in the first 64 MB of memory, since this is
452  * the maximum mapped by the Linux kernel during initialization.
453  */
454 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory for Linux*/
455 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
456
457 /*
458  * Environment Configuration
459  */
460 #define CONFIG_HOSTNAME         "unknown"
461 #define CONFIG_ROOTPATH         "/opt/nfsroot"
462 #define CONFIG_UBOOTPATH        u-boot.bin /* U-Boot image on TFTP server */
463
464 #include "p1_p2_bootsrc.h"
465
466 #define CONFIG_EXTRA_ENV_SETTINGS       \
467 "netdev=eth0\0" \
468 "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
469 "loadaddr=1000000\0"    \
470 "bootfile=uImage\0"     \
471 "tftpflash=tftpboot $loadaddr $uboot; " \
472         "protect off " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
473         "erase " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; "      \
474         "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize; " \
475         "protect on " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
476         "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize\0" \
477 "hwconfig=usb1:dr_mode=host,phy_type=ulpi\0"    \
478 "consoledev=ttyS0\0"    \
479 "ramdiskaddr=2000000\0" \
480 "ramdiskfile=rootfs.ext2.gz.uboot\0"    \
481 "fdtaddr=1e00000\0"     \
482 "bdev=sda1\0" \
483 "jffs2nor=mtdblock3\0"  \
484 "norbootaddr=ef080000\0"        \
485 "norfdtaddr=ef040000\0" \
486 "jffs2nand=mtdblock9\0" \
487 "nandbootaddr=100000\0" \
488 "nandfdtaddr=80000\0"           \
489 "ramdisk_size=120000\0" \
490 __VSCFW_ADDR    \
491 MAP_NOR_LO_CMD(map_lowernorbank) \
492 MAP_NOR_UP_CMD(map_uppernorbank) \
493 RST_NOR_CMD(norboot) \
494 RST_SPI_CMD(spiboot) \
495 RST_SD_CMD(sdboot) \
496 RST_NAND_CMD(nandboot) \
497 RST_PCIE_CMD(pciboot) \
498 ""
499
500 #define CONFIG_USB_FAT_BOOT     \
501 "setenv bootargs root=/dev/ram rw "     \
502 "console=$consoledev,$baudrate $othbootargs " \
503 "ramdisk_size=$ramdisk_size;"   \
504 "usb start;"    \
505 "fatload usb 0:2 $loadaddr $bootfile;"  \
506 "fatload usb 0:2 $fdtaddr $fdtfile;"    \
507 "fatload usb 0:2 $ramdiskaddr $ramdiskfile;"    \
508 "bootm $loadaddr $ramdiskaddr $fdtaddr"
509
510 #define CONFIG_USB_EXT2_BOOT    \
511 "setenv bootargs root=/dev/ram rw "     \
512 "console=$consoledev,$baudrate $othbootargs " \
513 "ramdisk_size=$ramdisk_size;"   \
514 "usb start;"    \
515 "ext2load usb 0:4 $loadaddr $bootfile;" \
516 "ext2load usb 0:4 $fdtaddr $fdtfile;" \
517 "ext2load usb 0:4 $ramdiskaddr $ramdiskfile;" \
518 "bootm $loadaddr $ramdiskaddr $fdtaddr"
519
520 #define CONFIG_NORBOOT  \
521 "setenv bootargs root=/dev/$jffs2nor rw "       \
522 "console=$consoledev,$baudrate rootfstype=jffs2 $othbootargs;"  \
523 "bootm $norbootaddr - $norfdtaddr"
524
525 #endif /* __CONFIG_H */