Convert CONFIG_LBA48 et al to Kconfig
[platform/kernel/u-boot.git] / include / configs / p1_p2_rdb_pc.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2010-2011 Freescale Semiconductor, Inc.
4  * Copyright 2020 NXP
5  */
6
7 /*
8  * QorIQ RDB boards configuration file
9  */
10 #ifndef __CONFIG_H
11 #define __CONFIG_H
12
13 #include <linux/stringify.h>
14
15 #if defined(CONFIG_TARGET_P1020RDB_PC)
16 #define CONFIG_VSC7385_ENET
17 #define CONFIG_SLIC
18 #define __SW_BOOT_MASK          0x03
19 #define __SW_BOOT_NOR           0x5c
20 #define __SW_BOOT_SPI           0x1c
21 #define __SW_BOOT_SD            0x9c
22 #define __SW_BOOT_NAND          0xec
23 #define __SW_BOOT_PCIE          0x6c
24 #define __SW_NOR_BANK_MASK      0xfd
25 #define __SW_NOR_BANK_UP        0x00
26 #define __SW_NOR_BANK_LO        0x02
27 #define CONFIG_SYS_L2_SIZE      (256 << 10)
28 #endif
29
30 /*
31  * P1020RDB-PD board has user selectable switches for evaluating different
32  * frequency and boot options for the P1020 device. The table that
33  * follow describe the available options. The front six binary number was in
34  * accordance with SW3[1:6].
35  * 111101 533 533 267 667 NOR Core0 boot; Core1 hold-off
36  * 101101 667 667 333 667 NOR Core0 boot; Core1 hold-off
37  * 011001 800 800 400 667 NOR Core0 boot; Core1 hold-off
38  * 001001 800 800 400 667 SD/MMC Core0 boot; Core1 hold-off
39  * 001101 800 800 400 667 SPI Core0 boot; Core1 hold-off
40  * 010001 800 800 400 667 NAND Core0 boot; Core1 hold-off
41  * 011101 800 800 400 667 PCIe-2 Core0 boot; Core1 hold-off
42  */
43 #if defined(CONFIG_TARGET_P1020RDB_PD)
44 #define CONFIG_VSC7385_ENET
45 #define CONFIG_SLIC
46 #define __SW_BOOT_MASK          0x03
47 #define __SW_BOOT_NOR           0x64
48 #define __SW_BOOT_SPI           0x34
49 #define __SW_BOOT_SD            0x24
50 #define __SW_BOOT_NAND          0x44
51 #define __SW_BOOT_PCIE          0x74
52 #define __SW_NOR_BANK_MASK      0xfd
53 #define __SW_NOR_BANK_UP        0x00
54 #define __SW_NOR_BANK_LO        0x02
55 #define CONFIG_SYS_L2_SIZE      (256 << 10)
56 /*
57  * Dynamic MTD Partition support with mtdparts
58  */
59 #endif
60
61 #if defined(CONFIG_TARGET_P2020RDB)
62 #define CONFIG_VSC7385_ENET
63 #define __SW_BOOT_MASK          0x03
64 #define __SW_BOOT_NOR           0xc8
65 #define __SW_BOOT_SPI           0x28
66 #define __SW_BOOT_SD            0x68
67 #define __SW_BOOT_SD2           0x18
68 #define __SW_BOOT_NAND          0xe8
69 #define __SW_BOOT_PCIE          0xa8
70 #define __SW_NOR_BANK_MASK      0xfd
71 #define __SW_NOR_BANK_UP        0x00
72 #define __SW_NOR_BANK_LO        0x02
73 #define CONFIG_SYS_L2_SIZE      (512 << 10)
74 /*
75  * Dynamic MTD Partition support with mtdparts
76  */
77 #endif
78
79 #ifdef CONFIG_SDCARD
80 #define CONFIG_SYS_MMC_U_BOOT_SIZE      (768 << 10)
81 #define CONFIG_SYS_MMC_U_BOOT_DST       (0x11000000)
82 #define CONFIG_SYS_MMC_U_BOOT_START     (0x11000000)
83 #define CONFIG_SYS_MMC_U_BOOT_OFFS      (128 << 10)
84 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
85 #elif defined(CONFIG_SPIFLASH)
86 #define CONFIG_SYS_SPI_FLASH_U_BOOT_SIZE        (768 << 10)
87 #define CONFIG_SYS_SPI_FLASH_U_BOOT_DST         (0x11000000)
88 #define CONFIG_SYS_SPI_FLASH_U_BOOT_START       (0x11000000)
89 #define CONFIG_SYS_SPI_FLASH_U_BOOT_OFFS        (128 << 10)
90 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
91 #elif defined(CONFIG_MTD_RAW_NAND)
92 #ifdef CONFIG_TPL_BUILD
93 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
94 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (832 << 10)
95 #define CONFIG_SYS_NAND_U_BOOT_DST      (0x11000000)
96 #define CONFIG_SYS_NAND_U_BOOT_START    (0x11000000)
97 #elif defined(CONFIG_SPL_BUILD)
98 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (128 << 10)
99 #define CONFIG_SYS_NAND_U_BOOT_DST      0xf8f80000
100 #define CONFIG_SYS_NAND_U_BOOT_START    0xf8f80000
101 #else
102 #ifndef CONFIG_MPC85XX_HAVE_RESET_VECTOR
103 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
104 #endif
105 #endif /* not CONFIG_TPL_BUILD */
106 #endif
107
108 #ifndef CONFIG_RESET_VECTOR_ADDRESS
109 #define CONFIG_RESET_VECTOR_ADDRESS     0xeffffffc
110 #endif
111
112 #define CONFIG_PCIE1    /* PCIE controller 1 (slot 1) */
113 #define CONFIG_PCIE2    /* PCIE controller 2 (slot 2) */
114
115 #define CONFIG_HWCONFIG
116 /*
117  * These can be toggled for performance analysis, otherwise use default.
118  */
119 #define CONFIG_L2_CACHE
120
121 #define CONFIG_ENABLE_36BIT_PHYS
122
123 #define CONFIG_SYS_CCSRBAR              0xffe00000
124 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
125
126 /* DDR Setup */
127 #define CONFIG_SYS_DDR_RAW_TIMING
128 #define CONFIG_SYS_SPD_BUS_NUM 1
129 #define SPD_EEPROM_ADDRESS 0x52
130
131 #if defined(CONFIG_TARGET_P1020RDB_PD)
132 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_2G
133 #else
134 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_1G
135 #endif
136 #define CONFIG_SYS_SDRAM_SIZE           (1u << (CONFIG_SYS_SDRAM_SIZE_LAW - 19))
137 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
138 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
139
140 /* Default settings for DDR3 */
141 #ifndef CONFIG_TARGET_P2020RDB
142 #define CONFIG_SYS_DDR_CS0_BNDS         0x0000003f
143 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80014302
144 #define CONFIG_SYS_DDR_CS0_CONFIG_2     0x00000000
145 #define CONFIG_SYS_DDR_CS1_BNDS         0x0040007f
146 #define CONFIG_SYS_DDR_CS1_CONFIG       0x80014302
147 #define CONFIG_SYS_DDR_CS1_CONFIG_2     0x00000000
148
149 #define CONFIG_SYS_DDR_DATA_INIT        0xdeadbeef
150 #define CONFIG_SYS_DDR_INIT_ADDR        0x00000000
151 #define CONFIG_SYS_DDR_INIT_EXT_ADDR    0x00000000
152 #define CONFIG_SYS_DDR_MODE_CONTROL     0x00000000
153
154 #define CONFIG_SYS_DDR_ZQ_CONTROL       0x89080600
155 #define CONFIG_SYS_DDR_WRLVL_CONTROL    0x8655A608
156 #define CONFIG_SYS_DDR_SR_CNTR          0x00000000
157 #define CONFIG_SYS_DDR_RCW_1            0x00000000
158 #define CONFIG_SYS_DDR_RCW_2            0x00000000
159 #define CONFIG_SYS_DDR_CONTROL          0xC70C0000      /* Type = DDR3  */
160 #define CONFIG_SYS_DDR_CONTROL_2        0x04401050
161 #define CONFIG_SYS_DDR_TIMING_4         0x00220001
162 #define CONFIG_SYS_DDR_TIMING_5         0x03402400
163
164 #define CONFIG_SYS_DDR_TIMING_3         0x00020000
165 #define CONFIG_SYS_DDR_TIMING_0         0x00330004
166 #define CONFIG_SYS_DDR_TIMING_1         0x6f6B4846
167 #define CONFIG_SYS_DDR_TIMING_2         0x0FA8C8CF
168 #define CONFIG_SYS_DDR_CLK_CTRL         0x03000000
169 #define CONFIG_SYS_DDR_MODE_1           0x40461520
170 #define CONFIG_SYS_DDR_MODE_2           0x8000c000
171 #define CONFIG_SYS_DDR_INTERVAL         0x0C300000
172 #endif
173
174 /*
175  * Memory map
176  *
177  * 0x0000_0000 0x7fff_ffff      DDR             Up to 2GB cacheable
178  * 0x8000_0000 0xdfff_ffff      PCI Express Mem 1.5G non-cacheable(PCIe * 3)
179  * 0xec00_0000 0xefff_ffff      NOR flash       Up to 64M non-cacheable CS0/1
180  * 0xf8f8_0000 0xf8ff_ffff      L2 SRAM         Up to 512K cacheable
181  *   (early boot only)
182  * 0xff80_0000 0xff80_7fff      NAND flash      32K non-cacheable       CS1/0
183  * 0xff98_0000 0xff98_ffff      PMC             64K non-cacheable       CS2
184  * 0xffa0_0000 0xffaf_ffff      CPLD            1M non-cacheable        CS3
185  * 0xffb0_0000 0xffbf_ffff      VSC7385 switch  1M non-cacheable        CS2
186  * 0xffc0_0000 0xffc3_ffff      PCI IO range    256k non-cacheable
187  * 0xffd0_0000 0xffd0_3fff      L1 for stack    16K cacheable
188  * 0xffe0_0000 0xffef_ffff      CCSR            1M non-cacheable
189  */
190
191 /*
192  * Local Bus Definitions
193  */
194 #if defined(CONFIG_TARGET_P1020RDB_PD)
195 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* 64M */
196 #define CONFIG_SYS_FLASH_BASE           0xec000000
197 #else
198 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* 16M */
199 #define CONFIG_SYS_FLASH_BASE           0xef000000
200 #endif
201
202 #ifdef CONFIG_PHYS_64BIT
203 #define CONFIG_SYS_FLASH_BASE_PHYS      (0xf00000000ull | CONFIG_SYS_FLASH_BASE)
204 #else
205 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
206 #endif
207
208 #define CONFIG_FLASH_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
209         | BR_PS_16 | BR_V)
210
211 #define CONFIG_FLASH_OR_PRELIM  0xfc000ff7
212
213 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_FLASH_BASE_PHYS}
214 #define CONFIG_SYS_FLASH_QUIET_TEST
215 #define CONFIG_FLASH_SHOW_PROGRESS      45      /* count down from 45/5: 9..1 */
216
217 #undef CONFIG_SYS_FLASH_CHECKSUM
218 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
219 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
220
221 #define CONFIG_SYS_FLASH_EMPTY_INFO
222
223 /* Nand Flash */
224 #ifdef CONFIG_NAND_FSL_ELBC
225 #define CONFIG_SYS_NAND_BASE            0xff800000
226 #ifdef CONFIG_PHYS_64BIT
227 #define CONFIG_SYS_NAND_BASE_PHYS       0xfff800000ull
228 #else
229 #define CONFIG_SYS_NAND_BASE_PHYS       CONFIG_SYS_NAND_BASE
230 #endif
231
232 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND_BASE }
233 #define CONFIG_SYS_MAX_NAND_DEVICE      1
234
235 #define CONFIG_SYS_NAND_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS) \
236         | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
237         | BR_PS_8       /* Port Size = 8 bit */ \
238         | BR_MS_FCM     /* MSEL = FCM */ \
239         | BR_V) /* valid */
240 #if defined(CONFIG_TARGET_P1020RDB_PD)
241 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB \
242         | OR_FCM_PGS    /* Large Page*/ \
243         | OR_FCM_CSCT \
244         | OR_FCM_CST \
245         | OR_FCM_CHT \
246         | OR_FCM_SCY_1 \
247         | OR_FCM_TRLX \
248         | OR_FCM_EHTR)
249 #else
250 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB     /* small page */ \
251         | OR_FCM_CSCT \
252         | OR_FCM_CST \
253         | OR_FCM_CHT \
254         | OR_FCM_SCY_1 \
255         | OR_FCM_TRLX \
256         | OR_FCM_EHTR)
257 #endif
258 #endif /* CONFIG_NAND_FSL_ELBC */
259
260 #define CONFIG_SYS_INIT_RAM_LOCK
261 #define CONFIG_SYS_INIT_RAM_ADDR        0xffd00000 /* stack in RAM */
262 #ifdef CONFIG_PHYS_64BIT
263 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0xf
264 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR
265 /* The assembler doesn't like typecast */
266 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS \
267         ((CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH * 1ull << 32) | \
268           CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW)
269 #else
270 /* Initial L1 address */
271 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS   CONFIG_SYS_INIT_RAM_ADDR
272 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0
273 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR_PHYS
274 #endif
275 /* Size of used area in RAM */
276 #define CONFIG_SYS_INIT_RAM_SIZE        0x00004000
277
278 #define CONFIG_SYS_INIT_SP_OFFSET       (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
279
280 #define CONFIG_SYS_MONITOR_LEN  (768 * 1024)
281
282 #define CONFIG_SYS_CPLD_BASE    0xffa00000
283 #ifdef CONFIG_PHYS_64BIT
284 #define CONFIG_SYS_CPLD_BASE_PHYS       0xfffa00000ull
285 #else
286 #define CONFIG_SYS_CPLD_BASE_PHYS       CONFIG_SYS_CPLD_BASE
287 #endif
288 /* CPLD config size: 1Mb */
289
290 #define CONFIG_SYS_PMC_BASE     0xff980000
291 #define CONFIG_SYS_PMC_BASE_PHYS        CONFIG_SYS_PMC_BASE
292 #define CONFIG_PMC_BR_PRELIM    (BR_PHYS_ADDR(CONFIG_SYS_PMC_BASE_PHYS) | \
293                                         BR_PS_8 | BR_V)
294 #define CONFIG_PMC_OR_PRELIM    (OR_AM_64KB | OR_GPCM_CSNT | OR_GPCM_XACS | \
295                                  OR_GPCM_SCY | OR_GPCM_TRLX | OR_GPCM_EHTR | \
296                                  OR_GPCM_EAD)
297
298 /* Vsc7385 switch */
299 #ifdef CONFIG_VSC7385_ENET
300 #define __VSCFW_ADDR                    "vscfw_addr=ef000000\0"
301 #define CONFIG_SYS_VSC7385_BASE         0xffb00000
302
303 #ifdef CONFIG_PHYS_64BIT
304 #define CONFIG_SYS_VSC7385_BASE_PHYS    0xfffb00000ull
305 #else
306 #define CONFIG_SYS_VSC7385_BASE_PHYS    CONFIG_SYS_VSC7385_BASE
307 #endif
308
309 #define CONFIG_SYS_VSC7385_BR_PRELIM    \
310         (BR_PHYS_ADDR(CONFIG_SYS_VSC7385_BASE_PHYS) | BR_PS_8 | BR_V)
311 #define CONFIG_SYS_VSC7385_OR_PRELIM    (OR_AM_128KB | OR_GPCM_CSNT | \
312                         OR_GPCM_XACS |  OR_GPCM_SCY_15 | OR_GPCM_SETA | \
313                         OR_GPCM_TRLX |  OR_GPCM_EHTR | OR_GPCM_EAD)
314
315 /* The size of the VSC7385 firmware image */
316 #define CONFIG_VSC7385_IMAGE_SIZE       8192
317 #endif
318
319 #ifndef __VSCFW_ADDR
320 #define __VSCFW_ADDR ""
321 #endif
322
323 /*
324  * Config the L2 Cache as L2 SRAM
325 */
326 #if defined(CONFIG_SPL_BUILD)
327 #if defined(CONFIG_SDCARD) || defined(CONFIG_SPIFLASH)
328 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
329 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
330 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
331 #elif defined(CONFIG_MTD_RAW_NAND)
332 #ifdef CONFIG_TPL_BUILD
333 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
334 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
335 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
336 #else
337 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
338 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
339 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
340 #endif /* CONFIG_TPL_BUILD */
341 #endif
342 #endif
343
344 /* Serial Port - controlled on board with jumper J8
345  * open - index 2
346  * shorted - index 1
347  */
348 #undef CONFIG_SERIAL_SOFTWARE_FIFO
349 #define CONFIG_SYS_NS16550_SERIAL
350 #define CONFIG_SYS_NS16550_REG_SIZE     1
351 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
352 #if defined(CONFIG_SPL_BUILD) && CONFIG_IS_ENABLED(INIT_MINIMAL)
353 #define CONFIG_NS16550_MIN_FUNCTIONS
354 #endif
355
356 #define CONFIG_SYS_BAUDRATE_TABLE       \
357         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
358
359 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
360 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
361
362 /* I2C */
363 #if !CONFIG_IS_ENABLED(DM_I2C)
364 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x29} }
365 #endif
366
367 #define CONFIG_SYS_SPD_BUS_NUM          1 /* For rom_loc and flash bank */
368
369 /*
370  * I2C2 EEPROM
371  */
372
373 #define CONFIG_RTC_PT7C4338
374 #define CONFIG_SYS_I2C_RTC_ADDR         0x68
375 #define CONFIG_SYS_I2C_PCA9557_ADDR     0x18
376
377 /* enable read and write access to EEPROM */
378
379 #if defined(CONFIG_PCI)
380 /*
381  * General PCI
382  * Memory space is mapped 1-1, but I/O space must start from 0.
383  */
384
385 /* controller 2, direct to uli, tgtid 2, Base address 9000 */
386 #define CONFIG_SYS_PCIE2_MEM_VIRT       0xa0000000
387 #ifdef CONFIG_PHYS_64BIT
388 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xc20000000ull
389 #else
390 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xa0000000
391 #endif
392 #define CONFIG_SYS_PCIE2_IO_VIRT        0xffc10000
393 #ifdef CONFIG_PHYS_64BIT
394 #define CONFIG_SYS_PCIE2_IO_PHYS        0xfffc10000ull
395 #else
396 #define CONFIG_SYS_PCIE2_IO_PHYS        0xffc10000
397 #endif
398
399 /* controller 1, Slot 2, tgtid 1, Base address a000 */
400 #define CONFIG_SYS_PCIE1_MEM_VIRT       0x80000000
401 #ifdef CONFIG_PHYS_64BIT
402 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc00000000ull
403 #else
404 #define CONFIG_SYS_PCIE1_MEM_PHYS       0x80000000
405 #endif
406 #define CONFIG_SYS_PCIE1_IO_VIRT        0xffc00000
407 #ifdef CONFIG_PHYS_64BIT
408 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfffc00000ull
409 #else
410 #define CONFIG_SYS_PCIE1_IO_PHYS        0xffc00000
411 #endif
412
413 #define CONFIG_PCI_SCAN_SHOW    /* show pci devices on startup */
414 #endif /* CONFIG_PCI */
415
416 #if defined(CONFIG_TSEC_ENET)
417 #define CONFIG_TSEC1
418 #define CONFIG_TSEC1_NAME       "eTSEC1"
419 #define CONFIG_TSEC2
420 #define CONFIG_TSEC2_NAME       "eTSEC2"
421 #define CONFIG_TSEC3
422 #define CONFIG_TSEC3_NAME       "eTSEC3"
423
424 #define TSEC1_PHY_ADDR  2
425 #define TSEC2_PHY_ADDR  0
426 #define TSEC3_PHY_ADDR  1
427
428 #define TSEC1_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
429 #define TSEC2_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
430 #define TSEC3_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
431
432 #define TSEC1_PHYIDX    0
433 #define TSEC2_PHYIDX    0
434 #define TSEC3_PHYIDX    0
435 #endif /* CONFIG_TSEC_ENET */
436
437 /*
438  * Environment
439  */
440 #if defined(CONFIG_SDCARD)
441 #define CONFIG_FSL_FIXED_MMC_LOCATION
442 #elif defined(CONFIG_MTD_RAW_NAND)
443 #define CONFIG_ENV_RANGE        (3 * CONFIG_ENV_SIZE)
444 #ifdef CONFIG_TPL_BUILD
445 #define SPL_ENV_ADDR            (CONFIG_SYS_INIT_L2_ADDR + (160 << 10))
446 #endif
447 #elif defined(CONFIG_SYS_RAMBOOT)
448 #define SPL_ENV_ADDR            (CONFIG_SYS_MONITOR_BASE - 0x1000)
449 #endif
450
451 #define CONFIG_LOADS_ECHO               /* echo on for serial download */
452 #define CONFIG_SYS_LOADS_BAUD_CHANGE    /* allow baudrate change */
453
454 /*
455  * USB
456  */
457
458 #if defined(CONFIG_TARGET_P1020RDB_PD)
459 #define CONFIG_USB_MAX_CONTROLLER_COUNT 1
460 #endif
461
462 #ifdef CONFIG_MMC
463 #define CONFIG_SYS_FSL_ESDHC_ADDR       CONFIG_SYS_MPC85xx_ESDHC_ADDR
464 #endif
465
466 /*
467  * Miscellaneous configurable options
468  */
469
470 /*
471  * For booting Linux, the board info and command line data
472  * have to be in the first 64 MB of memory, since this is
473  * the maximum mapped by the Linux kernel during initialization.
474  */
475 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory for Linux*/
476 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
477
478 /*
479  * Environment Configuration
480  */
481 #define CONFIG_HOSTNAME         "unknown"
482 #define CONFIG_ROOTPATH         "/opt/nfsroot"
483 #define CONFIG_UBOOTPATH        u-boot.bin /* U-Boot image on TFTP server */
484
485 #include "p1_p2_bootsrc.h"
486
487 #define CONFIG_EXTRA_ENV_SETTINGS       \
488 "netdev=eth0\0" \
489 "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
490 "loadaddr=1000000\0"    \
491 "bootfile=uImage\0"     \
492 "tftpflash=tftpboot $loadaddr $uboot; " \
493         "protect off " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
494         "erase " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; "      \
495         "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize; " \
496         "protect on " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
497         "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize\0" \
498 "hwconfig=usb1:dr_mode=host,phy_type=ulpi\0"    \
499 "consoledev=ttyS0\0"    \
500 "ramdiskaddr=2000000\0" \
501 "ramdiskfile=rootfs.ext2.gz.uboot\0"    \
502 "fdtaddr=1e00000\0"     \
503 "bdev=sda1\0" \
504 "jffs2nor=mtdblock3\0"  \
505 "norbootaddr=ef080000\0"        \
506 "norfdtaddr=ef040000\0" \
507 "jffs2nand=mtdblock9\0" \
508 "nandbootaddr=100000\0" \
509 "nandfdtaddr=80000\0"           \
510 "ramdisk_size=120000\0" \
511 __VSCFW_ADDR    \
512 MAP_NOR_LO_CMD(map_lowernorbank) \
513 MAP_NOR_UP_CMD(map_uppernorbank) \
514 RST_NOR_CMD(norboot) \
515 RST_SPI_CMD(spiboot) \
516 RST_SD_CMD(sdboot) \
517 RST_NAND_CMD(nandboot) \
518 RST_PCIE_CMD(pciboot) \
519 ""
520
521 #define CONFIG_USB_FAT_BOOT     \
522 "setenv bootargs root=/dev/ram rw "     \
523 "console=$consoledev,$baudrate $othbootargs " \
524 "ramdisk_size=$ramdisk_size;"   \
525 "usb start;"    \
526 "fatload usb 0:2 $loadaddr $bootfile;"  \
527 "fatload usb 0:2 $fdtaddr $fdtfile;"    \
528 "fatload usb 0:2 $ramdiskaddr $ramdiskfile;"    \
529 "bootm $loadaddr $ramdiskaddr $fdtaddr"
530
531 #define CONFIG_USB_EXT2_BOOT    \
532 "setenv bootargs root=/dev/ram rw "     \
533 "console=$consoledev,$baudrate $othbootargs " \
534 "ramdisk_size=$ramdisk_size;"   \
535 "usb start;"    \
536 "ext2load usb 0:4 $loadaddr $bootfile;" \
537 "ext2load usb 0:4 $fdtaddr $fdtfile;" \
538 "ext2load usb 0:4 $ramdiskaddr $ramdiskfile;" \
539 "bootm $loadaddr $ramdiskaddr $fdtaddr"
540
541 #define CONFIG_NORBOOT  \
542 "setenv bootargs root=/dev/$jffs2nor rw "       \
543 "console=$consoledev,$baudrate rootfstype=jffs2 $othbootargs;"  \
544 "bootm $norbootaddr - $norfdtaddr"
545
546 #endif /* __CONFIG_H */