* Patch by Peter Ryser, 20 Feb 2004:
[platform/kernel/u-boot.git] / include / configs / omap1610h2.h
1 /*
2  * (C) Copyright 2004
3  * Texas Instruments.
4  * Kshitij Gupta <kshitij@ti.com>
5  * Configuration settings for the TI OMAP 1610 H2 board.
6  *
7  * See file CREDITS for list of people who contributed to this
8  * project.
9  *
10  * This program is free software; you can redistribute it and/or
11  * modify it under the terms of the GNU General Public License as
12  * published by the Free Software Foundation; either version 2 of
13  * the License, or (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
23  * MA 02111-1307 USA
24  */
25
26 #ifndef __CONFIG_H
27 #define __CONFIG_H
28
29 /*
30  * If we are developing, we might want to start armboot from ram
31  * so we MUST NOT initialize critical regs like mem-timing ...
32  */
33 #define CONFIG_INIT_CRITICAL            /* undef for developing */
34
35 /*
36  * High Level Configuration Options
37  * (easy to change)
38  */
39 #define CONFIG_ARM926EJS        1       /* This is an arm926ejs CPU core */
40 #define CONFIG_OMAP             1       /* in a TI OMAP core */
41 #define CONFIG_OMAP1610         1       /* which is in a 1610 */
42 #define CONFIG_H2_OMAP1610      1       /* on an H2 Board */
43
44 /* input clock of PLL */
45 /* the OMAP1610 H2 has 12MHz input clock */
46 #define CONFIG_SYS_CLK_FREQ     12000000
47
48 #undef CONFIG_USE_IRQ   /* we don't need IRQ/FIQ stuff */
49
50 #define CONFIG_MISC_INIT_R
51
52 #define CONFIG_CMDLINE_TAG      1       /* enable passing of ATAGs */
53 #define CONFIG_SETUP_MEMORY_TAGS        1
54
55 /*
56  * Size of malloc() pool
57  */
58 #define CFG_MALLOC_LEN  (CFG_ENV_SIZE + 128*1024)
59 #define CFG_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
60
61 /*
62  * Hardware drivers
63  */
64 #define CONFIG_DRIVER_LAN91C96
65 #define CONFIG_LAN91C96_BASE 0x04000300
66 #define CONFIG_LAN91C96_EXT_PHY
67
68 /*
69  * NS16550 Configuration
70  */
71 #define CFG_NS16550
72 #define CFG_NS16550_SERIAL
73 #define CFG_NS16550_REG_SIZE    (-4)
74 #define CFG_NS16550_CLK (48000000)              /* can be 12M/32Khz or 48Mhz */
75 #define CFG_NS16550_COM1        0xfffb0000      /* uart1, bluetooth uart */
76
77 /*
78  * select serial console configuration
79  */
80 #define CONFIG_SERIAL1  1       /* we use SERIAL 1 on OMAP1610 H2 */
81
82 /* allow to overwrite serial and ethaddr */
83 #define CONFIG_ENV_OVERWRITE
84 #define CONFIG_CONS_INDEX       1
85 #define CONFIG_BAUDRATE 115200
86 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
87
88 #define CONFIG_COMMANDS (CONFIG_CMD_DFL | CFG_CMD_DHCP)
89 #define CONFIG_BOOTP_MASK       CONFIG_BOOTP_DEFAULT
90
91 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
92 #include <cmd_confdefs.h>
93 #include <configs/omap1510.h>
94
95 #define CONFIG_BOOTDELAY        3
96 #define CONFIG_BOOTARGS "mem=32M console=ttyS0,115200n8 noinitrd \
97                                 root=/dev/nfs rw nfsroot=157.87.82.48:\
98                                 /home/a0875451/mwd/myfs/target ip=dhcp"
99 #define CONFIG_NETMASK  255.255.254.0   /* talk on MY local net */
100 #define CONFIG_IPADDR   156.117.97.156  /* static IP I currently own */
101 #define CONFIG_SERVERIP 156.117.97.139  /* current IP of my dev pc */
102 #define CONFIG_BOOTFILE "uImage"        /* file to load */
103
104 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
105 #define CONFIG_KGDB_BAUDRATE    115200  /* speed to run kgdb serial port */
106 #define CONFIG_KGDB_SER_INDEX   1       /* which serial port to use */
107 #endif
108
109 /*
110  * Miscellaneous configurable options
111  */
112 #define CFG_LONGHELP    /* undef to save memory */
113 #define CFG_PROMPT      "OMAP1610 H2 # "        /* Monitor Command Prompt */
114 #define CFG_CBSIZE      256             /* Console I/O Buffer Size */
115 /* Print Buffer Size */
116 #define CFG_PBSIZE      (CFG_CBSIZE+sizeof(CFG_PROMPT)+16)
117 #define CFG_MAXARGS     16              /* max number of command args */
118 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size */
119
120 #define CFG_MEMTEST_START       0x10000000      /* memtest works on */
121 #define CFG_MEMTEST_END 0x12000000      /* 32 MB in DRAM */
122
123 #undef  CFG_CLKS_IN_HZ          /* everything, incl board info, in Hz */
124
125 #define CFG_LOAD_ADDR   0x10000000      /* default load address */
126
127 /* The 1610 has 6 timers, they can be driven by the RefClk (12Mhz) or by
128  * DPLL1. This time is further subdivided by a local divisor.
129  */
130 #define CFG_TIMERBASE   0xFFFEC500      /* use timer 1 */
131 #define CFG_PVT 7       /* 2^(pvt+1), divide by 256 */
132 #define CFG_HZ  ((CONFIG_SYS_CLK_FREQ)/(2 << CFG_PVT))
133
134 /*-----------------------------------------------------------------------
135  * Stack sizes
136  *
137  * The stack sizes are set up in start.S using the settings below
138  */
139 #define CONFIG_STACKSIZE        (128*1024)      /* regular stack */
140 #ifdef CONFIG_USE_IRQ
141 #define CONFIG_STACKSIZE_IRQ    (4*1024)        /* IRQ stack */
142 #define CONFIG_STACKSIZE_FIQ    (4*1024)        /* FIQ stack */
143 #endif
144
145 /*-----------------------------------------------------------------------
146  * Physical Memory Map
147  */
148 #define CONFIG_NR_DRAM_BANKS    1       /* we have 1 bank of DRAM */
149 #define PHYS_SDRAM_1    0x10000000      /* SDRAM Bank #1 */
150 #define PHYS_SDRAM_1_SIZE       0x02000000      /* 32 MB */
151
152 #ifdef CONFIG_CS0_BOOT
153 #define PHYS_FLASH_1    0x0C000000
154 #endif
155 #ifdef CONFIG_CS3_BOOT
156 #define PHYS_FLASH_1    0x00000000
157 #endif
158
159 #define CFG_FLASH_BASE  PHYS_FLASH_1
160
161 /*-----------------------------------------------------------------------
162  * FLASH and environment organization
163  */
164 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks */
165 #define PHYS_FLASH_SIZE 0x02000000      /* 32MB */
166 #define CFG_MAX_FLASH_SECT      (259)   /* max number of sectors on one chip */
167 /* addr of environment */
168 #define CFG_ENV_ADDR    (CFG_FLASH_BASE + 0x020000)
169
170 /* timeout values are in ticks */
171 #define CFG_FLASH_ERASE_TOUT    (20*CFG_HZ)     /* Timeout for Flash Erase */
172 #define CFG_FLASH_WRITE_TOUT    (20*CFG_HZ)     /* Timeout for Flash Write */
173
174 #define CFG_ENV_IS_IN_FLASH     1
175 #define CFG_ENV_SIZE    0x20000 /* Total Size of Environment Sector */
176 #define CFG_ENV_OFFSET  0x20000 /* environment starts here */
177
178 #endif                                                  /* __CONFIG_H */