ppc4xx: Remove implementations of testdram()
[platform/kernel/u-boot.git] / include / configs / ocotea.h
1 /*
2  * (C) Copyright 2004 Paul Reynolds <PaulReynolds@lhsolutions.com>
3  *
4  * (C) Copyright 2005
5  * Stefan Roese, DENX Software Engineering, sr@denx.de.
6  *
7  * See file CREDITS for list of people who contributed to this
8  * project.
9  *
10  * This program is free software; you can redistribute it and/or
11  * modify it under the terms of the GNU General Public License as
12  * published by the Free Software Foundation; either version 2 of
13  * the License, or (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
23  * MA 02111-1307 USA
24  */
25
26 /************************************************************************
27  * 1 March 2004  Travis B. Sawyer <tsawyer@sandburst.com>
28  * Adapted to current Das U-Boot source
29  ***********************************************************************/
30
31
32 /************************************************************************
33  * OCOTEA.h - configuration for AMCC 440GX Ref (Ocotea)
34  ***********************************************************************/
35
36 #ifndef __CONFIG_H
37 #define __CONFIG_H
38
39 /*-----------------------------------------------------------------------
40  * High Level Configuration Options
41  *----------------------------------------------------------------------*/
42 #define CONFIG_OCOTEA           1           /* Board is ebony           */
43 #define CONFIG_440GX            1           /* Specifc GX support       */
44 #define CONFIG_440              1           /* ... PPC440 family        */
45 #define CONFIG_4xx              1           /* ... PPC4xx family        */
46 #define CONFIG_BOARD_EARLY_INIT_F 1         /* Call board_pre_init      */
47 #define CONFIG_SYS_CLK_FREQ     33333333    /* external freq to pll     */
48
49 /*-----------------------------------------------------------------------
50  * Base addresses -- Note these are effective addresses where the
51  * actual resources get mapped (not physical addresses)
52  *----------------------------------------------------------------------*/
53 #define CFG_SDRAM_BASE      0x00000000      /* _must_ be 0              */
54 #define CFG_FLASH_BASE      0xff800000      /* start of FLASH           */
55 #define CFG_MONITOR_BASE    0xfffc0000      /* start of monitor         */
56 #define CFG_PCI_MEMBASE     0x80000000      /* mapped pci memory        */
57 #define CFG_PERIPHERAL_BASE 0xe0000000      /* internal peripherals     */
58 #define CFG_ISRAM_BASE      0xc0000000      /* internal SRAM            */
59 #define CFG_PCI_BASE        0xd0000000      /* internal PCI regs        */
60
61 #define CFG_FPGA_BASE       (CFG_PERIPHERAL_BASE + 0x08300000)
62 #define CFG_NVRAM_BASE_ADDR (CFG_PERIPHERAL_BASE + 0x08000000)
63
64 /*-----------------------------------------------------------------------
65  * Initial RAM & stack pointer (placed in internal SRAM)
66  *----------------------------------------------------------------------*/
67 #define CFG_TEMP_STACK_OCM  1
68 #define CFG_OCM_DATA_ADDR   CFG_ISRAM_BASE
69 #define CFG_INIT_RAM_ADDR   CFG_ISRAM_BASE  /* Initial RAM address      */
70 #define CFG_INIT_RAM_END    0x2000          /* End of used area in RAM  */
71 #define CFG_GBL_DATA_SIZE   128             /* num bytes initial data   */
72
73 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
74 #define CFG_POST_WORD_ADDR      (CFG_GBL_DATA_OFFSET - 0x4)
75 #define CFG_INIT_SP_OFFSET      CFG_POST_WORD_ADDR
76
77 #define CFG_MONITOR_LEN     (256 * 1024)    /* Reserve 256 kB for Mon   */
78 #define CFG_MALLOC_LEN      (128 * 1024)    /* Reserve 128 kB for malloc*/
79
80 /*-----------------------------------------------------------------------
81  * Serial Port
82  *----------------------------------------------------------------------*/
83 #undef  CONFIG_SERIAL_SOFTWARE_FIFO
84 #define CFG_EXT_SERIAL_CLOCK    (1843200 * 6)   /* Ext clk @ 11.059 MHz */
85 #define CONFIG_BAUDRATE         115200
86
87 #define CFG_BAUDRATE_TABLE  \
88     {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
89
90 /*-----------------------------------------------------------------------
91  * Environment
92  *----------------------------------------------------------------------*/
93 /*
94  * Define here the location of the environment variables (FLASH or NVRAM).
95  * Note: DENX encourages to use redundant environment in FLASH. NVRAM is only
96  *       supported for backward compatibility.
97  */
98 #if 1
99 #define CFG_ENV_IS_IN_FLASH     1       /* use FLASH for environment vars       */
100 #else
101 #define CFG_ENV_IS_IN_NVRAM     1       /* use NVRAM for environment vars       */
102 #endif
103
104
105 /*-----------------------------------------------------------------------
106  * NVRAM/RTC
107  *
108  * NOTE: Upper 8 bytes of NVRAM is where the RTC registers are located.
109  * The DS1743 code assumes this condition (i.e. -- it assumes the base
110  * address for the RTC registers is:
111  *
112  *      CFG_NVRAM_BASE_ADDR + CFG_NVRAM_SIZE
113  *
114  *----------------------------------------------------------------------*/
115 #define CFG_NVRAM_SIZE      (0x2000 - 8)    /* NVRAM size(8k)- RTC regs */
116 #define CONFIG_RTC_DS174x       1                   /* DS1743 RTC               */
117
118 #ifdef CFG_ENV_IS_IN_NVRAM
119 #define CFG_ENV_SIZE            0x1000      /* Size of Environment vars */
120 #define CFG_ENV_ADDR            \
121         (CFG_NVRAM_BASE_ADDR+CFG_NVRAM_SIZE-CFG_ENV_SIZE)
122 #endif /* CFG_ENV_IS_IN_NVRAM */
123
124 /*-----------------------------------------------------------------------
125  * FLASH related
126  *----------------------------------------------------------------------*/
127 #define CFG_MAX_FLASH_BANKS     3                   /* number of banks      */
128 #define CFG_MAX_FLASH_SECT      64                  /* sectors per device   */
129
130 #undef  CFG_FLASH_CHECKSUM
131 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
132 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
133
134 #define CFG_FLASH_ADDR0         0x5555
135 #define CFG_FLASH_ADDR1         0x2aaa
136 #define CFG_FLASH_WORD_SIZE     unsigned char
137
138 #ifdef CFG_ENV_IS_IN_FLASH
139 #define CFG_ENV_SECT_SIZE       0x10000         /* size of one complete sector  */
140 #define CFG_ENV_ADDR            (CFG_MONITOR_BASE-CFG_ENV_SECT_SIZE)
141 #define CFG_ENV_SIZE            0x4000  /* Total Size of Environment Sector     */
142
143 /* Address and size of Redundant Environment Sector     */
144 #define CFG_ENV_ADDR_REDUND     (CFG_ENV_ADDR-CFG_ENV_SECT_SIZE)
145 #define CFG_ENV_SIZE_REDUND     (CFG_ENV_SIZE)
146 #endif /* CFG_ENV_IS_IN_FLASH */
147
148 /*-----------------------------------------------------------------------
149  * DDR SDRAM
150  *----------------------------------------------------------------------*/
151 #define CONFIG_SPD_EEPROM       1       /* Use SPD EEPROM for setup     */
152 #define SPD_EEPROM_ADDRESS {0x53,0x52}  /* SPD i2c spd addresses        */
153 #define CONFIG_PROG_SDRAM_TLB   1       /* setup SDRAM TLB's dynamically*/
154
155 /*-----------------------------------------------------------------------
156  * I2C
157  *----------------------------------------------------------------------*/
158 #define CONFIG_HARD_I2C         1           /* I2C with hardware support        */
159 #undef  CONFIG_SOFT_I2C                     /* I2C bit-banged           */
160 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address  */
161 #define CFG_I2C_SLAVE           0x7F
162
163 #define CFG_I2C_MULTI_EEPROMS
164 #define CFG_I2C_EEPROM_ADDR     (0xa8>>1)
165 #define CFG_I2C_EEPROM_ADDR_LEN 1
166 #define CFG_EEPROM_PAGE_WRITE_ENABLE
167 #define CFG_EEPROM_PAGE_WRITE_BITS 3
168 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS 10
169
170 #define CONFIG_PREBOOT  "echo;" \
171         "echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;" \
172         "echo"
173
174 #undef  CONFIG_BOOTARGS
175
176 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
177         "netdev=eth0\0"                                                 \
178         "hostname=ocotea\0"                                             \
179         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
180                 "nfsroot=${serverip}:${rootpath}\0"                     \
181         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
182         "addip=setenv bootargs ${bootargs} "                            \
183                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
184                 ":${hostname}:${netdev}:off panic=1\0"                  \
185         "addtty=setenv bootargs ${bootargs} console=ttyS0,${baudrate}\0"\
186         "flash_nfs=run nfsargs addip addtty;"                           \
187                 "bootm ${kernel_addr}\0"                                \
188         "flash_self=run ramargs addip addtty;"                          \
189                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
190         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip addtty;"     \
191                 "bootm\0"                                               \
192         "rootpath=/opt/eldk/ppc_4xx\0"                                  \
193         "bootfile=/tftpboot/ocotea/uImage\0"                            \
194         "kernel_addr=fff00000\0"                                        \
195         "ramdisk_addr=fff10000\0"                                       \
196         "initrd_high=30000000\0"                                        \
197         "load=tftp 100000 /tftpboot/ocotea/u-boot.bin\0"                \
198         "update=protect off fffc0000 ffffffff;era fffc0000 ffffffff;"   \
199                 "cp.b 100000 fffc0000 40000;"                           \
200                 "setenv filesize;saveenv\0"                             \
201         "upd=run load update\0"                                         \
202         ""
203 #define CONFIG_BOOTCOMMAND      "run flash_self"
204
205 #if 0
206 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled            */
207 #else
208 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
209 #endif
210
211 #define CONFIG_BAUDRATE         115200
212
213 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
214 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
215
216 #define CONFIG_MII              1       /* MII PHY management           */
217 #define CONFIG_NET_MULTI        1
218 #define CONFIG_PHY_ADDR         1       /* PHY address, See schematics  */
219 #define CONFIG_PHY1_ADDR        2
220 #define CONFIG_PHY2_ADDR        0x10
221 #define CONFIG_PHY3_ADDR        0x18
222 #define CONFIG_HAS_ETH0
223 #define CONFIG_HAS_ETH1
224 #define CONFIG_HAS_ETH2
225 #define CONFIG_HAS_ETH3
226 #define CONFIG_CIS8201_PHY      1       /* Enable 'special' RGMII mode for Cicada phy */
227 #define CONFIG_PHY_GIGE         1       /* Include GbE speed/duplex detection */
228 #define CONFIG_PHY_RESET        1       /* reset phy upon startup         */
229 #define CONFIG_PHY_RESET_DELAY  1000
230 #define CFG_RX_ETH_BUFFER       32      /* Number of ethernet rx buffers & descriptors */
231
232 #define CONFIG_NETCONSOLE               /* include NetConsole support   */
233
234
235 /*
236  * BOOTP options
237  */
238 #define CONFIG_BOOTP_BOOTFILESIZE
239 #define CONFIG_BOOTP_BOOTPATH
240 #define CONFIG_BOOTP_GATEWAY
241 #define CONFIG_BOOTP_HOSTNAME
242
243
244 /*
245  * Command line configuration.
246  */
247 #include <config_cmd_default.h>
248
249 #define CONFIG_CMD_ASKENV
250 #define CONFIG_CMD_DATE
251 #define CONFIG_CMD_DHCP
252 #define CONFIG_CMD_DIAG
253 #define CONFIG_CMD_ELF
254 #define CONFIG_CMD_EEPROM
255 #define CONFIG_CMD_I2C
256 #define CONFIG_CMD_IRQ
257 #define CONFIG_CMD_MII
258 #define CONFIG_CMD_NET
259 #define CONFIG_CMD_NFS
260 #define CONFIG_CMD_PCI
261 #define CONFIG_CMD_PING
262 #define CONFIG_CMD_REGINFO
263 #define CONFIG_CMD_SDRAM
264 #define CONFIG_CMD_SNTP
265
266
267 #undef CONFIG_WATCHDOG                  /* watchdog disabled            */
268
269 /*
270  * Miscellaneous configurable options
271  */
272 #define CFG_LONGHELP                    /* undef to save memory         */
273 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
274 #if defined(CONFIG_CMD_KGDB)
275 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
276 #else
277 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
278 #endif
279 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
280 #define CFG_MAXARGS     16              /* max number of command args   */
281 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
282
283 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
284 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
285
286 #define CFG_LOAD_ADDR           0x100000        /* default load address */
287 #define CFG_EXTBDINFO           1       /* To use extended board_into (bd_t) */
288
289 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
290
291 #define CONFIG_CMDLINE_EDITING  1       /* add command line history     */
292 #define CONFIG_LOOPW            1       /* enable loopw command         */
293 #define CONFIG_MX_CYCLIC        1       /* enable mdc/mwc commands      */
294 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
295 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
296
297 /*-----------------------------------------------------------------------
298  * PCI stuff
299  *-----------------------------------------------------------------------
300  */
301 /* General PCI */
302 #define CONFIG_PCI                      /* include pci support          */
303 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
304 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup  */
305 #define CFG_PCI_TARGBASE    0x80000000  /* PCIaddr mapped to CFG_PCI_MEMBASE */
306
307 /* Board-specific PCI */
308 #define CFG_PCI_TARGET_INIT             /* let board init pci target    */
309
310 #define CFG_PCI_SUBSYS_VENDORID 0x10e8  /* AMCC */
311 #define CFG_PCI_SUBSYS_DEVICEID 0xcafe  /* Whatever */
312
313 /*
314  * For booting Linux, the board info and command line data
315  * have to be in the first 8 MB of memory, since this is
316  * the maximum mapped by the Linux kernel during initialization.
317  */
318 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
319
320 /*
321  * Internal Definitions
322  *
323  * Boot Flags
324  */
325 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
326 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
327
328 #if defined(CONFIG_CMD_KGDB)
329 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
330 #define CONFIG_KGDB_SER_INDEX   2       /* which serial port to use */
331 #endif
332
333 /* pass open firmware flat tree */
334 #define CONFIG_OF_LIBFDT        1
335 #define CONFIG_OF_BOARD_SETUP   1
336
337 #endif  /* __CONFIG_H */