Merge branch 'agust@denx.de' of git://git.denx.de/u-boot-staging
[platform/kernel/u-boot.git] / include / configs / mx6qsabrelite.h
1 /*
2  * Copyright (C) 2010-2011 Freescale Semiconductor, Inc.
3  *
4  * Configuration settings for the Freescale i.MX6Q Sabre Lite board.
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License as
8  * published by the Free Software Foundation; either version 2 of
9  * the License, or (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.         See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
19  * MA 02111-1307 USA
20  */
21
22 #ifndef __CONFIG_H
23 #define __CONFIG_H
24
25 #define CONFIG_MX6Q
26 #define CONFIG_DISPLAY_CPUINFO
27 #define CONFIG_DISPLAY_BOARDINFO
28
29 #define CONFIG_MACH_TYPE        3769
30
31 #include <asm/arch/imx-regs.h>
32 #include <asm/imx-common/gpio.h>
33
34 #define CONFIG_CMDLINE_TAG
35 #define CONFIG_SETUP_MEMORY_TAGS
36 #define CONFIG_INITRD_TAG
37 #define CONFIG_REVISION_TAG
38
39 /* Size of malloc() pool */
40 #define CONFIG_SYS_MALLOC_LEN           (10 * 1024 * 1024)
41
42 #define CONFIG_BOARD_EARLY_INIT_F
43 #define CONFIG_MISC_INIT_R
44 #define CONFIG_MXC_GPIO
45
46 #define CONFIG_MXC_UART
47 #define CONFIG_MXC_UART_BASE           UART2_BASE
48
49 #define CONFIG_CMD_SF
50 #ifdef CONFIG_CMD_SF
51 #define CONFIG_SPI_FLASH
52 #define CONFIG_SPI_FLASH_SST
53 #define CONFIG_MXC_SPI
54 #define CONFIG_SF_DEFAULT_BUS  0
55 #define CONFIG_SF_DEFAULT_CS   (0|(IMX_GPIO_NR(3, 19)<<8))
56 #define CONFIG_SF_DEFAULT_SPEED 25000000
57 #define CONFIG_SF_DEFAULT_MODE (SPI_MODE_0)
58 #endif
59
60 /* I2C Configs */
61 #define CONFIG_CMD_I2C
62 #define CONFIG_I2C_MULTI_BUS
63 #define CONFIG_I2C_MXC
64 #define CONFIG_SYS_I2C_SPEED            100000
65
66 /* MMC Configs */
67 #define CONFIG_FSL_ESDHC
68 #define CONFIG_FSL_USDHC
69 #define CONFIG_SYS_FSL_ESDHC_ADDR      0
70 #define CONFIG_SYS_FSL_USDHC_NUM       2
71
72 #define CONFIG_MMC
73 #define CONFIG_CMD_MMC
74 #define CONFIG_GENERIC_MMC
75 #define CONFIG_MMC_BOUNCE_BUFFER
76 #define CONFIG_CMD_EXT2
77 #define CONFIG_CMD_FAT
78 #define CONFIG_DOS_PARTITION
79
80 #define CONFIG_CMD_SATA
81 /*
82  * SATA Configs
83  */
84 #ifdef CONFIG_CMD_SATA
85 #define CONFIG_DWC_AHSATA
86 #define CONFIG_SYS_SATA_MAX_DEVICE      1
87 #define CONFIG_DWC_AHSATA_PORT_ID       0
88 #define CONFIG_DWC_AHSATA_BASE_ADDR     SATA_ARB_BASE_ADDR
89 #define CONFIG_LBA48
90 #define CONFIG_LIBATA
91 #endif
92
93 #define CONFIG_CMD_PING
94 #define CONFIG_CMD_DHCP
95 #define CONFIG_CMD_MII
96 #define CONFIG_CMD_NET
97 #define CONFIG_FEC_MXC
98 #define CONFIG_MII
99 #define IMX_FEC_BASE                    ENET_BASE_ADDR
100 #define CONFIG_FEC_XCV_TYPE             RGMII
101 #define CONFIG_ETHPRIME                 "FEC"
102 #define CONFIG_FEC_MXC_PHYADDR          6
103 #define CONFIG_PHYLIB
104 #define CONFIG_PHY_MICREL
105 #define CONFIG_PHY_MICREL_KSZ9021
106
107 /* USB Configs */
108 #define CONFIG_CMD_USB
109 #define CONFIG_CMD_FAT
110 #define CONFIG_USB_EHCI
111 #define CONFIG_USB_EHCI_MX6
112 #define CONFIG_USB_STORAGE
113 #define CONFIG_USB_HOST_ETHER
114 #define CONFIG_USB_ETHER_ASIX
115 #define CONFIG_USB_ETHER_SMSC95XX
116 #define CONFIG_MXC_USB_PORT     1
117 #define CONFIG_MXC_USB_PORTSC   (PORT_PTS_UTMI | PORT_PTS_PTW)
118 #define CONFIG_MXC_USB_FLAGS    0
119
120 /* Miscellaneous commands */
121 #define CONFIG_CMD_BMODE
122
123 /* Framebuffer and LCD */
124 #define CONFIG_VIDEO
125 #define CONFIG_VIDEO_IPUV3
126 #define CONFIG_CFB_CONSOLE
127 #define CONFIG_VGA_AS_SINGLE_DEVICE
128 #define CONFIG_SYS_CONSOLE_IS_IN_ENV
129 #define CONFIG_SYS_CONSOLE_OVERWRITE_ROUTINE
130 #define CONFIG_VIDEO_BMP_RLE8
131 #define CONFIG_SPLASH_SCREEN
132 #define CONFIG_BMP_16BPP
133 #define CONFIG_VIDEO_LOGO
134 #define CONFIG_IPUV3_CLK 260000000
135
136 /* allow to overwrite serial and ethaddr */
137 #define CONFIG_ENV_OVERWRITE
138 #define CONFIG_CONS_INDEX              1
139 #define CONFIG_BAUDRATE                        115200
140
141 /* Command definition */
142 #include <config_cmd_default.h>
143
144 #undef CONFIG_CMD_IMLS
145
146 #define CONFIG_BOOTDELAY               3
147
148 #define CONFIG_PREBOOT                 ""
149
150 #define CONFIG_LOADADDR                        0x10800000
151 #define CONFIG_SYS_TEXT_BASE           0x17800000
152
153 #define CONFIG_EXTRA_ENV_SETTINGS \
154        "script=boot.scr\0" \
155        "uimage=uImage\0" \
156         "console=ttymxc1\0" \
157         "fdt_high=0xffffffff\0"   \
158         "initrd_high=0xffffffff\0" \
159        "mmcdev=0\0" \
160        "mmcpart=2\0" \
161        "mmcroot=/dev/mmcblk0p3 rootwait rw\0" \
162        "mmcargs=setenv bootargs console=${console},${baudrate} " \
163                "root=${mmcroot}\0" \
164        "loadbootscript=" \
165                "fatload mmc ${mmcdev}:${mmcpart} ${loadaddr} ${script};\0" \
166        "bootscript=echo Running bootscript from mmc ...; " \
167                "source\0" \
168        "loaduimage=fatload mmc ${mmcdev}:${mmcpart} ${loadaddr} ${uimage}\0" \
169        "mmcboot=echo Booting from mmc ...; " \
170                "run mmcargs; " \
171                "bootm\0" \
172        "netargs=setenv bootargs console=${console},${baudrate} " \
173                "root=/dev/nfs " \
174                "ip=dhcp nfsroot=${serverip}:${nfsroot},v3,tcp\0" \
175        "netboot=echo Booting from net ...; " \
176                "run netargs; " \
177                "dhcp ${uimage}; bootm\0" \
178
179 #define CONFIG_BOOTCOMMAND \
180        "mmc dev ${mmcdev};" \
181        "mmc dev ${mmcdev}; if mmc rescan; then " \
182                "if run loadbootscript; then " \
183                        "run bootscript; " \
184                "else " \
185                        "if run loaduimage; then " \
186                                "run mmcboot; " \
187                        "else run netboot; " \
188                        "fi; " \
189                "fi; " \
190        "else run netboot; fi"
191
192 #define CONFIG_ARP_TIMEOUT     200UL
193
194 /* Miscellaneous configurable options */
195 #define CONFIG_SYS_LONGHELP
196 #define CONFIG_SYS_HUSH_PARSER
197 #define CONFIG_SYS_PROMPT              "MX6QSABRELITE U-Boot > "
198 #define CONFIG_AUTO_COMPLETE
199 #define CONFIG_SYS_CBSIZE              256
200
201 /* Print Buffer Size */
202 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)
203 #define CONFIG_SYS_MAXARGS             16
204 #define CONFIG_SYS_BARGSIZE CONFIG_SYS_CBSIZE
205
206 #define CONFIG_SYS_MEMTEST_START       0x10000000
207 #define CONFIG_SYS_MEMTEST_END         0x10010000
208
209 #define CONFIG_SYS_LOAD_ADDR           CONFIG_LOADADDR
210 #define CONFIG_SYS_HZ                  1000
211
212 #define CONFIG_CMDLINE_EDITING
213
214 /* Physical Memory Map */
215 #define CONFIG_NR_DRAM_BANKS           1
216 #define PHYS_SDRAM                     MMDC0_ARB_BASE_ADDR
217 #define PHYS_SDRAM_SIZE                        (1u * 1024 * 1024 * 1024)
218
219 #define CONFIG_SYS_SDRAM_BASE          PHYS_SDRAM
220 #define CONFIG_SYS_INIT_RAM_ADDR       IRAM_BASE_ADDR
221 #define CONFIG_SYS_INIT_RAM_SIZE       IRAM_SIZE
222
223 #define CONFIG_SYS_INIT_SP_OFFSET \
224        (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
225 #define CONFIG_SYS_INIT_SP_ADDR \
226        (CONFIG_SYS_INIT_RAM_ADDR + CONFIG_SYS_INIT_SP_OFFSET)
227
228 /* FLASH and environment organization */
229 #define CONFIG_SYS_NO_FLASH
230
231 #define CONFIG_ENV_SIZE                 (8 * 1024)
232
233 #define CONFIG_ENV_IS_IN_MMC
234 /* #define CONFIG_ENV_IS_IN_SPI_FLASH */
235
236 #if defined(CONFIG_ENV_IS_IN_MMC)
237 #define CONFIG_ENV_OFFSET               (6 * 64 * 1024)
238 #define CONFIG_SYS_MMC_ENV_DEV          0
239 #elif defined(CONFIG_ENV_IS_IN_SPI_FLASH)
240 #define CONFIG_ENV_OFFSET               (768 * 1024)
241 #define CONFIG_ENV_SECT_SIZE            (8 * 1024)
242 #define CONFIG_ENV_SPI_BUS              CONFIG_SF_DEFAULT_BUS
243 #define CONFIG_ENV_SPI_CS               CONFIG_SF_DEFAULT_CS
244 #define CONFIG_ENV_SPI_MODE             CONFIG_SF_DEFAULT_MODE
245 #define CONFIG_ENV_SPI_MAX_HZ           CONFIG_SF_DEFAULT_SPEED
246 #endif
247
248 #define CONFIG_OF_LIBFDT
249 #define CONFIG_CMD_BOOTZ
250
251 #ifndef CONFIG_SYS_DCACHE_OFF
252 #define CONFIG_CMD_CACHE
253 #endif
254
255 #endif                         /* __CONFIG_H */