nitrogen6x: Enable support for ocotp
[platform/kernel/u-boot.git] / include / configs / mx31ads.h
1 /*
2  * Copyright (C) 2008, Guennadi Liakhovetski <lg@denx.de>
3  *
4  * Configuration settings for the MX31ADS Freescale board.
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License as
8  * published by the Free Software Foundation; either version 2 of
9  * the License, or (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program; if not, write to the Free Software
18  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
19  * MA 02111-1307 USA
20  */
21
22 #ifndef __CONFIG_H
23 #define __CONFIG_H
24
25 #include <asm/arch/imx-regs.h>
26
27  /* High Level Configuration Options */
28 #define CONFIG_ARM1136          1               /* This is an arm1136 CPU core */
29 #define CONFIG_MX31             1               /* in a mx31 */
30
31 #define CONFIG_DISPLAY_CPUINFO
32 #define CONFIG_DISPLAY_BOARDINFO
33
34 #define CONFIG_SYS_TEXT_BASE            0xA0000000
35
36 #define CONFIG_MACH_TYPE        MACH_TYPE_MX31ADS
37
38 /*
39  * Disabled for now due to build problems under Debian and a significant increase
40  * in the final file size: 144260 vs. 109536 Bytes.
41  */
42 #if 0
43 #define CONFIG_OF_LIBFDT                1
44 #define CONFIG_FIT                      1
45 #define CONFIG_FIT_VERBOSE              1
46 #endif
47
48 #define CONFIG_CMDLINE_TAG              1       /* enable passing of ATAGs */
49 #define CONFIG_SETUP_MEMORY_TAGS        1
50 #define CONFIG_INITRD_TAG               1
51
52 /*
53  * Size of malloc() pool
54  */
55 #define CONFIG_SYS_MALLOC_LEN           (CONFIG_ENV_SIZE + 128 * 1024)
56
57 /*
58  * Hardware drivers
59  */
60
61 #define CONFIG_MXC_UART
62 #define CONFIG_MXC_UART_BASE    UART1_BASE
63
64 #define CONFIG_HARD_SPI         1
65 #define CONFIG_MXC_SPI          1
66 #define CONFIG_DEFAULT_SPI_BUS  1
67 #define CONFIG_DEFAULT_SPI_MODE (SPI_MODE_0 | SPI_CS_HIGH)
68 #define CONFIG_MXC_GPIO
69
70 /* PMIC Controller */
71 #define CONFIG_POWER
72 #define CONFIG_POWER_SPI
73 #define CONFIG_POWER_FSL
74 #define CONFIG_FSL_PMIC_BUS     1
75 #define CONFIG_FSL_PMIC_CS      0
76 #define CONFIG_FSL_PMIC_CLK     1000000
77 #define CONFIG_FSL_PMIC_MODE    (SPI_MODE_0 | SPI_CS_HIGH)
78 #define CONFIG_FSL_PMIC_BITLEN  32
79 #define CONFIG_RTC_MC13XXX
80
81 /* allow to overwrite serial and ethaddr */
82 #define CONFIG_ENV_OVERWRITE
83 #define CONFIG_CONS_INDEX       1
84 #define CONFIG_BAUDRATE         115200
85
86 /***********************************************************
87  * Command definition
88  ***********************************************************/
89
90 #include <config_cmd_default.h>
91
92 #define CONFIG_CMD_PING
93 #define CONFIG_CMD_DHCP
94 #define CONFIG_CMD_SPI
95 #define CONFIG_CMD_DATE
96
97 #define CONFIG_BOOTDELAY        3
98
99 #define CONFIG_LOADADDR         0x80800000      /* loadaddr env var */
100
101 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
102         "netdev=eth0\0"                                                 \
103         "uboot_addr=0xa0000000\0"                                       \
104         "uboot=mx31ads/u-boot.bin\0"                                    \
105         "kernel=mx31ads/uImage\0"                                       \
106         "nfsroot=/opt/eldk/arm\0"                                       \
107         "bootargs_base=setenv bootargs console=ttymxc0,115200\0"        \
108         "bootargs_nfs=setenv bootargs ${bootargs} root=/dev/nfs "       \
109                 "ip=dhcp nfsroot=${serverip}:${nfsroot},v3,tcp\0"       \
110         "bootcmd=run bootcmd_net\0"                                     \
111         "bootcmd_net=run bootargs_base bootargs_nfs; "                  \
112                 "tftpboot ${loadaddr} ${kernel}; bootm\0"               \
113         "prg_uboot=tftpboot ${loadaddr} ${uboot}; "                     \
114                 "protect off ${uboot_addr} 0xa003ffff; "                \
115                 "erase ${uboot_addr} 0xa003ffff; "                      \
116                 "cp.b ${loadaddr} ${uboot_addr} ${filesize}; "          \
117                 "setenv filesize; saveenv\0"
118
119 #define CONFIG_CS8900
120 #define CONFIG_CS8900_BASE      0xb4020300
121 #define CONFIG_CS8900_BUS16             1       /* follow the Linux driver */
122
123 /*
124  * The MX31ADS board seems to have a hardware "peculiarity" confirmed under
125  * U-Boot, RedBoot and Linux: the ethernet Rx signal is reaching the CS8900A
126  * controller inverted. The controller is capable of detecting and correcting
127  * this, but it needs 4 network packets for that. Which means, at startup, you
128  * will not receive answers to the first 4 packest, unless there have been some
129  * broadcasts on the network, or your board is on a hub. Reducing the ARP
130  * timeout from default 5 seconds to 200ms we speed up the initial TFTP
131  * transfer, should the user wish one, significantly.
132  */
133 #define CONFIG_ARP_TIMEOUT      200UL
134
135 /*
136  * Miscellaneous configurable options
137  */
138 #define CONFIG_SYS_LONGHELP             /* undef to save memory */
139 #define CONFIG_SYS_PROMPT               "=> "
140 #define CONFIG_SYS_CBSIZE               256             /* Console I/O Buffer Size */
141 /* Print Buffer Size */
142 #define CONFIG_SYS_PBSIZE               (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)
143 #define CONFIG_SYS_MAXARGS              16              /* max number of command args */
144 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size */
145
146 #define CONFIG_SYS_MEMTEST_START        0               /* memtest works on */
147 #define CONFIG_SYS_MEMTEST_END          0x10000
148
149 #define CONFIG_SYS_LOAD_ADDR            CONFIG_LOADADDR
150
151 #define CONFIG_SYS_HZ                   1000
152
153 #define CONFIG_CMDLINE_EDITING  1
154
155 /*-----------------------------------------------------------------------
156  * Physical Memory Map
157  */
158 #define CONFIG_NR_DRAM_BANKS    1
159 #define PHYS_SDRAM_1            CSD0_BASE
160 #define PHYS_SDRAM_1_SIZE       (128 * 1024 * 1024)
161 #define CONFIG_BOARD_EARLY_INIT_F
162
163 #define CONFIG_SYS_SDRAM_BASE           PHYS_SDRAM_1
164 #define CONFIG_SYS_INIT_RAM_ADDR        IRAM_BASE_ADDR
165 #define CONFIG_SYS_INIT_RAM_SIZE        IRAM_SIZE
166 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
167                                                 GENERATED_GBL_DATA_SIZE)
168 #define CONFIG_SYS_INIT_SP_ADDR (CONFIG_SYS_INIT_RAM_ADDR + \
169                                                 CONFIG_SYS_GBL_DATA_OFFSET)
170
171 /*-----------------------------------------------------------------------
172  * FLASH and environment organization
173  */
174 #define CONFIG_SYS_FLASH_BASE           CS0_BASE
175 #define CONFIG_SYS_MAX_FLASH_BANKS      1               /* max number of memory banks */
176 #define CONFIG_SYS_MAX_FLASH_SECT       262             /* max number of sectors on one chip */
177 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE   /* Monitor at beginning of flash */
178 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256KiB */
179
180 #define CONFIG_ENV_IS_IN_FLASH  1
181 #define CONFIG_ENV_SECT_SIZE    (128 * 1024)
182 #define CONFIG_ENV_SIZE         CONFIG_ENV_SECT_SIZE
183 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE + CONFIG_SYS_MONITOR_LEN)
184
185 /* Address and size of Redundant Environment Sector     */
186 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR + CONFIG_ENV_SIZE)
187 #define CONFIG_ENV_SIZE_REDUND  CONFIG_ENV_SIZE
188
189
190 /*-----------------------------------------------------------------------
191  * CFI FLASH driver setup
192  */
193 #define CONFIG_SYS_FLASH_CFI                    1 /* Flash memory is CFI compliant */
194 #define CONFIG_FLASH_CFI_DRIVER         1 /* Use drivers/cfi_flash.c */
195 #define CONFIG_FLASH_SPANSION_S29WS_N   1 /* A non-standard buffered write algorithm */
196 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE       1 /* Use buffered writes (~10x faster) */
197 #define CONFIG_SYS_FLASH_PROTECTION             1 /* Use hardware sector protection */
198
199 /*
200  * JFFS2 partitions
201  */
202 #undef CONFIG_CMD_MTDPARTS
203 #define CONFIG_JFFS2_DEV        "nor0"
204
205 #endif /* __CONFIG_H */