162e02fb446bb2f0f545684c6acb8382d96291e5
[platform/kernel/u-boot.git] / include / configs / meesc.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2007-2008
4  * Stelian Pop <stelian@popies.net>
5  * Lead Tech Design <www.leadtechdesign.com>
6  *
7  * (C) Copyright 2009-2015
8  * Daniel Gorsulowski <daniel.gorsulowski@esd.eu>
9  * esd electronic system design gmbh <www.esd.eu>
10  *
11  * Configuation settings for the esd MEESC board.
12  */
13
14 #ifndef __CONFIG_H
15 #define __CONFIG_H
16
17 /*
18  * SoC must be defined first, before hardware.h is included.
19  * In this case SoC is defined in boards.cfg.
20  */
21 #include <asm/hardware.h>
22
23 /*
24  * Warning: changing CONFIG_SYS_TEXT_BASE requires
25  * adapting the initial boot program.
26  * Since the linker has to swallow that define, we must use a pure
27  * hex number here!
28  */
29
30 /* ARM asynchronous clock */
31 #define CONFIG_SYS_AT91_SLOW_CLOCK      32768   /* 32.768 kHz crystal */
32 #define CONFIG_SYS_AT91_MAIN_CLOCK      16000000/* 16.0 MHz crystal */
33
34 /* Misc CPU related */
35 #define CONFIG_SETUP_MEMORY_TAGS
36 #define CONFIG_INITRD_TAG
37 #define CONFIG_SERIAL_TAG
38 #define CONFIG_REVISION_TAG
39 #define CONFIG_CMDLINE_TAG                      /* enable passing of ATAGs */
40
41 /*
42  * Hardware drivers
43  */
44
45 /*
46  * BOOTP options
47  */
48 #define CONFIG_BOOTP_BOOTFILESIZE
49
50 /*
51  * SDRAM: 1 bank, min 32, max 128 MB
52  * Initialized before u-boot gets started.
53  */
54 #define PHYS_SDRAM                                      ATMEL_BASE_CS1 /* 0x20000000 */
55 #define PHYS_SDRAM_SIZE                         0x02000000     /* 32 MByte */
56
57 #define CONFIG_SYS_SDRAM_BASE           PHYS_SDRAM
58 #define CONFIG_SYS_SDRAM_SIZE           PHYS_SDRAM_SIZE
59
60 /*
61  * Initial stack pointer: 4k - GENERATED_GBL_DATA_SIZE in internal SRAM,
62  * leaving the correct space for initial global data structure above
63  * that address while providing maximum stack area below.
64  */
65 #define CONFIG_SYS_INIT_SP_ADDR \
66         (ATMEL_BASE_SRAM0 + 16 * 1024 - GENERATED_GBL_DATA_SIZE)
67
68 /* NAND flash */
69 #ifdef CONFIG_CMD_NAND
70 # define CONFIG_SYS_MAX_NAND_DEVICE             1
71 # define CONFIG_SYS_NAND_BASE                   ATMEL_BASE_CS3 /* 0x40000000 */
72 # define CONFIG_SYS_NAND_DBW_8
73 # define CONFIG_SYS_NAND_MASK_ALE               (1 << 21)
74 # define CONFIG_SYS_NAND_MASK_CLE               (1 << 22)
75 # define CONFIG_SYS_NAND_ENABLE_PIN             GPIO_PIN_PD(15)
76 # define CONFIG_SYS_NAND_READY_PIN              GPIO_PIN_PA(22)
77 #endif
78
79 /* Ethernet */
80 #define CONFIG_MACB
81 #define CONFIG_RMII
82 #define CONFIG_NET_RETRY_COUNT                  20
83 #undef CONFIG_RESET_PHY_R
84
85 /* hw-controller addresses */
86 #define CONFIG_ET1100_BASE              0x70000000
87
88 #ifdef CONFIG_SYS_USE_DATAFLASH
89
90 /* bootstrap + u-boot + env in dataflash on CS0 */
91
92 #elif CONFIG_SYS_USE_NANDFLASH
93
94 /* bootstrap + u-boot + env + linux in nandflash */
95
96 #endif
97
98 #define CONFIG_SYS_CBSIZE               512
99
100 #endif