at91: Update MEESC board support
[platform/kernel/u-boot.git] / include / configs / mcc200.h
1 /*
2  * (C) Copyright 2006-2008
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 /*
28  * High Level Configuration Options
29  * (easy to change)
30  */
31
32 #define CONFIG_MPC5200
33 #define CONFIG_MPC5xxx          1       /* This is an MPC5xxx CPU               */
34 #define CONFIG_MCC200           1       /* ... on MCC200 board                  */
35
36 #define CONFIG_SYS_MPC5XXX_CLKIN        33000000 /* ... running at 33MHz                */
37
38 #define CONFIG_MISC_INIT_R
39
40 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH     */
41 #define BOOTFLAG_WARM           0x02    /* Software reboot                      */
42
43 #define CONFIG_HIGH_BATS        1       /* High BATs supported                  */
44
45 /*
46  * Serial console configuration
47  *
48  *  To select console on the one of 8 external UARTs,
49  * define CONFIG_QUART_CONSOLE as 1, 2, 3, or 4 for the first Quad UART,
50  * or as 5, 6, 7, or 8 for the second Quad UART.
51  * COM11, COM12, COM13, COM14 are located on the second Quad UART.
52  *
53  *  CONFIG_PSC_CONSOLE must be undefined in this case.
54  */
55 #if !defined(CONFIG_PRS200)
56 /* MCC200 configuration: */
57 #ifdef CONFIG_CONSOLE_COM12
58 #define CONFIG_QUART_CONSOLE    6       /* console is on UARTF of QUART2        */
59 #else
60 #define CONFIG_QUART_CONSOLE    8       /* console is on UARTH of QUART2        */
61 #endif
62 #else
63 /* PRS200 configuration: */
64 #undef CONFIG_QUART_CONSOLE
65 #endif /* CONFIG_PRS200 */
66 /*
67  *  To select console on PSC1, define CONFIG_PSC_CONSOLE as 1
68  * and undefine CONFIG_QUART_CONSOLE.
69  */
70 #if !defined(CONFIG_PRS200)
71 /* MCC200 configuration: */
72 #define CONFIG_SERIAL_MULTI     1
73 #define CONFIG_PSC_CONSOLE      1       /* PSC1 may be COM */
74 #define CONFIG_PSC_CONSOLE2     2       /* PSC2 is PSoC */
75 #else
76 /* PRS200 configuration: */
77 #define CONFIG_PSC_CONSOLE      1       /* console is on PSC1           */
78 #endif
79 #if defined(CONFIG_QUART_CONSOLE) && defined(CONFIG_PSC_CONSOLE) && \
80         !defined(CONFIG_SERIAL_MULTI)
81 #error "Select only one console device!"
82 #endif
83 #define CONFIG_BAUDRATE         115200
84 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200, 230400 }
85
86 #define CONFIG_MII              1
87
88 #define CONFIG_DOS_PARTITION
89
90 /* USB */
91 #define CONFIG_USB_OHCI
92 #define CONFIG_USB_STORAGE
93 /* automatic software updates (see board/mcc200/auto_update.c) */
94 #define CONFIG_AUTO_UPDATE 1
95
96
97 /*
98  * BOOTP options
99  */
100 #define CONFIG_BOOTP_BOOTFILESIZE
101 #define CONFIG_BOOTP_BOOTPATH
102 #define CONFIG_BOOTP_GATEWAY
103 #define CONFIG_BOOTP_HOSTNAME
104
105
106 /*
107  * Command line configuration.
108  */
109 #include <config_cmd_default.h>
110
111 #define CONFIG_CMD_BEDBUG
112 #define CONFIG_CMD_FAT
113 #define CONFIG_CMD_I2C
114 #define CONFIG_CMD_USB
115
116 #undef  CONFIG_CMD_NET
117
118
119 /*
120  * Autobooting
121  */
122 #define CONFIG_BOOTDELAY        1       /* autoboot after 1 second */
123
124 #define CONFIG_PREBOOT  "echo;" \
125         "echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;" \
126         "echo"
127
128 #undef  CONFIG_BOOTARGS
129
130 #define XMK_STR(x)              #x
131 #define MK_STR(x)               XMK_STR(x)
132
133 #ifdef CONFIG_PRS200
134 # define CONFIG_SYS__BOARDNAME          "prs200"
135 # define CONFIG_SYS__LINUX_CONSOLE      "ttyS0"
136 #else
137 # define CONFIG_SYS__BOARDNAME          "mcc200"
138 # define CONFIG_SYS__LINUX_CONSOLE      "ttyEU5"
139 #endif
140
141 /* Network */
142 #define CONFIG_ETHADDR  00:17:17:ff:00:00
143 #define CONFIG_IPADDR   10.76.9.29
144 #define CONFIG_SERVERIP 10.76.9.1
145
146 #include <version.h> /* For U-Boot version */
147
148 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
149         "ubootver=" U_BOOT_VERSION "\0"                                 \
150         "netdev=eth0\0"                                                 \
151         "hostname=" CONFIG_SYS__BOARDNAME "\0"                                  \
152         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
153                 "nfsroot=${serverip}:${rootpath}\0"                     \
154         "ramargs=setenv bootargs root=/dev/mtdblock2 "                  \
155                 "rootfstype=cramfs\0"                                   \
156         "addip=setenv bootargs ${bootargs} "                            \
157                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
158                 ":${hostname}:${netdev}:off panic=1\0"                  \
159         "addcons=setenv bootargs ${bootargs} "                          \
160                 "console=${console},${baudrate} "                       \
161                 "ubootver=${ubootver} board=${board}\0"                 \
162         "flash_nfs=run nfsargs addip addcons;"                          \
163                 "bootm ${kernel_addr}\0"                                \
164         "flash_self=run ramargs addip addcons;"                         \
165                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
166         "net_nfs=tftp 200000 ${bootfile};"                              \
167                 "run nfsargs addip addcons;bootm\0"                     \
168         "console=" CONFIG_SYS__LINUX_CONSOLE "\0"                               \
169         "rootpath=/opt/eldk/ppc_6xx\0"                                  \
170         "bootfile=/tftpboot/" CONFIG_SYS__BOARDNAME "/uImage\0"         \
171         "load=tftp 200000 /tftpboot/" CONFIG_SYS__BOARDNAME "/u-boot.bin\0"     \
172         "text_base=" MK_STR(TEXT_BASE) "\0"                             \
173         "kernel_addr=0xFC0C0000\0"                                      \
174         "update=protect off ${text_base} +${filesize};"                 \
175                 "era ${text_base} +${filesize};"                        \
176                 "cp.b 200000 ${text_base} ${filesize}\0"                \
177         "unlock=yes\0"                                                  \
178         ""
179 #undef MK_STR
180 #undef XMK_STR
181
182 #define CONFIG_BOOTCOMMAND      "run flash_self"
183
184 #define CONFIG_SYS_HUSH_PARSER          1       /* use "hush" command parser    */
185 #define CONFIG_SYS_PROMPT_HUSH_PS2      "> "
186
187 /*
188  * IPB Bus clocking configuration.
189  */
190 #define CONFIG_SYS_IPBCLK_EQUALS_XLBCLK         /* define for 133MHz speed */
191
192 /*
193  * I2C configuration
194  */
195 #define CONFIG_HARD_I2C         1       /* I2C with hardware support */
196 #define CONFIG_SYS_I2C_MODULE           2       /* Select I2C module #1 or #2 */
197
198 #define CONFIG_SYS_I2C_SPEED            100000 /* 100 kHz */
199 #define CONFIG_SYS_I2C_SLAVE            0x7F
200
201 /*
202  * Flash configuration (8,16 or 32 MB)
203  * TEXT base always at 0xFFF00000
204  * ENV_ADDR always at  0xFFF40000
205  * FLASH_BASE at 0xFC000000 for 64 MB (only 32MB are supported, not enough addr lines!!!)
206  *               0xFE000000 for 32 MB
207  *               0xFF000000 for 16 MB
208  *               0xFF800000 for  8 MB
209  */
210 #define CONFIG_SYS_FLASH_BASE           0xfc000000
211 #define CONFIG_SYS_FLASH_SIZE           0x04000000
212
213 #define CONFIG_SYS_FLASH_CFI                            /* The flash is CFI compatible  */
214 #define CONFIG_FLASH_CFI_DRIVER                 /* Use common CFI driver        */
215
216 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
217
218 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
219 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* max number of sectors on one chip    */
220
221 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buffered writes (20x faster)     */
222 #define CONFIG_SYS_FLASH_PROTECTION     1       /* hardware flash protection            */
223
224 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
225 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
226
227 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector on flinfo */
228 #define CONFIG_SYS_FLASH_QUIET_TEST     1       /* don't warn upon unknown flash        */
229
230 #define CONFIG_ENV_IS_IN_FLASH  1       /* use FLASH for environment vars       */
231
232 #define CONFIG_ENV_SECT_SIZE    0x40000 /* size of one complete sector  */
233 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE + CONFIG_SYS_MONITOR_LEN)
234 #define CONFIG_ENV_SIZE         0x2000  /* Total Size of Environment Sector     */
235
236 /* Address and size of Redundant Environment Sector     */
237 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR + CONFIG_ENV_SECT_SIZE)
238 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
239
240 #define CONFIG_ENV_OVERWRITE    1       /* allow modification of vendor params */
241
242 #if TEXT_BASE == CONFIG_SYS_FLASH_BASE
243 #define CONFIG_SYS_LOWBOOT      1
244 #endif
245
246 /*
247  * Memory map
248  */
249 #define CONFIG_SYS_MBAR         0xf0000000
250 #define CONFIG_SYS_SDRAM_BASE           0x00000000
251 #define CONFIG_SYS_DEFAULT_MBAR 0x80000000
252
253 /* Use SRAM until RAM will be available */
254 #define CONFIG_SYS_INIT_RAM_ADDR        MPC5XXX_SRAM
255 #define CONFIG_SYS_INIT_RAM_END MPC5XXX_SRAM_SIZE       /* End of used area in DPRAM */
256
257
258 #define CONFIG_SYS_GBL_DATA_SIZE        128     /* size in bytes reserved for initial data */
259 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
260 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
261
262 #define CONFIG_SYS_MONITOR_BASE TEXT_BASE
263 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
264 #   define CONFIG_SYS_RAMBOOT           1
265 #endif
266
267 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor   */
268 #define CONFIG_SYS_MALLOC_LEN           (512 << 10)     /* Reserve 512 kB for malloc()  */
269 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
270
271 /*
272  * Ethernet configuration
273  */
274 /* #define CONFIG_MPC5xxx_FEC   1 */
275 /* #define CONFIG_MPC5xxx_FEC_MII100 */
276 /*
277  * Define CONFIG_MPC5xxx_FEC_MII10 to force FEC at 10Mb
278  */
279 /* #define CONFIG_MPC5xxx_FEC_MII10 */
280 #define CONFIG_PHY_ADDR         1
281
282 /*
283  * LCD Splash Screen
284  */
285 #if !defined(CONFIG_PRS200)
286 #define CONFIG_LCD              1
287 #define CONFIG_PROGRESSBAR 1
288 #endif
289
290 #if defined(CONFIG_LCD)
291 #define CONFIG_SPLASH_SCREEN    1
292 #define CONFIG_SYS_CONSOLE_IS_IN_ENV    1
293 #define LCD_BPP                 LCD_MONOCHROME
294 #endif
295
296 /*
297  * GPIO configuration
298  */
299 /* 0x10000004 = 32MB SDRAM */
300 /* 0x90000004 = 64MB SDRAM */
301 #if defined(CONFIG_LCD)
302 /* set PSC2 in UART mode */
303 #define CONFIG_SYS_GPS_PORT_CONFIG      0x00000044
304 #else
305 #define CONFIG_SYS_GPS_PORT_CONFIG      0x00000004
306 #endif
307
308 /*
309  * Miscellaneous configurable options
310  */
311 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
312 #define CONFIG_SYS_PROMPT               "=> "   /* Monitor Command Prompt       */
313 #if defined(CONFIG_CMD_KGDB)
314 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size      */
315 #else
316 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size      */
317 #endif
318 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)      /* Print Buffer Size    */
319 #define CONFIG_SYS_MAXARGS              16              /* max number of command args   */
320 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
321
322 #define CONFIG_SYS_MEMTEST_START        0x00100000      /* memtest works on     */
323 #define CONFIG_SYS_MEMTEST_END          0x00f00000      /* 1 ... 15 MB in DRAM  */
324
325 #define CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
326
327 #define CONFIG_SYS_HZ                   1000    /* decrementer freq: 1 ms ticks */
328
329 #define CONFIG_SYS_CACHELINE_SIZE       32      /* For MPC5xxx CPUs                     */
330 #if defined(CONFIG_CMD_KGDB)
331 #  define CONFIG_SYS_CACHELINE_SHIFT    5       /* log base 2 of the above value        */
332 #endif
333
334 /*
335  * Various low-level settings
336  */
337 #define CONFIG_SYS_HID0_INIT            HID0_ICE | HID0_ICFI
338 #define CONFIG_SYS_HID0_FINAL           HID0_ICE
339
340 #define CONFIG_SYS_BOOTCS_START CONFIG_SYS_FLASH_BASE
341 #define CONFIG_SYS_BOOTCS_SIZE          CONFIG_SYS_FLASH_SIZE
342 #define CONFIG_SYS_BOOTCS_CFG           0x0004fb00
343 #define CONFIG_SYS_CS0_START            CONFIG_SYS_FLASH_BASE
344 #define CONFIG_SYS_CS0_SIZE             CONFIG_SYS_FLASH_SIZE
345
346 /* Quad UART @0x80000000 (MBAR is relocated to 0xF0000000) */
347 #define CONFIG_SYS_CS2_START            0x80000000
348 #define CONFIG_SYS_CS2_SIZE             0x00001000
349 #define CONFIG_SYS_CS2_CFG              0x1d300
350
351 /* Second Quad UART @0x80010000 */
352 #define CONFIG_SYS_CS1_START            0x80010000
353 #define CONFIG_SYS_CS1_SIZE             0x00001000
354 #define CONFIG_SYS_CS1_CFG              0x1d300
355
356 /* Leica - build revision resistors */
357 /*
358 #define CONFIG_SYS_CS3_START            0x80020000
359 #define CONFIG_SYS_CS3_SIZE             0x00000004
360 #define CONFIG_SYS_CS3_CFG              0x1d300
361 */
362
363 /*
364  *  Select one of quarts as a default
365  * console. If undefined - PSC console
366  * wil be default
367  */
368 #define CONFIG_SYS_CS_BURST             0x00000000
369 #define CONFIG_SYS_CS_DEADCYCLE 0x33333333
370
371 #define CONFIG_SYS_RESET_ADDRESS        0xff000000
372
373 /*
374  * QUART Expanders support
375  */
376 #if defined(CONFIG_QUART_CONSOLE)
377 /*
378  * We'll use NS16550 chip routines,
379  */
380 #define CONFIG_SYS_NS16550              1
381 #define CONFIG_SYS_NS16550_SERIAL       1
382 #define CONFIG_CONS_INDEX       1
383 /*
384  *  To achieve necessary offset on SC16C554
385  * A0-A2 (register select) pins with NS16550
386  * functions (in struct NS16550), REG_SIZE
387  * should be 4, because A0-A2 pins are connected
388  * to DA2-DA4 address bus lines.
389  */
390 #define CONFIG_SYS_NS16550_REG_SIZE     4
391 /*
392  * LocalPlus Bus already inited in cpu_init_f(),
393  * so can work with QUART's chip selects.
394  * One of four SC16C554 UARTs is selected with
395  * A3-A4 (DA5-DA6) lines.
396  */
397 #if (CONFIG_QUART_CONSOLE > 0) && (CONFIG_QUART_CONSOLE < 5) && !defined(CONFIG_PRS200)
398 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CS2_START | (CONFIG_QUART_CONSOLE - 1)<<5)
399 #elif (CONFIG_QUART_CONSOLE > 4) && (CONFIG_QUART_CONSOLE < 9)
400 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CS1_START | (CONFIG_QUART_CONSOLE - 5)<<5)
401 #elif
402 #error "Wrong QUART expander number."
403 #endif
404
405 /*
406  * SC16C554 chip's external crystal oscillator frequency
407  * is 7.3728 MHz
408  */
409 #define CONFIG_SYS_NS16550_CLK          7372800
410 #endif /* CONFIG_QUART_CONSOLE */
411 /*-----------------------------------------------------------------------
412  * USB stuff
413  *-----------------------------------------------------------------------
414  */
415 #define CONFIG_USB_CLOCK        0x0001BBBB
416 #define CONFIG_USB_CONFIG       0x00005000
417
418 #define CONFIG_AUTOBOOT_KEYED           /* use key strings to stop autoboot     */
419 #define CONFIG_AUTOBOOT_STOP_STR        "432"
420 #define CONFIG_SILENT_CONSOLE   1
421
422 #endif /* __CONFIG_H */