lwmon5 watchdog: limit trigger rate
[platform/kernel/u-boot.git] / include / configs / lwmon5.h
1 /*
2  * (C) Copyright 2007
3  * Stefan Roese, DENX Software Engineering, sr@denx.de.
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License as
7  * published by the Free Software Foundation; either version 2 of
8  * the License, or (at your option) any later version.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
18  * MA 02111-1307 USA
19  */
20
21 /************************************************************************
22  * lwmon5.h - configuration for lwmon5 board
23  ***********************************************************************/
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 /*-----------------------------------------------------------------------
28  * High Level Configuration Options
29  *----------------------------------------------------------------------*/
30 #define CONFIG_LWMON5           1               /* Board is lwmon5      */
31 #define CONFIG_440EPX           1               /* Specific PPC440EPx   */
32 #define CONFIG_440              1               /* ... PPC440 family    */
33 #define CONFIG_4xx              1               /* ... PPC4xx family    */
34 #define CONFIG_SYS_CLK_FREQ     33300000        /* external freq to pll */
35
36 #define CONFIG_BOARD_EARLY_INIT_F 1     /* Call board_early_init_f      */
37 #define CONFIG_BOARD_POSTCLK_INIT 1     /* Call board_postclk_init      */
38 #define CONFIG_MISC_INIT_R      1       /* Call misc_init_r             */
39 #define CONFIG_BOARD_RESET      1       /* Call board_reset             */
40
41 /*-----------------------------------------------------------------------
42  * Base addresses -- Note these are effective addresses where the
43  * actual resources get mapped (not physical addresses)
44  *----------------------------------------------------------------------*/
45 #define CFG_MONITOR_LEN         (512 * 1024)    /* Reserve 512 kB for Monitor   */
46 #define CFG_MALLOC_LEN          (512 * 1024)    /* Reserve 512 kB for malloc()  */
47
48 #define CFG_BOOT_BASE_ADDR      0xf0000000
49 #define CFG_SDRAM_BASE          0x00000000      /* _must_ be 0          */
50 #define CFG_FLASH_BASE          0xf8000000      /* start of FLASH       */
51 #define CFG_MONITOR_BASE        TEXT_BASE
52 #define CFG_LIME_BASE_0         0xc0000000
53 #define CFG_LIME_BASE_1         0xc1000000
54 #define CFG_LIME_BASE_2         0xc2000000
55 #define CFG_LIME_BASE_3         0xc3000000
56 #define CFG_FPGA_BASE_0         0xc4000000
57 #define CFG_FPGA_BASE_1         0xc4200000
58 #define CFG_OCM_BASE            0xe0010000      /* ocm                  */
59 #define CFG_PCI_BASE            0xe0000000      /* Internal PCI regs    */
60 #define CFG_PCI_MEMBASE         0x80000000      /* mapped pci memory    */
61 #define CFG_PCI_MEMBASE1        CFG_PCI_MEMBASE  + 0x10000000
62 #define CFG_PCI_MEMBASE2        CFG_PCI_MEMBASE1 + 0x10000000
63 #define CFG_PCI_MEMBASE3        CFG_PCI_MEMBASE2 + 0x10000000
64
65 /* Don't change either of these */
66 #define CFG_PERIPHERAL_BASE     0xef600000      /* internal peripherals */
67
68 #define CFG_USB2D0_BASE         0xe0000100
69 #define CFG_USB_DEVICE          0xe0000000
70 #define CFG_USB_HOST            0xe0000400
71
72 /*-----------------------------------------------------------------------
73  * Initial RAM & stack pointer
74  *----------------------------------------------------------------------*/
75 /*
76  * On LWMON5 we use D-cache as init-ram and stack pointer. We also move
77  * the POST_WORD from OCM to a 440EPx register that preserves it's
78  * content during reset (GPT0_COM6). This way we reserve the OCM (16k)
79  * for logbuffer only.
80  */
81 #define CFG_INIT_RAM_DCACHE     1               /* d-cache as init ram  */
82 #define CFG_INIT_RAM_ADDR       0x70000000              /* DCache       */
83 #define CFG_INIT_RAM_END        (4 << 10)
84 #define CFG_GBL_DATA_SIZE       256             /* num bytes initial data*/
85 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
86 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
87 #define CFG_POST_ALT_WORD_ADDR  (CFG_PERIPHERAL_BASE + GPT0_COMP6)
88                                                 /* unused GPT0 COMP reg */
89
90 /* Additional registers for watchdog timer post test */
91
92 #define CFG_DSPIC_TEST_ADDR     (CFG_PERIPHERAL_BASE + GPT0_COMP5)
93 #define CFG_WATCHDOG_TIME_ADDR  (CFG_PERIPHERAL_BASE + GPT0_COMP4)
94 #define CFG_WATCHDOG_FLAGS_ADDR (CFG_PERIPHERAL_BASE + GPT0_COMP5)
95 #define CFG_WATCHDOG_MAGIC      0x12480000
96 #define CFG_WATCHDOG_MAGIC_MASK 0xFFFF0000
97 #define CFG_DSPIC_TEST_MASK     0x00000001
98
99 /*-----------------------------------------------------------------------
100  * Serial Port
101  *----------------------------------------------------------------------*/
102 #undef CFG_EXT_SERIAL_CLOCK             /* no external clock provided   */
103 #define CONFIG_BAUDRATE         115200
104 #define CONFIG_SERIAL_MULTI     1
105 /* define this if you want console on UART1 */
106 #define CONFIG_UART1_CONSOLE    1       /* use UART1 as console         */
107
108 #define CFG_BAUDRATE_TABLE                                              \
109         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
110
111 /*-----------------------------------------------------------------------
112  * Environment
113  *----------------------------------------------------------------------*/
114 #define CFG_ENV_IS_IN_FLASH     1       /* use FLASH for environment vars       */
115
116 /*-----------------------------------------------------------------------
117  * FLASH related
118  *----------------------------------------------------------------------*/
119 #define CFG_FLASH_CFI                           /* The flash is CFI compatible  */
120 #define CFG_FLASH_CFI_DRIVER                    /* Use common CFI driver        */
121
122 #define CFG_FLASH0              0xFC000000
123 #define CFG_FLASH1              0xF8000000
124 #define CFG_FLASH_BANKS_LIST    { CFG_FLASH1, CFG_FLASH0 }
125
126 #define CFG_MAX_FLASH_BANKS     2       /* max number of memory banks           */
127 #define CFG_MAX_FLASH_SECT      512     /* max number of sectors on one chip    */
128
129 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
130 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
131
132 #define CFG_FLASH_USE_BUFFER_WRITE 1    /* use buffered writes (20x faster)     */
133 #define CFG_FLASH_PROTECTION    1       /* use hardware flash protection        */
134
135 #define CFG_FLASH_EMPTY_INFO            /* print 'E' for empty sector on flinfo */
136 #define CFG_FLASH_QUIET_TEST    1       /* don't warn upon unknown flash        */
137
138 #define CFG_ENV_SECT_SIZE       0x40000 /* size of one complete sector          */
139 #define CFG_ENV_ADDR            ((-CFG_MONITOR_LEN)-CFG_ENV_SECT_SIZE)
140 #define CFG_ENV_SIZE            0x2000  /* Total Size of Environment Sector     */
141
142 /* Address and size of Redundant Environment Sector     */
143 #define CFG_ENV_ADDR_REDUND     (CFG_ENV_ADDR-CFG_ENV_SECT_SIZE)
144 #define CFG_ENV_SIZE_REDUND     (CFG_ENV_SIZE)
145
146 /*-----------------------------------------------------------------------
147  * DDR SDRAM
148  *----------------------------------------------------------------------*/
149 #define CFG_MBYTES_SDRAM        (256)           /* 256MB                        */
150 #define CFG_DDR_CACHED_ADDR     0x40000000      /* setup 2nd TLB cached here    */
151 #define CONFIG_DDR_DATA_EYE     1               /* use DDR2 optimization        */
152 #if 0 /* test-only: disable ECC for now */
153 #define CONFIG_DDR_ECC          1               /* enable ECC                   */
154 #define CFG_POST_ECC_ON         CFG_POST_ECC
155 #else
156 #define CFG_POST_ECC_ON         0
157 #endif
158
159 /* POST support */
160 #define CONFIG_POST             (CFG_POST_CACHE    | \
161                                  CFG_POST_CPU      | \
162                                  CFG_POST_ECC_ON   | \
163                                  CFG_POST_ETHER    | \
164                                  CFG_POST_FPU      | \
165                                  CFG_POST_I2C      | \
166                                  CFG_POST_MEMORY   | \
167                                  CFG_POST_RTC      | \
168                                  CFG_POST_SPR      | \
169                                  CFG_POST_UART     | \
170                                  CFG_POST_SYSMON   | \
171                                  CFG_POST_WATCHDOG | \
172                                  CFG_POST_DSP      | \
173                                  CFG_POST_BSPEC1   | \
174                                  CFG_POST_BSPEC2   | \
175                                  CFG_POST_BSPEC3   | \
176                                  CFG_POST_BSPEC4   | \
177                                  CFG_POST_BSPEC5)
178
179 #define CONFIG_POST_WATCHDOG  {\
180         "Watchdog timer test",                          \
181         "watchdog",                                     \
182         "This test checks the watchdog timer.",         \
183         POST_RAM | POST_POWERON | POST_SLOWTEST | POST_MANUAL | POST_REBOOT, \
184         &lwmon5_watchdog_post_test,                     \
185         NULL,                                           \
186         NULL,                                           \
187         CFG_POST_WATCHDOG                               \
188         }
189
190 #define CONFIG_POST_BSPEC1    {\
191         "dsPIC init test",                              \
192         "dspic_init",                                   \
193         "This test returns result of dsPIC READY test run earlier.",    \
194         POST_RAM | POST_ALWAYS,                         \
195         &dspic_init_post_test,                          \
196         NULL,                                           \
197         NULL,                                           \
198         CFG_POST_BSPEC1                                 \
199         }
200
201 #define CONFIG_POST_BSPEC2    {\
202         "dsPIC test",                                   \
203         "dspic",                                        \
204         "This test gets result of dsPIC POST and dsPIC version.",       \
205         POST_RAM | POST_ALWAYS,                         \
206         &dspic_post_test,                               \
207         NULL,                                           \
208         NULL,                                           \
209         CFG_POST_BSPEC2                                 \
210         }
211
212 #define CONFIG_POST_BSPEC3    {\
213         "FPGA test",                                    \
214         "fpga",                                         \
215         "This test checks FPGA registers and memory.",  \
216         POST_RAM | POST_ALWAYS,                         \
217         &fpga_post_test,                                \
218         NULL,                                           \
219         NULL,                                           \
220         CFG_POST_BSPEC3                                 \
221         }
222
223 #define CONFIG_POST_BSPEC4    {\
224         "GDC test",                                     \
225         "gdc",                                          \
226         "This test checks GDC registers and memory.",   \
227         POST_RAM | POST_ALWAYS,                         \
228         &gdc_post_test,                                 \
229         NULL,                                           \
230         NULL,                                           \
231         CFG_POST_BSPEC4                                 \
232         }
233
234 #define CONFIG_POST_BSPEC5    {\
235         "SYSMON1 test",                                 \
236         "sysmon1",                                      \
237         "This test checks GPIO_62_EPX pin indicating power failure.",   \
238         POST_RAM | POST_MANUAL | POST_NORMAL | POST_SLOWTEST,   \
239         &sysmon1_post_test,                             \
240         NULL,                                           \
241         NULL,                                           \
242         CFG_POST_BSPEC5                                 \
243         }
244
245 #define CFG_POST_CACHE_ADDR     0x7fff0000 /* free virtual address      */
246 #define CONFIG_LOGBUFFER
247 #define CONFIG_ALT_LH_ADDR      (CFG_PERIPHERAL_BASE + GPT0_COMP1)
248 #define CONFIG_ALT_LB_ADDR      (CFG_OCM_BASE)
249 #define CFG_CONSOLE_IS_IN_ENV /* Otherwise it catches logbuffer as output */
250
251 /*-----------------------------------------------------------------------
252  * I2C
253  *----------------------------------------------------------------------*/
254 #define CONFIG_HARD_I2C         1               /* I2C with hardware support    */
255 #undef  CONFIG_SOFT_I2C                         /* I2C bit-banged               */
256 #define CFG_I2C_SPEED           100000          /* I2C speed and slave address  */
257 #define CFG_I2C_SLAVE           0x7F
258
259 #define CFG_I2C_EEPROM_ADDR     0x53    /* EEPROM AT24C128              */
260 #define CFG_I2C_EEPROM_ADDR_LEN 2       /* Bytes of address             */
261 #define CFG_EEPROM_PAGE_WRITE_BITS 6    /* The Atmel AT24C128 has       */
262                                         /* 64 byte page write mode using*/
263                                         /* last 6 bits of the address   */
264 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10   /* and takes up to 10 msec */
265 #define CFG_EEPROM_PAGE_WRITE_ENABLE
266
267 #define CONFIG_RTC_PCF8563      1               /* enable Philips PCF8563 RTC   */
268 #define CFG_I2C_RTC_ADDR        0x51            /* Philips PCF8563 RTC address  */
269 #define CFG_I2C_KEYBD_ADDR      0x56            /* PIC LWE keyboard             */
270 #define CFG_I2C_DSPIC_IO_ADDR   0x57            /* PIC I/O addr               */
271
272 #define CONFIG_POST_KEY_MAGIC   "3C+3E" /* press F3 + F5 keys to force POST */
273 #if 0
274 #define CONFIG_AUTOBOOT_KEYED           /* Enable "password" protection */
275 #define CONFIG_AUTOBOOT_PROMPT  "\nEnter password - autoboot in %d sec...\n"
276 #define CONFIG_AUTOBOOT_DELAY_STR       "  "    /* "password"   */
277 #endif
278
279 #define CONFIG_PREBOOT          "setenv bootdelay 15"
280
281 #undef  CONFIG_BOOTARGS
282
283 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
284         "hostname=lwmon5\0"                                             \
285         "netdev=eth0\0"                                                 \
286         "unlock=yes\0"                                                  \
287         "logversion=2\0"                                                \
288         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
289                 "nfsroot=${serverip}:${rootpath}\0"                     \
290         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
291         "addip=setenv bootargs ${bootargs} "                            \
292                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
293                 ":${hostname}:${netdev}:off panic=1\0"                  \
294         "addtty=setenv bootargs ${bootargs} console=ttyS1,${baudrate}\0"\
295         "addmisc=setenv bootargs ${bootargs} rtc-pcf8563.probe=0,0x51\0"\
296         "flash_nfs=run nfsargs addip addtty addmisc;"                   \
297                 "bootm ${kernel_addr}\0"                                \
298         "flash_self=run ramargs addip addtty addmisc;"                  \
299                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
300         "net_nfs=tftp 200000 ${bootfile};"                              \
301                 "run nfsargs addip addtty addmisc;bootm\0"              \
302         "rootpath=/opt/eldk/ppc_4xxFP\0"                                \
303         "bootfile=/tftpboot/lwmon5/uImage\0"                            \
304         "kernel_addr=FC000000\0"                                        \
305         "ramdisk_addr=FC180000\0"                                       \
306         "load=tftp 200000 /tftpboot/${hostname}/u-boot.bin\0"           \
307         "update=protect off FFF80000 FFFFFFFF;era FFF80000 FFFFFFFF;"   \
308                 "cp.b 200000 FFF80000 80000\0"                          \
309         "upd=run load update\0"                                         \
310         "lwe_env=tftp 200000 /tftpboot.dev/lwmon5/env_uboot.bin;"       \
311                 "autoscr 200000\0"                                      \
312         ""
313 #define CONFIG_BOOTCOMMAND      "run flash_self"
314
315 #if 0
316 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled            */
317 #else
318 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
319 #endif
320
321 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
322 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
323
324 #define CONFIG_IBM_EMAC4_V4     1
325 #define CONFIG_MII              1       /* MII PHY management           */
326 #define CONFIG_PHY_ADDR         3       /* PHY address, See schematics  */
327
328 #define CONFIG_PHY_RESET        1       /* reset phy upon startup         */
329 #define CONFIG_PHY_RESET_DELAY  300
330
331 #define CONFIG_HAS_ETH0
332 #define CFG_RX_ETH_BUFFER       32      /* Number of ethernet rx buffers & descriptors */
333
334 #define CONFIG_NET_MULTI        1
335 #define CONFIG_HAS_ETH1         1       /* add support for "eth1addr"   */
336 #define CONFIG_PHY1_ADDR        1
337
338 /* Video console */
339 #define CONFIG_VIDEO
340 #define CONFIG_VIDEO_MB862xx
341 #define CONFIG_CFB_CONSOLE
342 #define CONFIG_VIDEO_LOGO
343 #define CONFIG_CONSOLE_EXTRA_INFO
344 #define VIDEO_FB_16BPP_PIXEL_SWAP
345
346 #define CONFIG_VGA_AS_SINGLE_DEVICE
347 #define CONFIG_VIDEO_SW_CURSOR
348 #define CONFIG_SPLASH_SCREEN
349
350 /* USB */
351 #ifdef CONFIG_440EPX
352 #define CONFIG_USB_OHCI
353 #define CONFIG_USB_STORAGE
354
355 /* Comment this out to enable USB 1.1 device */
356 #define USB_2_0_DEVICE
357
358 #endif /* CONFIG_440EPX */
359
360 /* Partitions */
361 #define CONFIG_MAC_PARTITION
362 #define CONFIG_DOS_PARTITION
363 #define CONFIG_ISO_PARTITION
364
365 /*
366  * BOOTP options
367  */
368 #define CONFIG_BOOTP_BOOTFILESIZE
369 #define CONFIG_BOOTP_BOOTPATH
370 #define CONFIG_BOOTP_GATEWAY
371 #define CONFIG_BOOTP_HOSTNAME
372
373 /*
374  * Command line configuration.
375  */
376 #include <config_cmd_default.h>
377
378 #define CONFIG_CMD_ASKENV
379 #define CONFIG_CMD_DATE
380 #define CONFIG_CMD_DHCP
381 #define CONFIG_CMD_DIAG
382 #define CONFIG_CMD_EEPROM
383 #define CONFIG_CMD_ELF
384 #define CONFIG_CMD_FAT
385 #define CONFIG_CMD_I2C
386 #define CONFIG_CMD_IRQ
387 #define CONFIG_CMD_LOG
388 #define CONFIG_CMD_MII
389 #define CONFIG_CMD_NET
390 #define CONFIG_CMD_NFS
391 #define CONFIG_CMD_PCI
392 #define CONFIG_CMD_PING
393 #define CONFIG_CMD_REGINFO
394 #define CONFIG_CMD_SDRAM
395
396 #ifdef CONFIG_VIDEO
397 #define CONFIG_CMD_BMP
398 #endif
399
400 #ifdef CONFIG_440EPX
401 #define CONFIG_CMD_USB
402 #endif
403
404 /*-----------------------------------------------------------------------
405  * Miscellaneous configurable options
406  *----------------------------------------------------------------------*/
407 #define CONFIG_SUPPORT_VFAT
408
409 #define CFG_LONGHELP                    /* undef to save memory         */
410 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt       */
411
412 #define CFG_HUSH_PARSER         1       /* Use the HUSH parser          */
413 #ifdef  CFG_HUSH_PARSER
414 #define CFG_PROMPT_HUSH_PS2     "> "
415 #endif
416
417 #if defined(CONFIG_CMD_KGDB)
418 #define CFG_CBSIZE              1024    /* Console I/O Buffer Size      */
419 #else
420 #define CFG_CBSIZE              256     /* Console I/O Buffer Size      */
421 #endif
422 #define CFG_PBSIZE              (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
423 #define CFG_MAXARGS             16      /* max number of command args   */
424 #define CFG_BARGSIZE            CFG_CBSIZE /* Boot Argument Buffer Size */
425
426 #define CFG_MEMTEST_START       0x0400000 /* memtest works on           */
427 #define CFG_MEMTEST_END         0x0C00000 /* 4 ... 12 MB in DRAM        */
428
429 #define CFG_LOAD_ADDR           0x100000  /* default load address       */
430 #define CFG_EXTBDINFO           1       /* To use extended board_into (bd_t) */
431
432 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
433
434 #define CONFIG_CMDLINE_EDITING  1       /* add command line history     */
435 #define CONFIG_LOOPW            1       /* enable loopw command         */
436 #define CONFIG_MX_CYCLIC        1       /* enable mdc/mwc commands      */
437 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
438 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
439
440 /*-----------------------------------------------------------------------
441  * PCI stuff
442  *----------------------------------------------------------------------*/
443 /* General PCI */
444 #define CONFIG_PCI                      /* include pci support          */
445 #undef CONFIG_PCI_PNP                   /* do (not) pci plug-and-play   */
446 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup  */
447 #define CFG_PCI_TARGBASE        0x80000000 /* PCIaddr mapped to CFG_PCI_MEMBASE*/
448
449 /* Board-specific PCI */
450 #define CFG_PCI_TARGET_INIT
451 #define CFG_PCI_MASTER_INIT
452
453 #define CFG_PCI_SUBSYS_VENDORID 0x10e8  /* AMCC                         */
454 #define CFG_PCI_SUBSYS_ID       0xcafe  /* Whatever                     */
455
456 #define CONFIG_HW_WATCHDOG      1       /* Use external HW-Watchdog     */
457 #define CONFIG_WD_PERIOD        40000   /* in usec */
458 #define CONFIG_WD_MAX_RATE      66600   /* in ticks */
459
460 /*
461  * For booting Linux, the board info and command line data
462  * have to be in the first 8 MB of memory, since this is
463  * the maximum mapped by the Linux kernel during initialization.
464  */
465 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
466
467 /*-----------------------------------------------------------------------
468  * External Bus Controller (EBC) Setup
469  *----------------------------------------------------------------------*/
470 #define CFG_FLASH               CFG_FLASH_BASE
471
472 /* Memory Bank 0 (NOR-FLASH) initialization                                     */
473 #define CFG_EBC_PB0AP           0x03050200
474 #define CFG_EBC_PB0CR           (CFG_FLASH | 0xfc000)
475
476 /* Memory Bank 1 (Lime) initialization                                          */
477 #define CFG_EBC_PB1AP           0x01004380
478 #define CFG_EBC_PB1CR           (CFG_LIME_BASE_0 | 0xdc000)
479
480 /* Memory Bank 2 (FPGA) initialization                                          */
481 #define CFG_EBC_PB2AP           0x01004400
482 #define CFG_EBC_PB2CR           (CFG_FPGA_BASE_0 | 0x1c000)
483
484 /* Memory Bank 3 (FPGA2) initialization                                         */
485 #define CFG_EBC_PB3AP           0x01004400
486 #define CFG_EBC_PB3CR           (CFG_FPGA_BASE_1 | 0x1c000)
487
488 #define CFG_EBC_CFG             0xb8400000
489
490 /*-----------------------------------------------------------------------
491  * Graphics (Fujitsu Lime)
492  *----------------------------------------------------------------------*/
493 /* SDRAM Clock frequency adjustment register */
494 #define CFG_LIME_SDRAM_CLOCK    0xC1FC0038
495 /* Lime Clock frequency is to set 100MHz */
496 #define CFG_LIME_CLOCK_100MHZ   0x00000
497 #if 0
498 /* Lime Clock frequency for 133MHz */
499 #define CFG_LIME_CLOCK_133MHZ   0x10000
500 #endif
501
502 /* SDRAM Parameter register */
503 #define CFG_LIME_MMR            0xC1FCFFFC
504 /* SDRAM parameter value; was 0x414FB7F2, caused several vertical bars
505    and pixel flare on display when 133MHz was configured. According to
506    SDRAM chip datasheet CAS Latency is 3 for 133MHz and -75 Speed Grade */
507 #ifdef CFG_LIME_CLOCK_133MHZ
508 #define CFG_LIME_MMR_VALUE      0x414FB7F3
509 #else
510 #define CFG_LIME_MMR_VALUE      0x414FB7F2
511 #endif
512
513 /*-----------------------------------------------------------------------
514  * GPIO Setup
515  *----------------------------------------------------------------------*/
516 #define CFG_GPIO_PHY1_RST       12
517 #define CFG_GPIO_FLASH_WP       14
518 #define CFG_GPIO_PHY0_RST       22
519 #define CFG_GPIO_DSPIC_READY    51
520 #define CFG_GPIO_EEPROM_EXT_WP  55
521 #define CFG_GPIO_HIGHSIDE       56
522 #define CFG_GPIO_EEPROM_INT_WP  57
523 #define CFG_GPIO_BOARD_RESET    58
524 #define CFG_GPIO_LIME_S         59
525 #define CFG_GPIO_LIME_RST       60
526 #define CFG_GPIO_SYSMON_STATUS  62
527 #define CFG_GPIO_WATCHDOG       63
528
529 /*-----------------------------------------------------------------------
530  * PPC440 GPIO Configuration
531  */
532 #define CFG_4xx_GPIO_TABLE { /*   Out             GPIO  Alternate1      Alternate2      Alternate3 */ \
533 {                                                                                       \
534 /* GPIO Core 0 */                                                                       \
535 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO0 EBC_ADDR(7)     DMA_REQ(2)      */      \
536 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO1 EBC_ADDR(6)     DMA_ACK(2)      */      \
537 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO2 EBC_ADDR(5)     DMA_EOT/TC(2)   */      \
538 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO3 EBC_ADDR(4)     DMA_REQ(3)      */      \
539 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO4 EBC_ADDR(3)     DMA_ACK(3)      */      \
540 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO5 EBC_ADDR(2)     DMA_EOT/TC(3)   */      \
541 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO6 EBC_CS_N(1)                     */      \
542 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO7 EBC_CS_N(2)                     */      \
543 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO8 EBC_CS_N(3)                     */      \
544 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO9 EBC_CS_N(4)                     */      \
545 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO10 EBC_CS_N(5)                    */      \
546 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO11 EBC_BUS_ERR                    */      \
547 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO12                                */      \
548 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO13                                */      \
549 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO14                                */      \
550 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO15                                */      \
551 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO16 GMCTxD(4)                      */      \
552 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO17 GMCTxD(5)                      */      \
553 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO18 GMCTxD(6)                      */      \
554 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO19 GMCTxD(7)                      */      \
555 {GPIO0_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO20 RejectPkt0                     */      \
556 {GPIO0_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO21 RejectPkt1                     */      \
557 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO22                                */      \
558 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO23 SCPD0                          */      \
559 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO24 GMCTxD(2)                      */      \
560 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO25 GMCTxD(3)                      */      \
561 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO26                                */      \
562 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO27 EXT_EBC_REQ    USB2D_RXERROR   */      \
563 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO28                USB2D_TXVALID   */      \
564 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO29 EBC_EXT_HDLA   USB2D_PAD_SUSPNDM */    \
565 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO30 EBC_EXT_ACK    USB2D_XCVRSELECT*/      \
566 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO31 EBC_EXR_BUSREQ USB2D_TERMSELECT*/      \
567 },                                                                                      \
568 {                                                                                       \
569 /* GPIO Core 1 */                                                                       \
570 {GPIO1_BASE, GPIO_IN , GPIO_ALT2, GPIO_OUT_0}, /* GPIO32 USB2D_OPMODE0  EBC_DATA(2)     */      \
571 {GPIO1_BASE, GPIO_IN , GPIO_ALT2, GPIO_OUT_0}, /* GPIO33 USB2D_OPMODE1  EBC_DATA(3)     */      \
572 {GPIO1_BASE, GPIO_OUT, GPIO_ALT3, GPIO_OUT_0}, /* GPIO34 UART0_DCD_N    UART1_DSR_CTS_N UART2_SOUT*/ \
573 {GPIO1_BASE, GPIO_IN , GPIO_ALT3, GPIO_OUT_0}, /* GPIO35 UART0_8PIN_DSR_N UART1_RTS_DTR_N UART2_SIN*/ \
574 {GPIO1_BASE, GPIO_IN , GPIO_ALT2, GPIO_OUT_0}, /* GPIO36 UART0_8PIN_CTS_N EBC_DATA(0)   UART3_SIN*/ \
575 {GPIO1_BASE, GPIO_OUT, GPIO_ALT2, GPIO_OUT_0}, /* GPIO37 UART0_RTS_N    EBC_DATA(1)     UART3_SOUT*/ \
576 {GPIO1_BASE, GPIO_OUT, GPIO_ALT2, GPIO_OUT_0}, /* GPIO38 UART0_DTR_N    UART1_SOUT      */      \
577 {GPIO1_BASE, GPIO_IN , GPIO_ALT2, GPIO_OUT_0}, /* GPIO39 UART0_RI_N     UART1_SIN       */      \
578 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO40 UIC_IRQ(0)                     */      \
579 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO41 UIC_IRQ(1)                     */      \
580 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO42 UIC_IRQ(2)                     */      \
581 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO43 UIC_IRQ(3)                     */      \
582 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO44 UIC_IRQ(4)     DMA_ACK(1)      */      \
583 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO45 UIC_IRQ(6)     DMA_EOT/TC(1)   */      \
584 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO46 UIC_IRQ(7)     DMA_REQ(0)      */      \
585 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO47 UIC_IRQ(8)     DMA_ACK(0)      */      \
586 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO48 UIC_IRQ(9)     DMA_EOT/TC(0)   */      \
587 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO49  Unselect via TraceSelect Bit  */      \
588 {GPIO1_BASE, GPIO_IN,  GPIO_SEL , GPIO_OUT_0}, /* GPIO50  Unselect via TraceSelect Bit  */      \
589 {GPIO1_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO51  Unselect via TraceSelect Bit  */      \
590 {GPIO1_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO52  Unselect via TraceSelect Bit  */      \
591 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO53  Unselect via TraceSelect Bit  */      \
592 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO54  Unselect via TraceSelect Bit  */      \
593 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO55  Unselect via TraceSelect Bit  */      \
594 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO56  Unselect via TraceSelect Bit  */      \
595 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO57  Unselect via TraceSelect Bit  */      \
596 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO58  Unselect via TraceSelect Bit  */      \
597 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO59  Unselect via TraceSelect Bit  */      \
598 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO60  Unselect via TraceSelect Bit  */      \
599 {GPIO1_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO61  Unselect via TraceSelect Bit  */      \
600 {GPIO1_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO62  Unselect via TraceSelect Bit  */      \
601 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO63  Unselect via TraceSelect Bit  */      \
602 }                                                                                       \
603 }
604
605 /*
606  * Internal Definitions
607  *
608  * Boot Flags
609  */
610 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
611 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
612
613 #if defined(CONFIG_CMD_KGDB)
614 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
615 #define CONFIG_KGDB_SER_INDEX   2           /* which serial port to use */
616 #endif
617 #endif  /* __CONFIG_H */