global: Migrate CONFIG_SYS_FSL* symbols to the CFG_SYS namespace
[platform/kernel/u-boot.git] / include / configs / ls2080a_common.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2017 NXP
4  * Copyright (C) 2014 Freescale Semiconductor
5  */
6
7 #ifndef __LS2_COMMON_H
8 #define __LS2_COMMON_H
9
10 #include <asm/arch/stream_id_lsch3.h>
11 #include <asm/arch/config.h>
12
13 /* Link Definitions */
14
15 /* We need architecture specific misc initializations */
16
17 /* Link Definitions */
18
19 #define CONFIG_VERY_BIG_RAM
20 #define CONFIG_SYS_DDR_SDRAM_BASE       0x80000000UL
21 #define CFG_SYS_FSL_DDR_SDRAM_BASE_PHY  0
22 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
23 #define CONFIG_SYS_DDR_BLOCK2_BASE      0x8080000000ULL
24
25 /*
26  * SMP Definitinos
27  */
28 #define CPU_RELEASE_ADDR                secondary_boot_addr
29
30 /*
31  * This is not an accurate number. It is used in start.S. The frequency
32  * will be udpated later when get_bus_freq(0) is available.
33  */
34
35 /* GPIO */
36
37 /* I2C */
38
39 /* Serial Port */
40 #define CONFIG_SYS_NS16550_SERIAL
41 #define CONFIG_SYS_NS16550_REG_SIZE     1
42 #define CONFIG_SYS_NS16550_CLK          (get_serial_clock())
43
44 /*
45  * During booting, IFC is mapped at the region of 0x30000000.
46  * But this region is limited to 256MB. To accommodate NOR, promjet
47  * and FPGA. This region is divided as below:
48  * 0x30000000 - 0x37ffffff : 128MB : NOR flash
49  * 0x38000000 - 0x3BFFFFFF : 64MB  : Promjet
50  * 0x3C000000 - 0x40000000 : 64MB  : FPGA etc
51  *
52  * To accommodate bigger NOR flash and other devices, we will map IFC
53  * chip selects to as below:
54  * 0x5_1000_0000..0x5_1fff_ffff Memory Hole
55  * 0x5_2000_0000..0x5_3fff_ffff IFC CSx (FPGA, NAND and others 512MB)
56  * 0x5_4000_0000..0x5_7fff_ffff ASIC or others 1GB
57  * 0x5_8000_0000..0x5_bfff_ffff IFC CS0 1GB (NOR/Promjet)
58  * 0x5_C000_0000..0x5_ffff_ffff IFC CS1 1GB (NOR/Promjet)
59  *
60  * For e.g. NOR flash at CS0 will be mapped to 0x580000000 after relocation.
61  * CONFIG_SYS_FLASH_BASE has the final address (core view)
62  * CONFIG_SYS_FLASH_BASE_PHYS has the final address (IFC view)
63  * CONFIG_SYS_FLASH_BASE_PHYS_EARLY has the temporary IFC address
64  * CONFIG_TEXT_BASE is linked to 0x30000000 for booting
65  */
66
67 #define CONFIG_SYS_FLASH_BASE                   0x580000000ULL
68 #define CONFIG_SYS_FLASH_BASE_PHYS              0x80000000
69 #define CONFIG_SYS_FLASH_BASE_PHYS_EARLY        0x00000000
70
71 #define CONFIG_SYS_FLASH1_BASE_PHYS             0xC0000000
72 #define CONFIG_SYS_FLASH1_BASE_PHYS_EARLY       0x8000000
73
74 #ifndef __ASSEMBLY__
75 unsigned long long get_qixis_addr(void);
76 #endif
77 #define QIXIS_BASE                              get_qixis_addr()
78 #define QIXIS_BASE_PHYS                         0x20000000
79 #define QIXIS_BASE_PHYS_EARLY                   0xC000000
80 #define QIXIS_STAT_PRES1                        0xb
81 #define QIXIS_SDID_MASK                         0x07
82 #define QIXIS_ESDHC_NO_ADAPTER                  0x7
83
84 #define CONFIG_SYS_NAND_BASE                    0x530000000ULL
85 #define CONFIG_SYS_NAND_BASE_PHYS               0x30000000
86
87 /* MC firmware */
88 /* TODO Actual DPL max length needs to be confirmed with the MC FW team */
89 #define CONFIG_SYS_LS_MC_DPC_MAX_LENGTH     0x20000
90 #define CONFIG_SYS_LS_MC_DRAM_DPC_OFFSET    0x00F00000
91 #define CONFIG_SYS_LS_MC_DPL_MAX_LENGTH     0x20000
92 #define CONFIG_SYS_LS_MC_DRAM_DPL_OFFSET    0x00F20000
93 /* For LS2085A */
94 #define CONFIG_SYS_LS_MC_AIOP_IMG_MAX_LENGTH    0x200000
95 #define CONFIG_SYS_LS_MC_DRAM_AIOP_IMG_OFFSET   0x07000000
96
97 /*
98  * Carve out a DDR region which will not be used by u-boot/Linux
99  *
100  * It will be used by MC and Debug Server. The MC region must be
101  * 512MB aligned, so the min size to hide is 512MB.
102  */
103 #ifdef CONFIG_FSL_MC_ENET
104 #define CONFIG_SYS_LS_MC_DRAM_BLOCK_MIN_SIZE            (128UL * 1024 * 1024)
105 #endif
106
107 /* Miscellaneous configurable options */
108
109 /* Physical Memory Map */
110 /* fixme: these need to be checked against the board */
111
112 #define CONFIG_HWCONFIG
113 #define HWCONFIG_BUFFER_SIZE            128
114
115 /* Initial environment variables */
116 #define CONFIG_EXTRA_ENV_SETTINGS               \
117         "hwconfig=fsl_ddr:bank_intlv=auto\0"    \
118         "loadaddr=0x80100000\0"                 \
119         "kernel_addr=0x100000\0"                \
120         "ramdisk_addr=0x800000\0"               \
121         "ramdisk_size=0x2000000\0"              \
122         "fdt_high=0xa0000000\0"                 \
123         "initrd_high=0xffffffffffffffff\0"      \
124         "kernel_start=0x581000000\0"            \
125         "kernel_load=0xa0000000\0"              \
126         "kernel_size=0x2800000\0"               \
127         "console=ttyAMA0,38400n8\0"             \
128         "mcinitcmd=fsl_mc start mc 0x580a00000" \
129         " 0x580e00000 \0"
130
131 #ifdef CONFIG_NAND_BOOT
132 #define CONFIG_SYS_NAND_U_BOOT_DST      0x80400000
133 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_NAND_U_BOOT_DST
134 #endif
135
136 #include <asm/arch/soc.h>
137
138 #endif /* __LS2_COMMON_H */