3e86d1bff215c32dc019a9fedf6f845080fa7049
[platform/kernel/u-boot.git] / include / configs / ls2080a_common.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2017 NXP
4  * Copyright (C) 2014 Freescale Semiconductor
5  */
6
7 #ifndef __LS2_COMMON_H
8 #define __LS2_COMMON_H
9
10 #include <asm/arch/stream_id_lsch3.h>
11 #include <asm/arch/config.h>
12
13 /* Link Definitions */
14
15 /* We need architecture specific misc initializations */
16
17 /* Link Definitions */
18
19 #define CONFIG_SYS_FSL_DDR_INTLV_256B   /* force 256 byte interleaving */
20
21 #define CONFIG_VERY_BIG_RAM
22 #define CONFIG_SYS_DDR_SDRAM_BASE       0x80000000UL
23 #define CONFIG_SYS_FSL_DDR_SDRAM_BASE_PHY       0
24 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
25 #define CONFIG_SYS_DDR_BLOCK2_BASE      0x8080000000ULL
26 #define CONFIG_SYS_FSL_DDR_MAIN_NUM_CTRLS       2
27
28 /*
29  * SMP Definitinos
30  */
31 #define CPU_RELEASE_ADDR                secondary_boot_addr
32
33 #define CONFIG_SYS_FSL_OTHER_DDR_NUM_CTRLS
34
35 /*
36  * This is not an accurate number. It is used in start.S. The frequency
37  * will be udpated later when get_bus_freq(0) is available.
38  */
39
40 /* GPIO */
41
42 /* I2C */
43
44 /* Serial Port */
45 #define CONFIG_SYS_NS16550_SERIAL
46 #define CONFIG_SYS_NS16550_REG_SIZE     1
47 #define CONFIG_SYS_NS16550_CLK          (get_serial_clock())
48
49 /*
50  * During booting, IFC is mapped at the region of 0x30000000.
51  * But this region is limited to 256MB. To accommodate NOR, promjet
52  * and FPGA. This region is divided as below:
53  * 0x30000000 - 0x37ffffff : 128MB : NOR flash
54  * 0x38000000 - 0x3BFFFFFF : 64MB  : Promjet
55  * 0x3C000000 - 0x40000000 : 64MB  : FPGA etc
56  *
57  * To accommodate bigger NOR flash and other devices, we will map IFC
58  * chip selects to as below:
59  * 0x5_1000_0000..0x5_1fff_ffff Memory Hole
60  * 0x5_2000_0000..0x5_3fff_ffff IFC CSx (FPGA, NAND and others 512MB)
61  * 0x5_4000_0000..0x5_7fff_ffff ASIC or others 1GB
62  * 0x5_8000_0000..0x5_bfff_ffff IFC CS0 1GB (NOR/Promjet)
63  * 0x5_C000_0000..0x5_ffff_ffff IFC CS1 1GB (NOR/Promjet)
64  *
65  * For e.g. NOR flash at CS0 will be mapped to 0x580000000 after relocation.
66  * CONFIG_SYS_FLASH_BASE has the final address (core view)
67  * CONFIG_SYS_FLASH_BASE_PHYS has the final address (IFC view)
68  * CONFIG_SYS_FLASH_BASE_PHYS_EARLY has the temporary IFC address
69  * CONFIG_SYS_TEXT_BASE is linked to 0x30000000 for booting
70  */
71
72 #define CONFIG_SYS_FLASH_BASE                   0x580000000ULL
73 #define CONFIG_SYS_FLASH_BASE_PHYS              0x80000000
74 #define CONFIG_SYS_FLASH_BASE_PHYS_EARLY        0x00000000
75
76 #define CONFIG_SYS_FLASH1_BASE_PHYS             0xC0000000
77 #define CONFIG_SYS_FLASH1_BASE_PHYS_EARLY       0x8000000
78
79 #ifndef __ASSEMBLY__
80 unsigned long long get_qixis_addr(void);
81 #endif
82 #define QIXIS_BASE                              get_qixis_addr()
83 #define QIXIS_BASE_PHYS                         0x20000000
84 #define QIXIS_BASE_PHYS_EARLY                   0xC000000
85 #define QIXIS_STAT_PRES1                        0xb
86 #define QIXIS_SDID_MASK                         0x07
87 #define QIXIS_ESDHC_NO_ADAPTER                  0x7
88
89 #define CONFIG_SYS_NAND_BASE                    0x530000000ULL
90 #define CONFIG_SYS_NAND_BASE_PHYS               0x30000000
91
92 /* MC firmware */
93 /* TODO Actual DPL max length needs to be confirmed with the MC FW team */
94 #define CONFIG_SYS_LS_MC_DPC_MAX_LENGTH     0x20000
95 #define CONFIG_SYS_LS_MC_DRAM_DPC_OFFSET    0x00F00000
96 #define CONFIG_SYS_LS_MC_DPL_MAX_LENGTH     0x20000
97 #define CONFIG_SYS_LS_MC_DRAM_DPL_OFFSET    0x00F20000
98 /* For LS2085A */
99 #define CONFIG_SYS_LS_MC_AIOP_IMG_MAX_LENGTH    0x200000
100 #define CONFIG_SYS_LS_MC_DRAM_AIOP_IMG_OFFSET   0x07000000
101
102 /*
103  * Carve out a DDR region which will not be used by u-boot/Linux
104  *
105  * It will be used by MC and Debug Server. The MC region must be
106  * 512MB aligned, so the min size to hide is 512MB.
107  */
108 #ifdef CONFIG_FSL_MC_ENET
109 #define CONFIG_SYS_LS_MC_DRAM_BLOCK_MIN_SIZE            (128UL * 1024 * 1024)
110 #endif
111
112 /* Miscellaneous configurable options */
113
114 /* Physical Memory Map */
115 /* fixme: these need to be checked against the board */
116
117 #define CONFIG_HWCONFIG
118 #define HWCONFIG_BUFFER_SIZE            128
119
120 /* Initial environment variables */
121 #define CONFIG_EXTRA_ENV_SETTINGS               \
122         "hwconfig=fsl_ddr:bank_intlv=auto\0"    \
123         "loadaddr=0x80100000\0"                 \
124         "kernel_addr=0x100000\0"                \
125         "ramdisk_addr=0x800000\0"               \
126         "ramdisk_size=0x2000000\0"              \
127         "fdt_high=0xa0000000\0"                 \
128         "initrd_high=0xffffffffffffffff\0"      \
129         "kernel_start=0x581000000\0"            \
130         "kernel_load=0xa0000000\0"              \
131         "kernel_size=0x2800000\0"               \
132         "console=ttyAMA0,38400n8\0"             \
133         "mcinitcmd=fsl_mc start mc 0x580a00000" \
134         " 0x580e00000 \0"
135
136 #ifdef CONFIG_NAND_BOOT
137 #define CONFIG_SYS_NAND_U_BOOT_DST      0x80400000
138 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_NAND_U_BOOT_DST
139 #endif
140 #define CONFIG_SYS_MONITOR_LEN          (1024 * 1024)
141
142 #include <asm/arch/soc.h>
143
144 #endif /* __LS2_COMMON_H */