Merge tag 'v2022.04-rc5' into next
[platform/kernel/u-boot.git] / include / configs / ls1088a_common.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2017-2018 NXP
4  */
5
6 #ifndef __LS1088_COMMON_H
7 #define __LS1088_COMMON_H
8
9 /* SPL build */
10 #ifdef CONFIG_SPL_BUILD
11 #define SPL_NO_BOARDINFO
12 #define SPL_NO_QIXIS
13 #define SPL_NO_PCI
14 #define SPL_NO_ENV
15 #define SPL_NO_RTC
16 #define SPL_NO_USB
17 #define SPL_NO_SATA
18 #define SPL_NO_QSPI
19 #define SPL_NO_IFC
20 #undef CONFIG_DISPLAY_CPUINFO
21 #endif
22
23 #include <asm/arch/stream_id_lsch3.h>
24 #include <asm/arch/config.h>
25 #include <asm/arch/soc.h>
26
27 #define LS1088ARDB_PB_BOARD            0x4A
28 /* Link Definitions */
29 #ifdef CONFIG_TFABOOT
30 #define CONFIG_SYS_INIT_SP_ADDR         CONFIG_SYS_TEXT_BASE
31 #else
32 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_FSL_OCRAM_BASE + 0xfff0)
33 #endif
34
35 /* Link Definitions */
36 #define CONFIG_SYS_FSL_QSPI_BASE        0x20000000
37
38 #define CONFIG_VERY_BIG_RAM
39 #define CONFIG_SYS_DDR_SDRAM_BASE       0x80000000UL
40 #define CONFIG_SYS_FSL_DDR_SDRAM_BASE_PHY       0
41 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
42 #define CONFIG_SYS_DDR_BLOCK2_BASE      0x8080000000ULL
43 #define CONFIG_SYS_FSL_DDR_MAIN_NUM_CTRLS       1
44 /*
45  * SMP Definitinos
46  */
47 #define CPU_RELEASE_ADDR                secondary_boot_addr
48
49 /* GPIO */
50
51 /* I2C */
52
53
54 /* Serial Port */
55 #define CONFIG_SYS_NS16550_SERIAL
56 #define CONFIG_SYS_NS16550_REG_SIZE     1
57 #define CONFIG_SYS_NS16550_CLK          (get_bus_freq(0) / 2)
58
59 /*
60  * During booting, IFC is mapped at the region of 0x30000000.
61  * But this region is limited to 256MB. To accommodate NOR, promjet
62  * and FPGA. This region is divided as below:
63  * 0x30000000 - 0x37ffffff : 128MB : NOR flash
64  * 0x38000000 - 0x3BFFFFFF : 64MB  : Promjet
65  * 0x3C000000 - 0x40000000 : 64MB  : FPGA etc
66  *
67  * To accommodate bigger NOR flash and other devices, we will map IFC
68  * chip selects to as below:
69  * 0x5_1000_0000..0x5_1fff_ffff Memory Hole
70  * 0x5_2000_0000..0x5_3fff_ffff IFC CSx (FPGA, NAND and others 512MB)
71  * 0x5_4000_0000..0x5_7fff_ffff ASIC or others 1GB
72  * 0x5_8000_0000..0x5_bfff_ffff IFC CS0 1GB (NOR/Promjet)
73  * 0x5_C000_0000..0x5_ffff_ffff IFC CS1 1GB (NOR/Promjet)
74  *
75  * For e.g. NOR flash at CS0 will be mapped to 0x580000000 after relocation.
76  * CONFIG_SYS_FLASH_BASE has the final address (core view)
77  * CONFIG_SYS_FLASH_BASE_PHYS has the final address (IFC view)
78  * CONFIG_SYS_FLASH_BASE_PHYS_EARLY has the temporary IFC address
79  * CONFIG_SYS_TEXT_BASE is linked to 0x30000000 for booting
80  */
81
82 #define CONFIG_SYS_FLASH_BASE                   0x580000000ULL
83 #define CONFIG_SYS_FLASH_BASE_PHYS              0x80000000
84 #define CONFIG_SYS_FLASH_BASE_PHYS_EARLY        0x00000000
85
86 #define CONFIG_SYS_FLASH1_BASE_PHYS             0xC0000000
87 #define CONFIG_SYS_FLASH1_BASE_PHYS_EARLY       0x8000000
88
89 #ifndef __ASSEMBLY__
90 unsigned long long get_qixis_addr(void);
91 #endif
92
93 #define QIXIS_BASE                              get_qixis_addr()
94 #define QIXIS_BASE_PHYS                         0x20000000
95 #define QIXIS_BASE_PHYS_EARLY                   0xC000000
96
97
98 #define CONFIG_SYS_NAND_BASE                    0x530000000ULL
99 #define CONFIG_SYS_NAND_BASE_PHYS               0x30000000
100
101
102 /* MC firmware */
103 /* TODO Actual DPL max length needs to be confirmed with the MC FW team */
104 #define CONFIG_SYS_LS_MC_DPC_MAX_LENGTH     0x20000
105 #define CONFIG_SYS_LS_MC_DRAM_DPC_OFFSET    0x00F00000
106 #define CONFIG_SYS_LS_MC_DPL_MAX_LENGTH     0x20000
107 #define CONFIG_SYS_LS_MC_DRAM_DPL_OFFSET    0x00F20000
108 #define CONFIG_SYS_LS_MC_AIOP_IMG_MAX_LENGTH    0x200000
109 #define CONFIG_SYS_LS_MC_DRAM_AIOP_IMG_OFFSET   0x07000000
110
111 /*
112  * Carve out a DDR region which will not be used by u-boot/Linux
113  *
114  * It will be used by MC and Debug Server. The MC region must be
115  * 512MB aligned, so the min size to hide is 512MB.
116  */
117
118 #if defined(CONFIG_FSL_MC_ENET)
119 #define CONFIG_SYS_LS_MC_DRAM_BLOCK_MIN_SIZE            (128UL * 1024 * 1024)
120 #endif
121
122 /* Miscellaneous configurable options */
123
124 /* SATA */
125 #ifdef CONFIG_SCSI
126 #define CONFIG_SYS_SATA1                AHCI_BASE_ADDR1
127 #endif
128
129 /* Physical Memory Map */
130
131 #define CONFIG_HWCONFIG
132 #define HWCONFIG_BUFFER_SIZE            128
133
134 /* #define CONFIG_DISPLAY_CPUINFO */
135
136 #ifndef SPL_NO_ENV
137 /* Initial environment variables */
138 #define CONFIG_EXTRA_ENV_SETTINGS               \
139         "hwconfig=fsl_ddr:bank_intlv=auto\0"    \
140         "loadaddr=0x80100000\0"                 \
141         "kernel_addr=0x100000\0"                \
142         "ramdisk_addr=0x800000\0"               \
143         "ramdisk_size=0x2000000\0"              \
144         "fdt_high=0xa0000000\0"                 \
145         "initrd_high=0xffffffffffffffff\0"      \
146         "kernel_start=0x581000000\0"            \
147         "kernel_load=0xa0000000\0"              \
148         "kernel_size=0x2800000\0"               \
149         "console=ttyAMA0,38400n8\0"             \
150         "mcinitcmd=fsl_mc start mc 0x580a00000" \
151         " 0x580e00000 \0"
152 #endif
153
154 /* Monitor Command Prompt */
155 #define CONFIG_SYS_CBSIZE               512     /* Console I/O Buffer Size */
156 #define CONFIG_SYS_PBSIZE               (CONFIG_SYS_CBSIZE + \
157                                         sizeof(CONFIG_SYS_PROMPT) + 16)
158 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE /* Boot args buffer */
159 #define CONFIG_SYS_MAXARGS              64      /* max command args */
160
161 #ifdef CONFIG_SPL
162 #define CONFIG_SPL_BSS_START_ADDR      0x80100000
163 #define CONFIG_SPL_BSS_MAX_SIZE                0x00100000
164 #define CONFIG_SPL_MAX_SIZE            0x16000
165 #define CONFIG_SPL_STACK               (CONFIG_SYS_FSL_OCRAM_BASE + 0x9ff0)
166 #define CONFIG_SPL_TARGET              "u-boot-with-spl.bin"
167
168 #define CONFIG_SYS_SPL_MALLOC_SIZE     0x00100000
169 #define CONFIG_SYS_SPL_MALLOC_START    0x80200000
170
171 #ifdef CONFIG_NXP_ESBC
172 #define CONFIG_U_BOOT_HDR_SIZE          (16 << 10)
173 /*
174  * HDR would be appended at end of image and copied to DDR along
175  * with U-Boot image. Here u-boot max. size is 512K. So if binary
176  * size increases then increase this size in case of secure boot as
177  * it uses raw u-boot image instead of fit image.
178  */
179 #define CONFIG_SYS_MONITOR_LEN         (0x100000 + CONFIG_U_BOOT_HDR_SIZE)
180 #else
181 #define CONFIG_SYS_MONITOR_LEN         0x100000
182 #endif /* ifdef CONFIG_NXP_ESBC */
183
184 #endif
185 #define CONFIG_SYS_BOOTM_LEN   (64 << 20)      /* Increase max gunzip size */
186
187 #endif /* __LS1088_COMMON_H */