treewide: mem: Enable MEMTEST via defconfig
[platform/kernel/u-boot.git] / include / configs / ls1028a_common.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2019-2020 NXP
4  */
5
6 #ifndef __L1028A_COMMON_H
7 #define __L1028A_COMMON_H
8
9 #define CONFIG_REMAKE_ELF
10 #define CONFIG_FSL_LAYERSCAPE
11 #define CONFIG_MP
12
13 #include <asm/arch/stream_id_lsch3.h>
14 #include <asm/arch/config.h>
15 #include <asm/arch/soc.h>
16
17 /* Link Definitions */
18 #define CONFIG_SYS_INIT_SP_ADDR         CONFIG_SYS_TEXT_BASE
19
20 #define CONFIG_SKIP_LOWLEVEL_INIT
21
22 #define CONFIG_VERY_BIG_RAM
23 #define CONFIG_SYS_DDR_SDRAM_BASE       0x80000000UL
24 #define CONFIG_SYS_FSL_DDR_SDRAM_BASE_PHY       0
25 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
26 #define CONFIG_SYS_DDR_BLOCK2_BASE      0x2080000000ULL
27 #define CONFIG_SYS_FSL_DDR_MAIN_NUM_CTRLS       1
28
29 #define CONFIG_SYS_MEMTEST_START        0x80000000
30 #define CONFIG_SYS_MEMTEST_END          0x9fffffff
31
32 /*
33  * SMP Definitinos
34  */
35 #define CPU_RELEASE_ADDR                secondary_boot_func
36
37 /* Generic Timer Definitions */
38 #define COUNTER_FREQUENCY               25000000        /* 25MHz */
39
40 /* Size of malloc() pool */
41 #define CONFIG_SYS_MALLOC_LEN           (CONFIG_ENV_SIZE + 2048 * 1024)
42
43 /* I2C */
44 #ifndef CONFIG_DM_I2C
45 #define CONFIG_SYS_I2C
46 #endif
47
48 /* Serial Port */
49 #define CONFIG_CONS_INDEX       1
50 #define CONFIG_SYS_NS16550_SERIAL
51 #define CONFIG_SYS_NS16550_REG_SIZE     1
52 #define CONFIG_SYS_NS16550_CLK          (get_bus_freq(0) / 2)
53
54 #define CONFIG_BAUDRATE                 115200
55 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }
56
57 /* Miscellaneous configurable options */
58 #define CONFIG_SYS_LOAD_ADDR    (CONFIG_SYS_DDR_SDRAM_BASE + 0x10000000)
59
60 /* Physical Memory Map */
61 #define CONFIG_CHIP_SELECTS_PER_CTRL    4
62
63 #define CONFIG_HWCONFIG
64 #define HWCONFIG_BUFFER_SIZE            128
65
66 /* Allow to overwrite serial and ethaddr */
67 #define CONFIG_ENV_OVERWRITE
68
69 #define BOOT_TARGET_DEVICES(func) \
70         func(MMC, mmc, 0) \
71         func(MMC, mmc, 1) \
72         func(USB, usb, 0) \
73         func(DHCP, dhcp, na)
74 #include <config_distro_bootcmd.h>
75
76 #undef CONFIG_BOOTCOMMAND
77
78 #define XSPI_NOR_BOOTCOMMAND    \
79         "run xspi_hdploadcmd; run distro_bootcmd; run xspi_bootcmd; " \
80         "env exists secureboot && esbc_halt;;"
81 #define SD_BOOTCOMMAND  \
82         "run sd_hdploadcmd; run distro_bootcmd;run sd_bootcmd; " \
83         "env exists secureboot && esbc_halt;"
84 #define SD2_BOOTCOMMAND \
85         "run emmc_hdploadcmd; run distro_bootcmd;run emmc_bootcmd; " \
86         "env exists secureboot && esbc_halt;"
87
88 /* Monitor Command Prompt */
89 #define CONFIG_SYS_CBSIZE               512     /* Console I/O Buffer Size */
90 #define CONFIG_SYS_PBSIZE               (CONFIG_SYS_CBSIZE + \
91                                         sizeof(CONFIG_SYS_PROMPT) + 16)
92 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE /* Boot args buffer */
93
94 #ifndef CONFIG_CMDLINE_EDITING
95 #define CONFIG_CMDLINE_EDITING          1
96 #endif
97
98 #define CONFIG_SYS_MAXARGS              64      /* max command args */
99
100 #define CONFIG_SYS_BOOTM_LEN   (64 << 20)      /* Increase max gunzip size */
101
102 /*  MMC  */
103 #ifdef CONFIG_MMC
104 #define CONFIG_SYS_FSL_MMC_HAS_CAPBLT_VS33
105 #endif
106
107 #define CONFIG_SYS_MMC_ENV_DEV         0
108 #define OCRAM_NONSECURE_SIZE            0x00010000
109 #define CONFIG_SYS_FSL_QSPI_BASE        0x20000000
110
111 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE
112
113 /* I2C bus multiplexer */
114 #define I2C_MUX_PCA_ADDR_PRI            0x77 /* Primary Mux*/
115 #define I2C_MUX_CH_DEFAULT              0x8
116
117 /* EEPROM */
118 #define CONFIG_ID_EEPROM
119 #define CONFIG_SYS_I2C_EEPROM_NXID
120 #define CONFIG_SYS_EEPROM_BUS_NUM               0
121 #define CONFIG_SYS_I2C_EEPROM_ADDR              0x57
122 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN          1
123 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       3
124 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   5
125
126 /* DisplayPort */
127 #define DP_PWD_EN_DEFAULT_MASK          0x8
128
129 #ifdef CONFIG_NXP_ESBC
130 #include <asm/fsl_secure_boot.h>
131 #endif
132
133 /* Ethernet */
134 /* smallest ENETC BD ring has 8 entries */
135 #define CONFIG_SYS_RX_ETH_BUFFER                8
136
137 #endif /* __L1028A_COMMON_H */