powerpc/ppc4xx: Make gdsys 405ep boards reset more generic
[platform/kernel/u-boot.git] / include / configs / iocon.h
1 /*
2  * (C) Copyright 2010
3  * Dirk Eibach,  Guntermann & Drunck GmbH, eibach@gdsys.de
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 #define CONFIG_405EP            1       /* this is a PPC405 CPU */
28 #define CONFIG_4xx              1       /*  member of PPC4xx family */
29 #define CONFIG_IOCON            1       /*  on a IoCon board */
30
31 #define CONFIG_SYS_TEXT_BASE    0xFFFC0000
32
33 /*
34  * Include common defines/options for all AMCC eval boards
35  */
36 #define CONFIG_HOSTNAME         iocon
37 #define CONFIG_IDENT_STRING     " iocon 0.03"
38 #include "amcc-common.h"
39
40 #define CONFIG_BOARD_EARLY_INIT_F
41 #define CONFIG_BOARD_EARLY_INIT_R
42 #define CONFIG_LAST_STAGE_INIT
43
44 #define CONFIG_SYS_CLK_FREQ     33333333 /* external frequency to pll   */
45
46 /*
47  * Configure PLL
48  */
49 #define PLLMR0_DEFAULT PLLMR0_266_133_66
50 #define PLLMR1_DEFAULT PLLMR1_266_133_66
51
52 /* new uImage format support */
53 #define CONFIG_FIT
54 #define CONFIG_FIT_VERBOSE      /* enable fit_format_{error,warning}() */
55
56 #define CONFIG_ENV_IS_IN_FLASH  /* use FLASH for environment vars */
57
58 /*
59  * Default environment variables
60  */
61 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
62         CONFIG_AMCC_DEF_ENV                                             \
63         CONFIG_AMCC_DEF_ENV_POWERPC                                     \
64         CONFIG_AMCC_DEF_ENV_NOR_UPD                                     \
65         "kernel_addr=fc000000\0"                                        \
66         "fdt_addr=fc1e0000\0"                                           \
67         "ramdisk_addr=fc200000\0"                                       \
68         ""
69
70 #define CONFIG_PHY_ADDR         4       /* PHY address                  */
71 #define CONFIG_HAS_ETH0
72 #define CONFIG_PHY_CLK_FREQ    EMAC_STACR_CLK_66MHZ
73
74 /*
75  * Commands additional to the ones defined in amcc-common.h
76  */
77 #define CONFIG_CMD_CACHE
78 #undef CONFIG_CMD_EEPROM
79
80 /*
81  * SDRAM configuration (please see cpu/ppc/sdram.[ch])
82  */
83 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0 */
84
85 /* SDRAM timings used in datasheet */
86 #define CONFIG_SYS_SDRAM_CL             3       /* CAS latency */
87 #define CONFIG_SYS_SDRAM_tRP           20       /* PRECHARGE command period */
88 #define CONFIG_SYS_SDRAM_tRC           66       /* ACTIVE-to-ACTIVE period */
89 #define CONFIG_SYS_SDRAM_tRCD          20       /* ACTIVE-to-READ delay */
90 #define CONFIG_SYS_SDRAM_tRFC          66       /* Auto refresh period */
91
92 /*
93  * If CONFIG_SYS_EXT_SERIAL_CLOCK, then the UART divisor is 1.
94  * If CONFIG_SYS_405_UART_ERRATA_59, then UART divisor is 31.
95  * Otherwise, UART divisor is determined by CPU Clock and CONFIG_SYS_BASE_BAUD.
96  * The Linux BASE_BAUD define should match this configuration.
97  *    baseBaud = cpuClock/(uartDivisor*16)
98  * If CONFIG_SYS_405_UART_ERRATA_59 and 200MHz CPU clock,
99  * set Linux BASE_BAUD to 403200.
100  */
101 #define CONFIG_CONS_INDEX               1       /* Use UART0 */
102 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK             /* external serial clock */
103 #undef  CONFIG_SYS_405_UART_ERRATA_59           /* 405GP/CR Rev. D silicon */
104 #define CONFIG_SYS_BASE_BAUD            691200
105
106 /*
107  * I2C stuff
108  */
109 #define CONFIG_SYS_I2C_SPEED            400000
110
111 /* enable I2C and select the hardware/software driver */
112 #undef  CONFIG_HARD_I2C                 /* I2C with hardware support    */
113 #define CONFIG_SOFT_I2C         1       /* I2C bit-banged               */
114
115 /*
116  * Software (bit-bang) I2C driver configuration
117  */
118
119 #ifndef __ASSEMBLY__
120 void fpga_gpio_set(int pin);
121 void fpga_gpio_clear(int pin);
122 int fpga_gpio_get(int pin);
123 #endif
124
125 #define I2C_ACTIVE      { }
126 #define I2C_TRISTATE    { }
127 #define I2C_READ        fpga_gpio_get(0x0040) ? 1 : 0
128 #define I2C_SDA(bit)    if (bit) fpga_gpio_set(0x0040); \
129                         else fpga_gpio_clear(0x0040)
130 #define I2C_SCL(bit)    if (bit) fpga_gpio_set(0x0020); \
131                         else fpga_gpio_clear(0x0020)
132 #define I2C_DELAY       udelay(25)      /* 1/4 I2C clock duration */
133
134 /*
135  * OSD hardware
136  */
137 #define CONFIG_SYS_MPC92469AC
138 #define CONFIG_SYS_CH7301
139
140 /*
141  * FLASH organization
142  */
143 #define CONFIG_SYS_FLASH_CFI            /* The flash is CFI compatible  */
144 #define CONFIG_FLASH_CFI_DRIVER         /* Use common CFI driver        */
145
146 #define CONFIG_SYS_FLASH_BASE           0xFC000000
147 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
148
149 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max num of memory banks */
150 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* max num of sectors per chip*/
151
152 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase/ms */
153 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write/ms */
154
155 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buff'd writes */
156 #define CONFIG_SYS_FLASH_PROTECTION     1       /* use hardware flash protect */
157
158 #define CONFIG_SYS_FLASH_EMPTY_INFO     /* 'E' for empty sector on flinfo */
159 #define CONFIG_SYS_FLASH_QUIET_TEST     1       /* no warn upon unknown flash */
160
161 #ifdef CONFIG_ENV_IS_IN_FLASH
162 #define CONFIG_ENV_SECT_SIZE    0x20000 /* size of one complete sector */
163 #define CONFIG_ENV_ADDR         ((-CONFIG_SYS_MONITOR_LEN)-CONFIG_ENV_SECT_SIZE)
164 #define CONFIG_ENV_SIZE         0x2000  /* Total Size of Environment Sector */
165
166 /* Address and size of Redundant Environment Sector     */
167 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR-CONFIG_ENV_SECT_SIZE)
168 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
169 #endif
170
171 /*
172  * PPC405 GPIO Configuration
173  */
174 #define CONFIG_SYS_4xx_GPIO_TABLE { /* GPIO     Alternate1      */ \
175 { \
176 /* GPIO Core 0 */ \
177 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO0   PerBLast */ \
178 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO1   TS1E */ \
179 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO2   TS2E */ \
180 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO3   TS1O */ \
181 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO4   TS2O */ \
182 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_1      }, /* GPIO5   TS3 */ \
183 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO6   TS4 */ \
184 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO7   TS5 */ \
185 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO8   TS6 */ \
186 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO9   TrcClk */ \
187 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO10  PerCS1 */ \
188 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO11  PerCS2 */ \
189 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO12  PerCS3 */ \
190 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO13  PerCS4 */ \
191 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO14  PerAddr03 */ \
192 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO15  PerAddr04 */ \
193 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO16  PerAddr05 */ \
194 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO17  IRQ0 */ \
195 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO18  IRQ1 */ \
196 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO19  IRQ2 */ \
197 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO20  IRQ3 */ \
198 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO21  IRQ4 */ \
199 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO22  IRQ5 */ \
200 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO23  IRQ6 */ \
201 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO24  UART0_DCD */ \
202 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO25  UART0_DSR */ \
203 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO26  UART0_RI */ \
204 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO27  UART0_DTR */ \
205 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO28  UART1_Rx */ \
206 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO29  UART1_Tx */ \
207 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO30  RejectPkt0 */ \
208 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO31  RejectPkt1 */ \
209 } \
210 }
211
212 /*
213  * Definitions for initial stack pointer and data area (in data cache)
214  */
215 /* use on chip memory (OCM) for temperary stack until sdram is tested */
216 #define CONFIG_SYS_TEMP_STACK_OCM        1
217
218 /* On Chip Memory location */
219 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
220 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
221 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* in SDRAM */
222 #define CONFIG_SYS_INIT_RAM_END CONFIG_SYS_OCM_DATA_SIZE /* End of used area */
223
224 #define CONFIG_SYS_GBL_DATA_SIZE        128  /* size/bytes res'd for init data*/
225 #define CONFIG_SYS_GBL_DATA_OFFSET \
226         (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
227 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
228
229 /*
230  * External Bus Controller (EBC) Setup
231  */
232
233 /* Memory Bank 0 (NOR-FLASH) initialization */
234 #define CONFIG_SYS_EBC_PB0AP            0xa382a880
235 #define CONFIG_SYS_EBC_PB0CR            0xFC0DA000
236
237 /* Memory Bank 1 (NVRAM) initializatio */
238 #define CONFIG_SYS_EBC_PB1AP            0x92015480
239 #define CONFIG_SYS_EBC_PB1CR            0xFB858000
240
241 /* Memory Bank 2 (FPGA0) initialization */
242 #define CONFIG_SYS_FPGA0_BASE           0x7f100000
243 #define CONFIG_SYS_EBC_PB2AP            0x02825080
244 #define CONFIG_SYS_EBC_PB2CR            (CONFIG_SYS_FPGA0_BASE | 0x1a000)
245
246 #define CONFIG_SYS_FPGA_BASE(k)         CONFIG_SYS_FPGA0_BASE
247 #define CONFIG_SYS_FPGA_DONE(k)         0x0010
248
249 #define CONFIG_SYS_FPGA_COUNT           1
250
251 /* Memory Bank 3 (Latches) initialization */
252 #define CONFIG_SYS_LATCH_BASE           0x7f200000
253 #define CONFIG_SYS_EBC_PB3AP            0x02025080
254 #define CONFIG_SYS_EBC_PB3CR            0x7f21a000
255
256 #define CONFIG_SYS_LATCH0_RESET         0xffef
257 #define CONFIG_SYS_LATCH0_BOOT          0xffff
258 #define CONFIG_SYS_LATCH1_RESET         0xffff
259 #define CONFIG_SYS_LATCH1_BOOT          0xffff
260
261 /*
262  * OSD Setup
263  */
264 #define CONFIG_SYS_MPC92469AC
265 #define CONFIG_SYS_CH7301
266 #define CONFIG_SYS_OSD_SCREENS          CONFIG_SYS_FPGA_COUNT
267
268 #endif  /* __CONFIG_H */