Convert CONFIG_CMD_EEPROM et al to Kconfig
[platform/kernel/u-boot.git] / include / configs / iocon.h
1 /*
2  * (C) Copyright 2010
3  * Dirk Eibach,  Guntermann & Drunck GmbH, eibach@gdsys.de
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 #ifndef __CONFIG_H
9 #define __CONFIG_H
10
11 #define CONFIG_405EP            1       /* this is a PPC405 CPU */
12 #define CONFIG_IOCON            1       /*  on a IoCon board */
13
14 #define CONFIG_SYS_TEXT_BASE    0xFFFC0000
15
16 /*
17  * Include common defines/options for all AMCC eval boards
18  */
19 #define CONFIG_HOSTNAME         iocon
20 #include "amcc-common.h"
21
22 /* Reclaim some space. */
23 #undef CONFIG_SYS_LONGHELP
24
25 #define CONFIG_BOARD_EARLY_INIT_R
26 #define CONFIG_LAST_STAGE_INIT
27
28 #define CONFIG_SYS_CLK_FREQ     33333333 /* external frequency to pll   */
29
30 /*
31  * Configure PLL
32  */
33 #define PLLMR0_DEFAULT PLLMR0_266_133_66
34 #define PLLMR1_DEFAULT PLLMR1_266_133_66
35
36 #define CONFIG_ENV_IS_IN_FLASH  /* use FLASH for environment vars */
37
38 /*
39  * Default environment variables
40  */
41 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
42         CONFIG_AMCC_DEF_ENV                                             \
43         CONFIG_AMCC_DEF_ENV_POWERPC                                     \
44         CONFIG_AMCC_DEF_ENV_NOR_UPD                                     \
45         "kernel_addr=fc000000\0"                                        \
46         "fdt_addr=fc1e0000\0"                                           \
47         "ramdisk_addr=fc200000\0"                                       \
48         ""
49
50 #define CONFIG_PHY_ADDR         4       /* PHY address                  */
51 #define CONFIG_HAS_ETH0
52 #define CONFIG_PHY_CLK_FREQ    EMAC_STACR_CLK_66MHZ
53
54 /*
55  * Commands additional to the ones defined in amcc-common.h
56  */
57 #define CONFIG_CMD_FPGAD
58 #undef CONFIG_CMD_IRQ
59
60 /*
61  * SDRAM configuration (please see cpu/ppc/sdram.[ch])
62  */
63 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0 */
64
65 /* SDRAM timings used in datasheet */
66 #define CONFIG_SYS_SDRAM_CL             3       /* CAS latency */
67 #define CONFIG_SYS_SDRAM_tRP           20       /* PRECHARGE command period */
68 #define CONFIG_SYS_SDRAM_tRC           66       /* ACTIVE-to-ACTIVE period */
69 #define CONFIG_SYS_SDRAM_tRCD          20       /* ACTIVE-to-READ delay */
70 #define CONFIG_SYS_SDRAM_tRFC          66       /* Auto refresh period */
71
72 /*
73  * If CONFIG_SYS_EXT_SERIAL_CLOCK, then the UART divisor is 1.
74  * If CONFIG_SYS_405_UART_ERRATA_59, then UART divisor is 31.
75  * Otherwise, UART divisor is determined by CPU Clock and CONFIG_SYS_BASE_BAUD.
76  * The Linux BASE_BAUD define should match this configuration.
77  *    baseBaud = cpuClock/(uartDivisor*16)
78  * If CONFIG_SYS_405_UART_ERRATA_59 and 200MHz CPU clock,
79  * set Linux BASE_BAUD to 403200.
80  */
81 #define CONFIG_CONS_INDEX               1       /* Use UART0 */
82 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK             /* external serial clock */
83 #undef  CONFIG_SYS_405_UART_ERRATA_59           /* 405GP/CR Rev. D silicon */
84 #define CONFIG_SYS_BASE_BAUD            691200
85
86 /*
87  * I2C stuff
88  */
89 #define CONFIG_SYS_I2C
90 #define CONFIG_SYS_I2C_PPC4XX
91 #define CONFIG_SYS_I2C_PPC4XX_CH0
92 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0           400000
93 #define CONFIG_SYS_I2C_PPC4XX_SLAVE_0           0x7F
94 #define CONFIG_SYS_I2C_IHS
95
96 #define CONFIG_SYS_I2C_SPEED            400000
97 #define CONFIG_SYS_SPD_BUS_NUM          4
98
99 #define CONFIG_PCA953X                  /* NXP PCA9554 */
100 #define CONFIG_PCA9698                  /* NXP PCA9698 */
101
102 #define CONFIG_SYS_I2C_IHS_CH0
103 #define CONFIG_SYS_I2C_IHS_SPEED_0              50000
104 #define CONFIG_SYS_I2C_IHS_SLAVE_0              0x7F
105 #define CONFIG_SYS_I2C_IHS_CH1
106 #define CONFIG_SYS_I2C_IHS_SPEED_1              50000
107 #define CONFIG_SYS_I2C_IHS_SLAVE_1              0x7F
108 #define CONFIG_SYS_I2C_IHS_CH2
109 #define CONFIG_SYS_I2C_IHS_SPEED_2              50000
110 #define CONFIG_SYS_I2C_IHS_SLAVE_2              0x7F
111 #define CONFIG_SYS_I2C_IHS_CH3
112 #define CONFIG_SYS_I2C_IHS_SPEED_3              50000
113 #define CONFIG_SYS_I2C_IHS_SLAVE_3              0x7F
114
115 /*
116  * Software (bit-bang) I2C driver configuration
117  */
118 #define CONFIG_SYS_I2C_SOFT
119 #define CONFIG_SYS_I2C_SOFT_SPEED               50000
120 #define CONFIG_SYS_I2C_SOFT_SLAVE               0x7F
121 #define I2C_SOFT_DECLARATIONS2
122 #define CONFIG_SYS_I2C_SOFT_SPEED_2             50000
123 #define CONFIG_SYS_I2C_SOFT_SLAVE_2             0x7F
124 #define I2C_SOFT_DECLARATIONS3
125 #define CONFIG_SYS_I2C_SOFT_SPEED_3             50000
126 #define CONFIG_SYS_I2C_SOFT_SLAVE_3             0x7F
127 #define I2C_SOFT_DECLARATIONS4
128 #define CONFIG_SYS_I2C_SOFT_SPEED_4             50000
129 #define CONFIG_SYS_I2C_SOFT_SLAVE_4             0x7F
130
131 #define CONFIG_SYS_ICS8N3QV01_I2C               {5, 6, 7, 8}
132 #define CONFIG_SYS_CH7301_I2C                   {5, 6, 7, 8}
133 #define CONFIG_SYS_DP501_I2C                    {0, 1, 2, 3}
134
135 #ifndef __ASSEMBLY__
136 void fpga_gpio_set(unsigned int bus, int pin);
137 void fpga_gpio_clear(unsigned int bus, int pin);
138 int fpga_gpio_get(unsigned int bus, int pin);
139 #endif
140
141 #define I2C_ACTIVE      { }
142 #define I2C_TRISTATE    { }
143 #define I2C_READ \
144         (fpga_gpio_get(I2C_ADAP_HWNR, 0x0040) ? 1 : 0)
145 #define I2C_SDA(bit) \
146         do { \
147                 if (bit) \
148                         fpga_gpio_set(I2C_ADAP_HWNR, 0x0040); \
149                 else \
150                         fpga_gpio_clear(I2C_ADAP_HWNR, 0x0040); \
151         } while (0)
152 #define I2C_SCL(bit) \
153         do { \
154                 if (bit) \
155                         fpga_gpio_set(I2C_ADAP_HWNR, 0x0020); \
156                 else \
157                         fpga_gpio_clear(I2C_ADAP_HWNR, 0x0020); \
158         } while (0)
159 #define I2C_DELAY       udelay(25)      /* 1/4 I2C clock duration */
160
161 /*
162  * FLASH organization
163  */
164 #define CONFIG_SYS_FLASH_CFI            /* The flash is CFI compatible  */
165 #define CONFIG_FLASH_CFI_DRIVER         /* Use common CFI driver        */
166
167 #define CONFIG_SYS_FLASH_BASE           0xFC000000
168 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
169
170 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max num of memory banks */
171 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* max num of sectors per chip*/
172
173 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase/ms */
174 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write/ms */
175
176 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buff'd writes */
177
178 #define CONFIG_SYS_FLASH_EMPTY_INFO     /* 'E' for empty sector on flinfo */
179 #define CONFIG_SYS_FLASH_QUIET_TEST     1       /* no warn upon unknown flash */
180
181 #ifdef CONFIG_ENV_IS_IN_FLASH
182 #define CONFIG_ENV_SECT_SIZE    0x20000 /* size of one complete sector */
183 #define CONFIG_ENV_ADDR         ((-CONFIG_SYS_MONITOR_LEN)-CONFIG_ENV_SECT_SIZE)
184 #define CONFIG_ENV_SIZE         0x2000  /* Total Size of Environment Sector */
185
186 /* Address and size of Redundant Environment Sector     */
187 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR-CONFIG_ENV_SECT_SIZE)
188 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
189 #endif
190
191 /*
192  * PPC405 GPIO Configuration
193  */
194 #define CONFIG_SYS_4xx_GPIO_TABLE { /* GPIO     Alternate1      */ \
195 { \
196 /* GPIO Core 0 */ \
197 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO0   PerBLast */ \
198 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO1   TS1E */ \
199 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO2   TS2E */ \
200 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO3   TS1O */ \
201 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO4   TS2O */ \
202 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_1      }, /* GPIO5   TS3 */ \
203 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO6   TS4 */ \
204 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO7   TS5 */ \
205 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO8   TS6 */ \
206 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO9   TrcClk */ \
207 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO10  PerCS1 */ \
208 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO11  PerCS2 */ \
209 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO12  PerCS3 */ \
210 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO13  PerCS4 */ \
211 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO14  PerAddr03 */ \
212 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO15  PerAddr04 */ \
213 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO16  PerAddr05 */ \
214 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO17  IRQ0 */ \
215 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO18  IRQ1 */ \
216 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO19  IRQ2 */ \
217 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO20  IRQ3 */ \
218 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO21  IRQ4 */ \
219 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO22  IRQ5 */ \
220 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO23  IRQ6 */ \
221 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO24  UART0_DCD */ \
222 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO25  UART0_DSR */ \
223 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO26  UART0_RI */ \
224 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO27  UART0_DTR */ \
225 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO28  UART1_Rx */ \
226 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO29  UART1_Tx */ \
227 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO30  RejectPkt0 */ \
228 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO31  RejectPkt1 */ \
229 } \
230 }
231
232 /*
233  * Definitions for initial stack pointer and data area (in data cache)
234  */
235 /* use on chip memory (OCM) for temperary stack until sdram is tested */
236 #define CONFIG_SYS_TEMP_STACK_OCM        1
237
238 /* On Chip Memory location */
239 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
240 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
241 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* in SDRAM */
242 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_OCM_DATA_SIZE
243
244 #define CONFIG_SYS_GBL_DATA_OFFSET \
245         (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
246 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
247
248 /*
249  * External Bus Controller (EBC) Setup
250  */
251
252 /* Memory Bank 0 (NOR-FLASH) initialization */
253 #define CONFIG_SYS_EBC_PB0AP            0xa382a880
254 #define CONFIG_SYS_EBC_PB0CR            0xFC0DA000
255
256 /* Memory Bank 1 (NVRAM) initializatio */
257 #define CONFIG_SYS_EBC_PB1AP            0x92015480
258 #define CONFIG_SYS_EBC_PB1CR            0xFB858000
259
260 /* Memory Bank 2 (FPGA0) initialization */
261 #define CONFIG_SYS_FPGA0_BASE           0x7f100000
262 #define CONFIG_SYS_EBC_PB2AP            0x02825080
263 #define CONFIG_SYS_EBC_PB2CR            (CONFIG_SYS_FPGA0_BASE | 0x1a000)
264
265 #define CONFIG_SYS_FPGA_BASE(k)         CONFIG_SYS_FPGA0_BASE
266 #define CONFIG_SYS_FPGA_DONE(k)         0x0010
267
268 #define CONFIG_SYS_FPGA_COUNT           1
269
270 #define CONFIG_SYS_MCLINK_MAX           3
271
272 #define CONFIG_SYS_FPGA_PTR \
273         { (struct ihs_fpga *)CONFIG_SYS_FPGA0_BASE, NULL, NULL, NULL }
274
275 /* Memory Bank 3 (Latches) initialization */
276 #define CONFIG_SYS_LATCH_BASE           0x7f200000
277 #define CONFIG_SYS_EBC_PB3AP            0x02025080
278 #define CONFIG_SYS_EBC_PB3CR            0x7f21a000
279
280 #define CONFIG_SYS_LATCH0_RESET         0xffef
281 #define CONFIG_SYS_LATCH0_BOOT          0xffff
282 #define CONFIG_SYS_LATCH1_RESET         0xffff
283 #define CONFIG_SYS_LATCH1_BOOT          0xffff
284
285 /*
286  * OSD Setup
287  */
288 #define CONFIG_SYS_MPC92469AC
289 #define CONFIG_SYS_OSD_SCREENS          1
290 #define CONFIG_SYS_DP501_DIFFERENTIAL
291 #define CONFIG_SYS_DP501_VCAPCTRL0      0x01 /* DDR mode 0, DE for H/VSYNC */
292
293 #define CONFIG_BITBANGMII               /* bit-bang MII PHY management */
294 #define CONFIG_BITBANGMII_MULTI
295
296 #endif  /* __CONFIG_H */