powerpc/ppc4xx: Adapt gdsys 405ep boards to platform changes
[platform/kernel/u-boot.git] / include / configs / io.h
1 /*
2  * (C) Copyright 2010
3  * Dirk Eibach,  Guntermann & Drunck GmbH, eibach@gdsys.de
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 #define CONFIG_405EP            1       /* this is a PPC405 CPU */
28 #define CONFIG_4xx              1       /*  member of PPC4xx family */
29 #define CONFIG_IO               1       /*  on a Io board */
30
31 #define CONFIG_SYS_TEXT_BASE    0xFFFC0000
32
33 /*
34  * Include common defines/options for all AMCC eval boards
35  */
36 #define CONFIG_HOSTNAME         io
37 #define CONFIG_IDENT_STRING     " io 0.04"
38 #include "amcc-common.h"
39
40 #define CONFIG_BOARD_EARLY_INIT_F
41 #define CONFIG_BOARD_EARLY_INIT_R
42 #define CONFIG_MISC_INIT_R
43 #define CONFIG_LAST_STAGE_INIT
44
45 #define CONFIG_SYS_CLK_FREQ     33333333 /* external frequency to pll   */
46
47 /*
48  * Configure PLL
49  */
50 #define PLLMR0_DEFAULT PLLMR0_266_133_66
51 #define PLLMR1_DEFAULT PLLMR1_266_133_66
52
53 /* new uImage format support */
54 #define CONFIG_FIT
55 #define CONFIG_FIT_VERBOSE      /* enable fit_format_{error,warning}() */
56
57 #define CONFIG_ENV_IS_IN_FLASH  /* use FLASH for environment vars */
58
59 /*
60  * Default environment variables
61  */
62 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
63         CONFIG_AMCC_DEF_ENV                                             \
64         CONFIG_AMCC_DEF_ENV_POWERPC                                     \
65         CONFIG_AMCC_DEF_ENV_NOR_UPD                                     \
66         "kernel_addr=fc000000\0"                                        \
67         "fdt_addr=fc1e0000\0"                                           \
68         "ramdisk_addr=fc200000\0"                                       \
69         ""
70
71 #define CONFIG_PHY_ADDR         4       /* PHY address                  */
72 #define CONFIG_HAS_ETH0
73 #define CONFIG_HAS_ETH1
74 #define CONFIG_PHY1_ADDR        0xc     /* EMAC1 PHY address            */
75 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ
76
77 /*
78  * Commands additional to the ones defined in amcc-common.h
79  */
80 #define CONFIG_CMD_CACHE
81 #define CONFIG_CMD_DTT
82 #undef CONFIG_CMD_EEPROM
83
84 /*
85  * SDRAM configuration (please see cpu/ppc/sdram.[ch])
86  */
87 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0 */
88
89 /* SDRAM timings used in datasheet */
90 #define CONFIG_SYS_SDRAM_CL             3       /* CAS latency */
91 #define CONFIG_SYS_SDRAM_tRP           20       /* PRECHARGE command period */
92 #define CONFIG_SYS_SDRAM_tRC           66       /* ACTIVE-to-ACTIVE period */
93 #define CONFIG_SYS_SDRAM_tRCD          20       /* ACTIVE-to-READ delay */
94 #define CONFIG_SYS_SDRAM_tRFC          66       /* Auto refresh period */
95
96 /*
97  * If CONFIG_SYS_EXT_SERIAL_CLOCK, then the UART divisor is 1.
98  * If CONFIG_SYS_405_UART_ERRATA_59, then UART divisor is 31.
99  * Otherwise, UART divisor is determined by CPU Clock and CONFIG_SYS_BASE_BAUD.
100  * The Linux BASE_BAUD define should match this configuration.
101  *    baseBaud = cpuClock/(uartDivisor*16)
102  * If CONFIG_SYS_405_UART_ERRATA_59 and 200MHz CPU clock,
103  * set Linux BASE_BAUD to 403200.
104  */
105 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
106 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK     /* external serial clock */
107 #undef  CONFIG_SYS_405_UART_ERRATA_59   /* 405GP/CR Rev. D silicon */
108 #define CONFIG_SYS_BASE_BAUD            691200
109
110 /*
111  * I2C stuff
112  */
113 #define CONFIG_SYS_I2C_SPEED            100000
114
115 /* Temp sensor/hwmon/dtt */
116 #define CONFIG_DTT_LM63         1       /* National LM63        */
117 #define CONFIG_DTT_SENSORS      { 0 }   /* Sensor addresses     */
118 #define CONFIG_DTT_PWM_LOOKUPTABLE      \
119                 { { 40, 10 }, { 50, 20 }, { 60, 40 } }
120 #define CONFIG_DTT_TACH_LIMIT   0xa10
121
122 /*
123  * FLASH organization
124  */
125 #define CONFIG_SYS_FLASH_CFI            /* The flash is CFI compatible  */
126 #define CONFIG_FLASH_CFI_DRIVER         /* Use common CFI driver        */
127
128 #define CONFIG_SYS_FLASH_BASE           0xFC000000
129 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
130
131 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max num of memory banks */
132 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* max num of sectors per chip*/
133
134 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase/ms */
135 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write/ms */
136
137 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buff'd writes */
138 #define CONFIG_SYS_FLASH_PROTECTION     1       /* use hardware flash protect */
139
140 #define CONFIG_SYS_FLASH_EMPTY_INFO     /* 'E' for empty sector on flinfo */
141 #define CONFIG_SYS_FLASH_QUIET_TEST     1       /* no warn upon unknown flash */
142
143 #ifdef CONFIG_ENV_IS_IN_FLASH
144 #define CONFIG_ENV_SECT_SIZE    0x20000 /* size of one complete sector */
145 #define CONFIG_ENV_ADDR         ((-CONFIG_SYS_MONITOR_LEN)-CONFIG_ENV_SECT_SIZE)
146 #define CONFIG_ENV_SIZE         0x2000  /* Total Size of Environment Sector */
147
148 /* Address and size of Redundant Environment Sector     */
149 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR-CONFIG_ENV_SECT_SIZE)
150 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
151 #endif
152
153 /* Gbit PHYs */
154 #define CONFIG_BITBANGMII               /* bit-bang MII PHY management */
155 #define CONFIG_BITBANGMII_MULTI
156
157 #define CONFIG_SYS_MDIO_PIN  (0x80000000 >> 13) /* our MDIO is GPIO0 */
158 #define CONFIG_SYS_MDC_PIN   (0x80000000 >> 7)  /* our MDC  is GPIO7 */
159
160 #define CONFIG_SYS_GBIT_MII_BUSNAME     "io_miiphy"
161
162 /*
163  * PPC405 GPIO Configuration
164  */
165 #define CONFIG_SYS_4xx_GPIO_TABLE { /* GPIO     Alternate1      */ \
166 { \
167 /* GPIO Core 0 */ \
168 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO0   PerBLast */ \
169 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO1   TS1E */ \
170 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO2   TS2E */ \
171 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO3   TS1O */ \
172 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO4   TS2O */ \
173 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_1      }, /* GPIO5   TS3 */ \
174 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO6   TS4 */ \
175 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_1      }, /* GPIO7   TS5 */ \
176 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO8   TS6 */ \
177 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO9   TrcClk */ \
178 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO10  PerCS1 */ \
179 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO11  PerCS2 */ \
180 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO12  PerCS3 */ \
181 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO13  PerCS4 */ \
182 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO14  PerAddr03 */ \
183 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO15  PerAddr04 */ \
184 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO16  PerAddr05 */ \
185 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO17  IRQ0 */ \
186 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO18  IRQ1 */ \
187 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO19  IRQ2 */ \
188 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO20  IRQ3 */ \
189 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO21  IRQ4 */ \
190 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO22  IRQ5 */ \
191 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO23  IRQ6 */ \
192 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO24  UART0_DCD */ \
193 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO25  UART0_DSR */ \
194 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO26  UART0_RI */ \
195 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO27  UART0_DTR */ \
196 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO28  UART1_Rx */ \
197 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO29  UART1_Tx */ \
198 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO30  RejectPkt0 */ \
199 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO31  RejectPkt1 */ \
200 } \
201 }
202
203 /*
204  * Definitions for initial stack pointer and data area (in data cache)
205  */
206 /* use on chip memory (OCM) for temperary stack until sdram is tested */
207 #define CONFIG_SYS_TEMP_STACK_OCM        1
208
209 /* On Chip Memory location */
210 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
211 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
212 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* in SDRAM */
213 #define CONFIG_SYS_INIT_RAM_END CONFIG_SYS_OCM_DATA_SIZE /* End of used area */
214
215 #define CONFIG_SYS_GBL_DATA_SIZE        128  /* size/bytes res'd for init data*/
216 #define CONFIG_SYS_GBL_DATA_OFFSET \
217         (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
218 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
219
220 /*
221  * External Bus Controller (EBC) Setup
222  */
223
224 /* Memory Bank 0 (NOR-FLASH) initialization */
225 #define CONFIG_SYS_EBC_PB0AP            0xa382a880
226 /* BAS=0xFC0,BS=64MB,BU=R/W,BW=16bit */
227 #define CONFIG_SYS_EBC_PB0CR            0xFC0DA000
228
229 /* Memory Bank 1 (NVRAM) initializatio */
230 #define CONFIG_SYS_EBC_PB1AP            0x92015480
231 /* BAS=0xFF8,BS=4MB,BU=R/W,BW=8bit  */
232 #define CONFIG_SYS_EBC_PB1CR            0x7f318000
233
234 /* Memory Bank 2 (FPGA) initialization */
235 #define CONFIG_SYS_FPGA0_BASE           0x7f100000
236 #define CONFIG_SYS_EBC_PB2AP            0x02025080
237 /* BAS=0x7f1,BS=1MB,BU=R/W,BW=16bit */
238 #define CONFIG_SYS_EBC_PB2CR            0x7f11a000
239
240 #define CONFIG_SYS_FPGA_BASE(k)         CONFIG_SYS_FPGA0_BASE
241 #define CONFIG_SYS_FPGA_DONE(k)         0x0010
242
243 #define CONFIG_SYS_FPGA_COUNT           1
244
245 /* Memory Bank 3 (Latches) initialization */
246 #define CONFIG_SYS_LATCH_BASE           0x7f200000
247 #define CONFIG_SYS_EBC_PB3AP            0xa2015480
248 /* BAS=0x7f2,BS=1MB,BU=R/W,BW=16bit */
249 #define CONFIG_SYS_EBC_PB3CR            0x7f21a000
250
251 #define CONFIG_SYS_LATCH0_RESET         0xffff
252 #define CONFIG_SYS_LATCH0_BOOT          0xffff
253 #define CONFIG_SYS_LATCH1_RESET         0xffbf
254 #define CONFIG_SYS_LATCH1_BOOT          0xffff
255
256 #endif  /* __CONFIG_H */