ee2b52a7ede6d9b9501005982cbe235074e7d745
[platform/kernel/u-boot.git] / include / configs / io.h
1 /*
2  * (C) Copyright 2010
3  * Dirk Eibach,  Guntermann & Drunck GmbH, eibach@gdsys.de
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 #ifndef __CONFIG_H
9 #define __CONFIG_H
10
11 #define CONFIG_405EP            1       /* this is a PPC405 CPU */
12 #define CONFIG_IO               1       /*  on a Io board */
13
14 #define CONFIG_SYS_TEXT_BASE    0xFFFC0000
15
16 /*
17  * Include common defines/options for all AMCC eval boards
18  */
19 #define CONFIG_HOSTNAME         io
20 #include "amcc-common.h"
21
22 #define CONFIG_BOARD_EARLY_INIT_R
23 #define CONFIG_MISC_INIT_R
24 #define CONFIG_LAST_STAGE_INIT
25
26 #define CONFIG_SYS_CLK_FREQ     33333333 /* external frequency to pll   */
27
28 /*
29  * Configure PLL
30  */
31 #define PLLMR0_DEFAULT PLLMR0_266_133_66
32 #define PLLMR1_DEFAULT PLLMR1_266_133_66
33
34 #define CONFIG_ENV_IS_IN_FLASH  /* use FLASH for environment vars */
35
36 /*
37  * Default environment variables
38  */
39 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
40         CONFIG_AMCC_DEF_ENV                                             \
41         CONFIG_AMCC_DEF_ENV_POWERPC                                     \
42         CONFIG_AMCC_DEF_ENV_NOR_UPD                                     \
43         "kernel_addr=fc000000\0"                                        \
44         "fdt_addr=fc1e0000\0"                                           \
45         "ramdisk_addr=fc200000\0"                                       \
46         ""
47
48 #define CONFIG_PHY_ADDR         4       /* PHY address                  */
49 #define CONFIG_HAS_ETH0
50 #define CONFIG_HAS_ETH1
51 #define CONFIG_PHY1_ADDR        0xc     /* EMAC1 PHY address            */
52 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ
53
54 /*
55  * Commands additional to the ones defined in amcc-common.h
56  */
57 #define CONFIG_CMD_DTT
58 #undef CONFIG_CMD_EEPROM
59 #undef CONFIG_CMD_IRQ
60
61 /*
62  * SDRAM configuration (please see cpu/ppc/sdram.[ch])
63  */
64 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0 */
65
66 /* SDRAM timings used in datasheet */
67 #define CONFIG_SYS_SDRAM_CL             3       /* CAS latency */
68 #define CONFIG_SYS_SDRAM_tRP           20       /* PRECHARGE command period */
69 #define CONFIG_SYS_SDRAM_tRC           66       /* ACTIVE-to-ACTIVE period */
70 #define CONFIG_SYS_SDRAM_tRCD          20       /* ACTIVE-to-READ delay */
71 #define CONFIG_SYS_SDRAM_tRFC          66       /* Auto refresh period */
72
73 /*
74  * If CONFIG_SYS_EXT_SERIAL_CLOCK, then the UART divisor is 1.
75  * If CONFIG_SYS_405_UART_ERRATA_59, then UART divisor is 31.
76  * Otherwise, UART divisor is determined by CPU Clock and CONFIG_SYS_BASE_BAUD.
77  * The Linux BASE_BAUD define should match this configuration.
78  *    baseBaud = cpuClock/(uartDivisor*16)
79  * If CONFIG_SYS_405_UART_ERRATA_59 and 200MHz CPU clock,
80  * set Linux BASE_BAUD to 403200.
81  */
82 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
83 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK     /* external serial clock */
84 #undef  CONFIG_SYS_405_UART_ERRATA_59   /* 405GP/CR Rev. D silicon */
85 #define CONFIG_SYS_BASE_BAUD            691200
86
87 /*
88  * I2C stuff
89  */
90 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0           100000
91
92 /* Temp sensor/hwmon/dtt */
93 #define CONFIG_DTT_LM63         1       /* National LM63        */
94 #define CONFIG_DTT_SENSORS      { 0 }   /* Sensor addresses     */
95 #define CONFIG_DTT_PWM_LOOKUPTABLE      \
96                 { { 40, 10 }, { 50, 20 }, { 60, 40 } }
97 #define CONFIG_DTT_TACH_LIMIT   0xa10
98
99 /*
100  * FLASH organization
101  */
102 #define CONFIG_SYS_FLASH_CFI            /* The flash is CFI compatible  */
103 #define CONFIG_FLASH_CFI_DRIVER         /* Use common CFI driver        */
104
105 #define CONFIG_SYS_FLASH_BASE           0xFC000000
106 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
107
108 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max num of memory banks */
109 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* max num of sectors per chip*/
110
111 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase/ms */
112 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write/ms */
113
114 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buff'd writes */
115
116 #define CONFIG_SYS_FLASH_EMPTY_INFO     /* 'E' for empty sector on flinfo */
117 #define CONFIG_SYS_FLASH_QUIET_TEST     1       /* no warn upon unknown flash */
118
119 #ifdef CONFIG_ENV_IS_IN_FLASH
120 #define CONFIG_ENV_SECT_SIZE    0x20000 /* size of one complete sector */
121 #define CONFIG_ENV_ADDR         ((-CONFIG_SYS_MONITOR_LEN)-CONFIG_ENV_SECT_SIZE)
122 #define CONFIG_ENV_SIZE         0x2000  /* Total Size of Environment Sector */
123
124 /* Address and size of Redundant Environment Sector     */
125 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR-CONFIG_ENV_SECT_SIZE)
126 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
127 #endif
128
129 /* Gbit PHYs */
130 #define CONFIG_BITBANGMII               /* bit-bang MII PHY management */
131 #define CONFIG_BITBANGMII_MULTI
132
133 #define CONFIG_SYS_MDIO_PIN  (0x80000000 >> 13) /* our MDIO is GPIO0 */
134 #define CONFIG_SYS_MDC_PIN   (0x80000000 >> 7)  /* our MDC  is GPIO7 */
135
136 #define CONFIG_SYS_GBIT_MII_BUSNAME     "io_miiphy"
137
138 /*
139  * PPC405 GPIO Configuration
140  */
141 #define CONFIG_SYS_4xx_GPIO_TABLE { /* GPIO     Alternate1      */ \
142 { \
143 /* GPIO Core 0 */ \
144 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO0   PerBLast */ \
145 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO1   TS1E */ \
146 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO2   TS2E */ \
147 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO3   TS1O */ \
148 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO4   TS2O */ \
149 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_1      }, /* GPIO5   TS3 */ \
150 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO6   TS4 */ \
151 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_1      }, /* GPIO7   TS5 */ \
152 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO8   TS6 */ \
153 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO9   TrcClk */ \
154 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO10  PerCS1 */ \
155 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO11  PerCS2 */ \
156 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO12  PerCS3 */ \
157 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO13  PerCS4 */ \
158 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO14  PerAddr03 */ \
159 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO15  PerAddr04 */ \
160 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO16  PerAddr05 */ \
161 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO17  IRQ0 */ \
162 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO18  IRQ1 */ \
163 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO19  IRQ2 */ \
164 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO20  IRQ3 */ \
165 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO21  IRQ4 */ \
166 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO22  IRQ5 */ \
167 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO23  IRQ6 */ \
168 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO24  UART0_DCD */ \
169 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO25  UART0_DSR */ \
170 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO26  UART0_RI */ \
171 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO27  UART0_DTR */ \
172 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO28  UART1_Rx */ \
173 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO29  UART1_Tx */ \
174 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO30  RejectPkt0 */ \
175 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO31  RejectPkt1 */ \
176 } \
177 }
178
179 /*
180  * Definitions for initial stack pointer and data area (in data cache)
181  */
182 /* use on chip memory (OCM) for temperary stack until sdram is tested */
183 #define CONFIG_SYS_TEMP_STACK_OCM        1
184
185 /* On Chip Memory location */
186 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
187 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
188 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* in SDRAM */
189 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_OCM_DATA_SIZE
190
191 #define CONFIG_SYS_GBL_DATA_OFFSET \
192         (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
193 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
194
195 /*
196  * External Bus Controller (EBC) Setup
197  */
198
199 /* Memory Bank 0 (NOR-FLASH) initialization */
200 #define CONFIG_SYS_EBC_PB0AP            0xa382a880
201 /* BAS=0xFC0,BS=64MB,BU=R/W,BW=16bit */
202 #define CONFIG_SYS_EBC_PB0CR            0xFC0DA000
203
204 /* Memory Bank 1 (NVRAM) initializatio */
205 #define CONFIG_SYS_EBC_PB1AP            0x92015480
206 /* BAS=0xFF8,BS=4MB,BU=R/W,BW=8bit  */
207 #define CONFIG_SYS_EBC_PB1CR            0x7f318000
208
209 /* Memory Bank 2 (FPGA) initialization */
210 #define CONFIG_SYS_FPGA0_BASE           0x7f100000
211 #define CONFIG_SYS_EBC_PB2AP            0x02025080
212 /* BAS=0x7f1,BS=1MB,BU=R/W,BW=16bit */
213 #define CONFIG_SYS_EBC_PB2CR            0x7f11a000
214
215 #define CONFIG_SYS_FPGA_BASE(k)         CONFIG_SYS_FPGA0_BASE
216 #define CONFIG_SYS_FPGA_DONE(k)         0x0010
217
218 #define CONFIG_SYS_FPGA_COUNT           1
219
220 #define CONFIG_SYS_FPGA_PTR \
221         { (struct ihs_fpga *)CONFIG_SYS_FPGA0_BASE }
222
223 #define CONFIG_SYS_FPGA_COMMON
224
225 /* Memory Bank 3 (Latches) initialization */
226 #define CONFIG_SYS_LATCH_BASE           0x7f200000
227 #define CONFIG_SYS_EBC_PB3AP            0xa2015480
228 /* BAS=0x7f2,BS=1MB,BU=R/W,BW=16bit */
229 #define CONFIG_SYS_EBC_PB3CR            0x7f21a000
230
231 #define CONFIG_SYS_LATCH0_RESET         0xffff
232 #define CONFIG_SYS_LATCH0_BOOT          0xffff
233 #define CONFIG_SYS_LATCH1_RESET         0xffbf
234 #define CONFIG_SYS_LATCH1_BOOT          0xffff
235
236 #endif  /* __CONFIG_H */