Merge branch 'master' of git://git.denx.de/u-boot-fdt
[platform/kernel/u-boot.git] / include / configs / innokom.h
1 /*
2  * (C) Copyright 2000, 2001, 2002
3  * Robert Schwebel, Pengutronix, r.schwebel@pengutronix.de.
4  *
5  * Configuration for the Auerswald Innokom CPU board.
6  *
7  * See file CREDITS for list of people who contributed to this
8  * project.
9  *
10  * This program is free software; you can redistribute it and/or
11  * modify it under the terms of the GNU General Public License as
12  * published by the Free Software Foundation; either version 2 of
13  * the License, or (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
23  * MA 02111-1307 USA
24  */
25
26 /*
27  * include/configs/innokom.h - configuration options, board specific
28  */
29
30 #ifndef __CONFIG_H
31 #define __CONFIG_H
32
33 /*
34  * High Level Configuration Options
35  * (easy to change)
36  */
37 #define CONFIG_PXA250           1       /* This is an PXA250 CPU            */
38 #define CONFIG_INNOKOM          1       /* on an Auerswald Innokom board    */
39
40 #undef CONFIG_USE_IRQ                   /* we don't need IRQ/FIQ stuff      */
41                                         /* for timer/console/ethernet       */
42 /*
43  * Hardware drivers
44  */
45
46 /*
47  * select serial console configuration
48  */
49 #define CONFIG_FFUART           1       /* we use FFUART on CSB226 */
50
51 /* allow to overwrite serial and ethaddr */
52 #define CONFIG_ENV_OVERWRITE
53
54 #define CONFIG_BAUDRATE         19200
55 #define CONFIG_MISC_INIT_R      1       /* we have a misc_init_r() function */
56
57
58 /*
59  * BOOTP options
60  */
61 #define CONFIG_BOOTP_BOOTFILESIZE
62 #define CONFIG_BOOTP_BOOTPATH
63 #define CONFIG_BOOTP_GATEWAY
64 #define CONFIG_BOOTP_HOSTNAME
65
66
67 /*
68  * Command line configuration.
69  */
70
71 #define CONFIG_CMD_ASKENV
72 #define CONFIG_CMD_BDI
73 #define CONFIG_CMD_CACHE
74 #define CONFIG_CMD_DHCP
75 #define CONFIG_CMD_ECHO
76 #define CONFIG_CMD_SAVEENV
77 #define CONFIG_CMD_FLASH
78 #define CONFIG_CMD_I2C
79 #define CONFIG_CMD_IMI
80 #define CONFIG_CMD_LOADB
81 #define CONFIG_CMD_MEMORY
82 #define CONFIG_CMD_NET
83 #define CONFIG_CMD_RUN
84
85
86 #define CONFIG_BOOTDELAY        3
87 /* #define CONFIG_BOOTARGS      "root=/dev/nfs ip=bootp console=ttyS0,19200" */
88 #define CONFIG_BOOTARGS         "console=ttyS0,19200"
89 #define CONFIG_ETHADDR          FF:FF:FF:FF:FF:FF
90 #define CONFIG_NETMASK          255.255.255.0
91 #define CONFIG_IPADDR           192.168.1.56
92 #define CONFIG_SERVERIP         192.168.1.2
93 #define CONFIG_BOOTCOMMAND      "bootm 0x40000"
94 #define CONFIG_SHOW_BOOT_PROGRESS
95
96 #define CONFIG_CMDLINE_TAG      1
97
98 /*
99  * Miscellaneous configurable options
100  */
101
102 /*
103  * Size of malloc() pool
104  */
105 #define CONFIG_SYS_MALLOC_LEN           (256*1024)
106 #define CONFIG_SYS_GBL_DATA_SIZE        128             /* size in bytes reserved for initial data */
107
108 #define CONFIG_SYS_LONGHELP                             /* undef to save memory         */
109 #define CONFIG_SYS_PROMPT               "uboot> "       /* Monitor Command Prompt       */
110 #define CONFIG_SYS_CBSIZE               256             /* Console I/O Buffer Size      */
111 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
112 #define CONFIG_SYS_MAXARGS              16              /* max number of command args   */
113 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
114
115 #define CONFIG_SYS_MEMTEST_START        0xa0400000      /* memtest works on     */
116 #define CONFIG_SYS_MEMTEST_END         0xa0800000      /* 4 ... 8 MB in DRAM   */
117
118 #define CONFIG_SYS_LOAD_ADDR           0xa3000000      /* load kernel to this address   */
119
120 #define CONFIG_SYS_HZ                   1000
121                                                 /* RS: the oscillator is actually 3680130?? */
122
123 #define CONFIG_SYS_CPUSPEED            0x141           /* set core clock to 200/200/100 MHz */
124                                                 /* 0101000001 */
125                                                 /*      ^^^^^ Memory Speed 99.53 MHz         */
126                                                 /*    ^^      Run Mode Speed = 2x Mem Speed  */
127                                                 /* ^^         Turbo Mode Sp. = 1x Run M. Sp. */
128
129 #define CONFIG_SYS_MONITOR_LEN          0x20000         /* 128 KiB */
130
131                                                 /* valid baudrates */
132 #define CONFIG_SYS_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
133
134 /*
135  * I2C bus
136  */
137 #define CONFIG_HARD_I2C                 1
138 #define CONFIG_SYS_I2C_SPEED                    50000
139 #define CONFIG_SYS_I2C_SLAVE                    0xfe
140
141 #define CONFIG_ENV_IS_IN_EEPROM         1
142
143 #define CONFIG_ENV_OFFSET                       0x00    /* environment starts here  */
144 #define CONFIG_ENV_SIZE                 1024    /* 1 KiB                    */
145 #define CONFIG_SYS_I2C_EEPROM_ADDR              0x50    /* A0 = 0 (hardwired)       */
146 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       5       /* 5 bits = 32 octets       */
147 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   15      /* between stop and start   */
148 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN          2       /* length of address        */
149 #define CONFIG_SYS_EEPROM_SIZE                  4096    /* size in bytes            */
150 #define CONFIG_SYS_I2C_INIT_BOARD               1       /* board has it's own init  */
151
152 /*
153  * SMSC91C111 Network Card
154  */
155 #define CONFIG_DRIVER_SMC91111          1
156 #define CONFIG_SMC91111_BASE            0x14000000 /* chip select 5         */
157 #undef  CONFIG_SMC_USE_32_BIT                      /* 16 bit bus access     */
158 #undef  CONFIG_SMC_91111_EXT_PHY                   /* we use internal phy   */
159 #define CONFIG_SMC_AUTONEG_TIMEOUT      10         /* timeout 10 seconds    */
160 #undef  CONFIG_SHOW_ACTIVITY
161 #define CONFIG_NET_RETRY_COUNT          10         /* # of retries          */
162
163 /*
164  * Stack sizes
165  *
166  * The stack sizes are set up in start.S using the settings below
167  */
168 #define CONFIG_STACKSIZE        (128*1024)      /* regular stack */
169 #ifdef  CONFIG_USE_IRQ
170 #define CONFIG_STACKSIZE_IRQ    (4*1024)        /* IRQ stack */
171 #define CONFIG_STACKSIZE_FIQ    (4*1024)        /* FIQ stack */
172 #endif
173
174 /*
175  * Physical Memory Map
176  */
177 #define CONFIG_NR_DRAM_BANKS    1               /* we have 1 bank of DRAM   */
178 #define PHYS_SDRAM_1            0xa0000000      /* SDRAM Bank #1            */
179 #define PHYS_SDRAM_1_SIZE       0x04000000      /* 64 MB                    */
180
181 #define PHYS_FLASH_1            0x00000000      /* Flash Bank #1            */
182 #define PHYS_FLASH_SIZE         0x01000000      /* 16 MB                    */
183
184 #define CONFIG_SYS_DRAM_BASE            0xa0000000      /* RAM starts here          */
185 #define CONFIG_SYS_DRAM_SIZE            0x04000000
186
187 #define CONFIG_SYS_FLASH_BASE          PHYS_FLASH_1
188
189 /*
190  * JFFS2 partitions
191  *
192  */
193 /* development flash */
194 #define CONFIG_MTD_INNOKOM_16MB 1
195 #undef CONFIG_MTD_INNOKOM_64MB
196
197 /* production flash */
198 /*
199 #define CONFIG_MTD_INNOKOM_64MB 1
200 #undef CONFIG_MTD_INNOKOM_16MB
201 */
202
203 /* No command line, one static partition, whole device */
204 #undef CONFIG_CMD_MTDPARTS
205 #define CONFIG_JFFS2_DEV                "nor0"
206 #define CONFIG_JFFS2_PART_SIZE          0xFFFFFFFF
207 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
208
209 /* mtdparts command line support */
210 /* Note: fake mtd_id used, no linux mtd map file */
211 /*
212 #define CONFIG_CMD_MTDPARTS
213 #define MTDIDS_DEFAULT          "nor0=innokom-0"
214 */
215
216 /* development flash */
217 /*
218 #define MTDPARTS_DEFAULT        "mtdparts=innokom-0:256k(uboot),768k(kernel),8m(user),7m(data)"
219 */
220
221 /* production flash */
222 /*
223 #define MTDPARTS_DEFAULT        "mtdparts=innokom-0:256k(uboot),768k(kernel),16256k(user1),16256k(user2),32m(data)"
224 */
225
226 /*
227  * GPIO settings
228  *
229  * GP15 == nCS1      is 1
230  * GP24 == SFRM      is 1
231  * GP25 == TXD       is 1
232  * GP33 == nCS5      is 1
233  * GP39 == FFTXD     is 1
234  * GP41 == RTS       is 1
235  * GP47 == TXD       is 1
236  * GP49 == nPWE      is 1
237  * GP62 == LED_B     is 1
238  * GP63 == TDM_OE    is 1
239  * GP78 == nCS2      is 1
240  * GP79 == nCS3      is 1
241  * GP80 == nCS4      is 1
242  */
243 #define CONFIG_SYS_GPSR0_VAL       0x03008000
244 #define CONFIG_SYS_GPSR1_VAL       0xC0028282
245 #define CONFIG_SYS_GPSR2_VAL       0x0001C000
246
247 /* GP02 == DON_RST   is 0
248  * GP23 == SCLK      is 0
249  * GP45 == USB_ACT   is 0
250  * GP60 == PLLEN     is 0
251  * GP61 == LED_A     is 0
252  * GP73 == SWUPD_LED is 0
253  */
254 #define CONFIG_SYS_GPCR0_VAL       0x00800004
255 #define CONFIG_SYS_GPCR1_VAL       0x30002000
256 #define CONFIG_SYS_GPCR2_VAL       0x00000100
257
258 /* GP00 == DON_READY is input
259  * GP01 == DON_OK    is input
260  * GP02 == DON_RST   is output
261  * GP03 == RESET_IND is input
262  * GP07 == RES11     is input
263  * GP09 == RES12     is input
264  * GP11 == SWUPDATE  is input
265  * GP14 == nPOWEROK  is input
266  * GP15 == nCS1      is output
267  * GP17 == RES22     is input
268  * GP18 == RDY       is input
269  * GP23 == SCLK      is output
270  * GP24 == SFRM      is output
271  * GP25 == TXD       is output
272  * GP26 == RXD       is input
273  * GP32 == RES21     is input
274  * GP33 == nCS5      is output
275  * GP34 == FFRXD     is input
276  * GP35 == CTS       is input
277  * GP39 == FFTXD     is output
278  * GP41 == RTS       is output
279  * GP42 == USB_OK    is input
280  * GP45 == USB_ACT   is output
281  * GP46 == RXD       is input
282  * GP47 == TXD       is output
283  * GP49 == nPWE      is output
284  * GP58 == nCPUBUSINT is input
285  * GP59 == LANINT    is input
286  * GP60 == PLLEN     is output
287  * GP61 == LED_A     is output
288  * GP62 == LED_B     is output
289  * GP63 == TDM_OE    is output
290  * GP64 == nDSPINT   is input
291  * GP65 == STRAP0    is input
292  * GP67 == STRAP1    is input
293  * GP69 == STRAP2    is input
294  * GP70 == STRAP3    is input
295  * GP71 == STRAP4    is input
296  * GP73 == SWUPD_LED is output
297  * GP78 == nCS2      is output
298  * GP79 == nCS3      is output
299  * GP80 == nCS4      is output
300  */
301 #define CONFIG_SYS_GPDR0_VAL       0x03808004
302 #define CONFIG_SYS_GPDR1_VAL       0xF002A282
303 #define CONFIG_SYS_GPDR2_VAL       0x0001C200
304
305 /* GP15 == nCS1  is AF10
306  * GP18 == RDY   is AF01
307  * GP23 == SCLK  is AF10
308  * GP24 == SFRM  is AF10
309  * GP25 == TXD   is AF10
310  * GP26 == RXD   is AF01
311  * GP33 == nCS5  is AF10
312  * GP34 == FFRXD is AF01
313  * GP35 == CTS   is AF01
314  * GP39 == FFTXD is AF10
315  * GP41 == RTS   is AF10
316  * GP46 == RXD   is AF10
317  * GP47 == TXD   is AF01
318  * GP49 == nPWE  is AF10
319  * GP78 == nCS2  is AF10
320  * GP79 == nCS3  is AF10
321  * GP80 == nCS4  is AF10
322  */
323 #define CONFIG_SYS_GAFR0_L_VAL     0x80000000
324 #define CONFIG_SYS_GAFR0_U_VAL     0x001A8010
325 #define CONFIG_SYS_GAFR1_L_VAL     0x60088058
326 #define CONFIG_SYS_GAFR1_U_VAL     0x00000008
327 #define CONFIG_SYS_GAFR2_L_VAL     0xA0000000
328 #define CONFIG_SYS_GAFR2_U_VAL     0x00000002
329
330
331 /* FIXME: set GPIO_RER/FER */
332
333 /* RDH = 1
334  * PH  = 1
335  * VFS = 1
336  * BFS = 1
337  * SSS = 1
338  */
339 #define CONFIG_SYS_PSSR_VAL             0x37
340
341 /*
342  * Memory settings
343  *
344  * This is the configuration for nCS0/1 -> flash banks
345  * configuration for nCS1:
346  * [31]    0    - Slower Device
347  * [30:28] 010  - CS deselect to CS time: 2*(2*MemClk) = 40 ns
348  * [27:24] 0101 - Address to data valid in bursts: (5+1)*MemClk = 60 ns
349  * [23:20] 1011 - " for first access: (11+2)*MemClk = 130 ns
350  * [19]    1    - 16 Bit bus width
351  * [18:16] 000  - nonburst RAM or FLASH
352  * configuration for nCS0:
353  * [15]    0    - Slower Device
354  * [14:12] 010  - CS deselect to CS time: 2*(2*MemClk) = 40 ns
355  * [11:08] 0101 - Address to data valid in bursts: (5+1)*MemClk = 60 ns
356  * [07:04] 1011 - " for first access: (11+2)*MemClk = 130 ns
357  * [03]    1    - 16 Bit bus width
358  * [02:00] 000  - nonburst RAM or FLASH
359  */
360 #define CONFIG_SYS_MSC0_VAL             0x25b825b8 /* flash banks                   */
361
362 /* This is the configuration for nCS2/3 -> TDM-Switch, DSP
363  * configuration for nCS3: DSP
364  * [31]    0    - Slower Device
365  * [30:28] 001  - RRR3: CS deselect to CS time: 1*(2*MemClk) = 20 ns
366  * [27:24] 0010 - RDN3: Address to data valid in bursts: (2+1)*MemClk = 30 ns
367  * [23:20] 0011 - RDF3: Address for first access: (3+1)*MemClk = 40 ns
368  * [19]    1    - 16 Bit bus width
369  * [18:16] 100  - variable latency I/O
370  * configuration for nCS2: TDM-Switch
371  * [15]    0    - Slower Device
372  * [14:12] 101  - RRR2: CS deselect to CS time: 5*(2*MemClk) = 100 ns
373  * [11:08] 1001 - RDN2: Address to data valid in bursts: (9+1)*MemClk = 100 ns
374  * [07:04] 0011 - RDF2: Address for first access: (3+1)*MemClk = 40 ns
375  * [03]    1    - 16 Bit bus width
376  * [02:00] 100  - variable latency I/O
377  */
378 #define CONFIG_SYS_MSC1_VAL             0x123C593C /* TDM switch, DSP               */
379
380 /* This is the configuration for nCS4/5 -> ExtBus, LAN Controller
381  *
382  * configuration for nCS5: LAN Controller
383  * [31]    0    - Slower Device
384  * [30:28] 001  - RRR5: CS deselect to CS time: 1*(2*MemClk) = 20 ns
385  * [27:24] 0010 - RDN5: Address to data valid in bursts: (2+1)*MemClk = 30 ns
386  * [23:20] 0011 - RDF5: Address for first access: (3+1)*MemClk = 40 ns
387  * [19]    1    - 16 Bit bus width
388  * [18:16] 100  - variable latency I/O
389  * configuration for nCS4: ExtBus
390  * [15]    0    - Slower Device
391  * [14:12] 110  - RRR4: CS deselect to CS time: 6*(2*MemClk) = 120 ns
392  * [11:08] 1100 - RDN4: Address to data valid in bursts: (12+1)*MemClk = 130 ns
393  * [07:04] 1101 - RDF4: Address for first access: 13->(15+1)*MemClk = 160 ns
394  * [03]    1    - 16 Bit bus width
395  * [02:00] 100  - variable latency I/O
396  */
397 #define CONFIG_SYS_MSC2_VAL             0x123C6CDC /* extra bus, LAN controller     */
398
399 /* MDCNFG: SDRAM Configuration Register
400  *
401  * [31:29]   000 - reserved
402  * [28]      0   - no SA1111 compatiblity mode
403  * [27]      0   - latch return data with return clock
404  * [26]      0   - alternate addressing for pair 2/3
405  * [25:24]   00  - timings
406  * [23]      0   - internal banks in lower partition 2/3 (not used)
407  * [22:21]   00  - row address bits for partition 2/3 (not used)
408  * [20:19]   00  - column address bits for partition 2/3 (not used)
409  * [18]      0   - SDRAM partition 2/3 width is 32 bit
410  * [17]      0   - SDRAM partition 3 disabled
411  * [16]      0   - SDRAM partition 2 disabled
412  * [15:13]   000 - reserved
413  * [12]      1   - SA1111 compatiblity mode
414  * [11]      1   - latch return data with return clock
415  * [10]      0   - no alternate addressing for pair 0/1
416  * [09:08]   01  - tRP=2*MemClk CL=2 tRCD=2*MemClk tRAS=5*MemClk tRC=8*MemClk
417  * [7]       1   - 4 internal banks in lower partition pair
418  * [06:05]   10  - 13 row address bits for partition 0/1
419  * [04:03]   01  - 9 column address bits for partition 0/1
420  * [02]      0   - SDRAM partition 0/1 width is 32 bit
421  * [01]      0   - disable SDRAM partition 1
422  * [00]      1   - enable  SDRAM partition 0
423  */
424 /* use the configuration above but disable partition 0 */
425 #define CONFIG_SYS_MDCNFG_VAL           0x000019c8
426
427 /* MDREFR: SDRAM Refresh Control Register
428  *
429  * [32:26] 0     - reserved
430  * [25]    0     - K2FREE: not free running
431  * [24]    0     - K1FREE: not free running
432  * [23]    1     - K0FREE: not free running
433  * [22]    0     - SLFRSH: self refresh disabled
434  * [21]    0     - reserved
435  * [20]    0     - APD: no auto power down
436  * [19]    0     - K2DB2: SDCLK2 is MemClk
437  * [18]    0     - K2RUN: disable SDCLK2
438  * [17]    0     - K1DB2: SDCLK1 is MemClk
439  * [16]    1     - K1RUN: enable SDCLK1
440  * [15]    1     - E1PIN: SDRAM clock enable
441  * [14]    1     - K0DB2: SDCLK0 is MemClk
442  * [13]    0     - K0RUN: disable SDCLK0
443  * [12]    1     - E0PIN: disable SDCKE0
444  * [11:00] 000000011000 - (64ms/8192)*MemClkFreq/32 = 24
445  */
446 #define CONFIG_SYS_MDREFR_VAL           0x0081D018
447
448 /* MDMRS: Mode Register Set Configuration Register
449  *
450  * [31]      0       - reserved
451  * [30:23]   00000000- MDMRS2: SDRAM2/3 MRS Value. (not used)
452  * [22:20]   000     - MDCL2:  SDRAM2/3 Cas Latency.  (not used)
453  * [19]      0       - MDADD2: SDRAM2/3 burst Type. Fixed to sequential.  (not used)
454  * [18:16]   010     - MDBL2:  SDRAM2/3 burst Length. Fixed to 4.  (not used)
455  * [15]      0       - reserved
456  * [14:07]   00000000- MDMRS0: SDRAM0/1 MRS Value.
457  * [06:04]   010     - MDCL0:  SDRAM0/1 Cas Latency.
458  * [03]      0       - MDADD0: SDRAM0/1 burst Type. Fixed to sequential.
459  * [02:00]   010     - MDBL0:  SDRAM0/1 burst Length. Fixed to 4.
460  */
461 #define CONFIG_SYS_MDMRS_VAL            0x00020022
462
463 /*
464  * PCMCIA and CF Interfaces
465  */
466 #define CONFIG_SYS_MECR_VAL             0x00000000
467 #define CONFIG_SYS_MCMEM0_VAL           0x00000000
468 #define CONFIG_SYS_MCMEM1_VAL           0x00000000
469 #define CONFIG_SYS_MCATT0_VAL           0x00000000
470 #define CONFIG_SYS_MCATT1_VAL           0x00000000
471 #define CONFIG_SYS_MCIO0_VAL            0x00000000
472 #define CONFIG_SYS_MCIO1_VAL            0x00000000
473
474 /*
475 #define CSB226_USER_LED0        0x00000008
476 #define CSB226_USER_LED1        0x00000010
477 #define CSB226_USER_LED2        0x00000020
478 */
479
480 /*
481  * FLASH and environment organization
482  */
483 #define CONFIG_SYS_MAX_FLASH_BANKS     1        /* max number of memory banks       */
484 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* max number of sect. on one chip  */
485
486 /* timeout values are in ticks */
487 #define CONFIG_SYS_FLASH_ERASE_TOUT    (2*CONFIG_SYS_HZ) /* Timeout for Flash Erase       */
488 #define CONFIG_SYS_FLASH_WRITE_TOUT    (2*CONFIG_SYS_HZ) /* Timeout for Flash Write       */
489
490 #endif  /* __CONFIG_H */