mx6qsabrelite: add i2c multi-bus support
[platform/kernel/u-boot.git] / include / configs / hermes.h
1 /*
2  * (C) Copyright 2000
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_MPC860           1       /* This is a MPC860T CPU        */
37 #define CONFIG_HERMES           1       /* ...on a HERMES-PRO board     */
38
39 #define CONFIG_SYS_TEXT_BASE    0xFE000000
40
41 #define CONFIG_8xx_CONS_SMC1    1       /* Console is on SMC1           */
42 #undef  CONFIG_8xx_CONS_SMC2
43 #undef  CONFIG_8xx_CONS_NONE
44 #define CONFIG_BAUDRATE         9600
45 #if 0
46 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled            */
47 #else
48 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
49 #endif
50
51 #define CONFIG_CLOCKS_IN_MHZ    1       /* clocks passsed to Linux in MHz */
52
53 #define CONFIG_BOARD_TYPES      1       /* support board types          */
54
55 #define CONFIG_SHOW_BOOT_PROGRESS 1     /* Show boot progress on LEDs   */
56
57 #undef  CONFIG_BOOTARGS
58 #define CONFIG_BOOTCOMMAND                                                      \
59         "bootp; "                                                               \
60         "setenv bootargs root=/dev/nfs rw nfsroot=${serverip}:${rootpath} "     \
61         "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off; "   \
62         "bootm"
63
64 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
65 #undef  CONFIG_SYS_LOADS_BAUD_CHANGE            /* don't allow baudrate change  */
66
67 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
68
69
70 /*
71  * Command line configuration.
72  */
73 #include <config_cmd_default.h>
74
75
76 /*
77  * BOOTP options
78  */
79 #define CONFIG_BOOTP_SUBNETMASK
80 #define CONFIG_BOOTP_GATEWAY
81 #define CONFIG_BOOTP_HOSTNAME
82 #define CONFIG_BOOTP_BOOTPATH
83
84
85 /*
86  * Miscellaneous configurable options
87  */
88 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
89 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt       */
90 #if defined(CONFIG_CMD_KGDB)
91 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
92 #else
93 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
94 #endif
95 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
96 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
97 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
98
99 #define CONFIG_SYS_MEMTEST_START        0x00100000      /* memtest works on     */
100 #define CONFIG_SYS_MEMTEST_END          0x00F00000      /* 1 ... 15MB in DRAM   */
101
102 #define CONFIG_SYS_LOAD_ADDR            0x00100000      /* default load address */
103
104 #define CONFIG_SYS_PIO_MODE             0       /* IDE interface in PIO Mode 0  */
105
106 #define CONFIG_SYS_HZ                   1000    /* decrementer freq: 1 ms ticks */
107
108 #define CONFIG_SYS_ALLOC_DPRAM          1       /* use allocation routines      */
109 /*
110  * Low Level Configuration Settings
111  * (address mappings, register initial values, etc.)
112  * You should know what you are doing if you make changes here.
113  */
114 /*-----------------------------------------------------------------------
115  * Internal Memory Mapped Register
116  */
117 #define CONFIG_SYS_IMMR         0xFF000000      /* Non-Standard value!  */
118
119 /*-----------------------------------------------------------------------
120  * Definitions for initial stack pointer and data area (in DPRAM)
121  */
122 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_IMMR
123 #define CONFIG_SYS_INIT_RAM_SIZE        0x2F00  /* Size of used area in DPRAM   */
124 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
125 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
126
127 /*-----------------------------------------------------------------------
128  * Start addresses for the final memory configuration
129  * (Set up by the startup code)
130  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
131  */
132 #define CONFIG_SYS_SDRAM_BASE           0x00000000
133 #define CONFIG_SYS_FLASH_BASE           0xFE000000
134 #ifdef  DEBUG
135 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor   */
136 #else
137 #define CONFIG_SYS_MONITOR_LEN          (128 << 10)     /* Reserve 128 kB for Monitor   */
138 #endif
139 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
140 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* Reserve 128 kB for malloc()  */
141
142 /*
143  * For booting Linux, the board info and command line data
144  * have to be in the first 8 MB of memory, since this is
145  * the maximum mapped by the Linux kernel during initialization.
146  */
147 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
148 /*-----------------------------------------------------------------------
149  * FLASH organization
150  */
151 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
152 #define CONFIG_SYS_MAX_FLASH_SECT       124     /* max number of sectors on one chip    */
153
154 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
155 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
156
157 #define CONFIG_ENV_IS_IN_FLASH  1
158 #define CONFIG_ENV_OFFSET               0x4000  /*   Offset   of Environment Sector     */
159 #define CONFIG_ENV_SIZE         0x2000  /* Total Size of Environment Sector     */
160 /*-----------------------------------------------------------------------
161  * Cache Configuration
162  */
163 #define CONFIG_SYS_CACHELINE_SIZE       16      /* For all MPC8xx CPUs                  */
164 #if defined(CONFIG_CMD_KGDB)
165 #define CONFIG_SYS_CACHELINE_SHIFT      4       /* log base 2 of the above value        */
166 #endif
167
168 /*-----------------------------------------------------------------------
169  * SYPCR - System Protection Control                            11-9
170  * SYPCR can only be written once after reset!
171  *-----------------------------------------------------------------------
172  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
173  * +0x0004
174  */
175 #if defined(CONFIG_WATCHDOG)
176 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
177                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
178 #else
179 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
180 #endif
181
182 /*-----------------------------------------------------------------------
183  * SIUMCR - SIU Module Configuration                            11-6
184  *-----------------------------------------------------------------------
185  * +0x0000 => 0x000000C0
186  */
187 #define CONFIG_SYS_SIUMCR       0
188
189 /*-----------------------------------------------------------------------
190  * TBSCR - Time Base Status and Control                         11-26
191  *-----------------------------------------------------------------------
192  * Clear Reference Interrupt Status, Timebase freezing enabled
193  * +0x0200 => 0x00C2
194  */
195 #define CONFIG_SYS_TBSCR        (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
196
197 /*-----------------------------------------------------------------------
198  * PISCR - Periodic Interrupt Status and Control                11-31
199  *-----------------------------------------------------------------------
200  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
201  * +0x0240 => 0x0082
202  */
203 #define CONFIG_SYS_PISCR        (PISCR_PS | PISCR_PITF)
204
205 /*-----------------------------------------------------------------------
206  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
207  *-----------------------------------------------------------------------
208  * Reset PLL lock status sticky bit, timer expired status bit and timer
209  * interrupt status bit, set PLL multiplication factor !
210  */
211 /* +0x0286 => 0x00B0D0C0 */
212 #define CONFIG_SYS_PLPRCR                                                       \
213                 (       (11 << PLPRCR_MF_SHIFT) |                       \
214                         PLPRCR_SPLSS | PLPRCR_TEXPS | PLPRCR_TMIST |    \
215                         /*PLPRCR_CSRC|*/ PLPRCR_LPM_NORMAL |            \
216                         PLPRCR_CSR   | PLPRCR_LOLRE /*|PLPRCR_FIOPD*/   \
217                 )
218
219 /*-----------------------------------------------------------------------
220  * SCCR - System Clock and reset Control Register               15-27
221  *-----------------------------------------------------------------------
222  * Set clock output, timebase and RTC source and divider,
223  * power management and some other internal clocks
224  */
225 #define SCCR_MASK       SCCR_EBDF11
226 /* +0x0282 => 0x03800000 */
227 #define CONFIG_SYS_SCCR (SCCR_COM00     |   SCCR_TBS      |     \
228                          SCCR_RTDIV     |   SCCR_RTSEL    |     \
229                          /*SCCR_CRQEN|*/  /*SCCR_PRQEN|*/       \
230                          SCCR_EBDF00    |   SCCR_DFSYNC00 |     \
231                          SCCR_DFBRG00   |   SCCR_DFNL000  |     \
232                          SCCR_DFNH000)
233
234 /*-----------------------------------------------------------------------
235  * RTCSC - Real-Time Clock Status and Control Register          11-27
236  *-----------------------------------------------------------------------
237  */
238 /* +0x0220 => 0x00C3 */
239 #define CONFIG_SYS_RTCSC        (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)
240
241
242 /*-----------------------------------------------------------------------
243  * RCCR - RISC Controller Configuration Register                19-4
244  *-----------------------------------------------------------------------
245  */
246 /* +0x09C4 => TIMEP=1 */
247 #define CONFIG_SYS_RCCR 0x0100
248
249 /*-----------------------------------------------------------------------
250  * RMDS - RISC Microcode Development Support Control Register
251  *-----------------------------------------------------------------------
252  */
253 #define CONFIG_SYS_RMDS 0
254
255 /*-----------------------------------------------------------------------
256  *
257  *-----------------------------------------------------------------------
258  *
259  */
260 #define CONFIG_SYS_DER  0
261
262 /*
263  * Init Memory Controller:
264  *
265  * BR0 and OR0 (FLASH)
266  */
267
268 #define FLASH_BASE0_PRELIM      0xFE000000      /* FLASH bank #0        */
269
270 /* used to re-map FLASH
271  * restrict access enough to keep SRAM working (if any)
272  * but not too much to meddle with FLASH accesses
273  */
274 /* allow for max 4 MB of Flash */
275 #define CONFIG_SYS_REMAP_OR_AM          0xFFC00000      /* OR addr mask */
276 #define CONFIG_SYS_PRELIM_OR_AM 0xFFC00000      /* OR addr mask */
277
278 /* FLASH timing: ACS = 11, TRLX = 1, CSNT = 1, SCY = 5, EHTR = 0        */
279 #define CONFIG_SYS_OR_TIMING_FLASH      ( OR_CSNT_SAM | /*OR_ACS_DIV4 |*/ OR_BI | \
280                                  OR_SCY_5_CLK | OR_TRLX)
281
282 #define CONFIG_SYS_OR0_REMAP    (CONFIG_SYS_REMAP_OR_AM  | CONFIG_SYS_OR_TIMING_FLASH)
283 #define CONFIG_SYS_OR0_PRELIM   (CONFIG_SYS_PRELIM_OR_AM | CONFIG_SYS_OR_TIMING_FLASH)
284 /* 8 bit, bank valid */
285 #define CONFIG_SYS_BR0_PRELIM   ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_PS_8 | BR_V )
286
287 /*
288  * BR1/OR1 - SDRAM
289  *
290  * Multiplexed addresses, GPL5 output to GPL5_A (don't care)
291  */
292 #define SDRAM_BASE_PRELIM       0x00000000      /* SDRAM bank */
293 #define SDRAM_PRELIM_OR_AM      0xF8000000      /* map max. 128 MB */
294 #define SDRAM_TIMING            0x00000A00      /* SDRAM-Timing */
295
296 #define SDRAM_MAX_SIZE          0x04000000      /* max 64 MB SDRAM */
297
298 #define CONFIG_SYS_OR1_PRELIM   (SDRAM_PRELIM_OR_AM | SDRAM_TIMING )
299 #define CONFIG_SYS_BR1_PRELIM   ((SDRAM_BASE_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
300
301 /*
302  * BR2/OR2 - HPRO2: PEB2256   @ 0xE0000000, 8 Bit wide
303  */
304 #define HPRO2_BASE              0xE0000000
305 #define HPRO2_OR_AM             0xFFFF8000
306 #define HPRO2_TIMING            0x00000934
307
308 #define CONFIG_SYS_OR2 (HPRO2_OR_AM | HPRO2_TIMING)
309 #define CONFIG_SYS_BR2  ((HPRO2_BASE & BR_BA_MSK) | BR_PS_8 | BR_V )
310
311 /*
312  * BR3/OR3: not used
313  * BR4/OR4: not used
314  * BR5/OR5: not used
315  * BR6/OR6: not used
316  * BR7/OR7: not used
317  */
318
319 /*
320  * MAMR settings for SDRAM
321  */
322
323 /* periodic timer for refresh */
324 #define CONFIG_SYS_MAMR_PTA     97              /* start with divider for 100 MHz       */
325
326 /* 8 column SDRAM */
327 #define CONFIG_SYS_MAMR_8COL    ((CONFIG_SYS_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE       |   \
328                          MAMR_AMA_TYPE_0 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A11 |   \
329                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
330 /* 9 column SDRAM */
331 #define CONFIG_SYS_MAMR_9COL    ((CONFIG_SYS_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE       |   \
332                          MAMR_AMA_TYPE_1 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A10 |   \
333                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
334 #endif  /* __CONFIG_H */