m68k: Stop using CONFIG_SYS_GBL_DATA_OFFSET
[platform/kernel/u-boot.git] / include / configs / exynos78x0-common.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Configuration settings for the EXYNOS 78x0 based boards.
4  *
5  * Copyright (c) 2020 Dzmitry Sankouski (dsankouski@gmail.com)
6  * based on include/exynos7420-common.h
7  * Copyright (C) 2016 Samsung Electronics
8  * Thomas Abraham <thomas.ab@samsung.com>
9  */
10
11 #ifndef __CONFIG_EXYNOS78x0_COMMON_H
12 #define __CONFIG_EXYNOS78x0_COMMON_H
13
14 /* High Level Configuration Options */
15 #define CONFIG_SAMSUNG                  /* in a SAMSUNG core */
16 #define CONFIG_S5P
17
18 #include <asm/arch/cpu.h>               /* get chip and board defs */
19 #include <linux/sizes.h>
20
21 /* Miscellaneous configurable options */
22
23 #define CPU_RELEASE_ADDR                secondary_boot_addr
24
25 #define CONFIG_SYS_BAUDRATE_TABLE \
26         {9600, 19200, 38400, 57600, 115200, 230400, 460800, 921600}
27
28 #define CONFIG_SYS_SDRAM_BASE           0x40000000
29 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_TEXT_BASE + SZ_2M - GENERATED_GBL_DATA_SIZE)
30 #define CONFIG_SYS_BOOTM_LEN    SZ_32M
31 /* DRAM Memory Banks */
32 #define SDRAM_BANK_SIZE         (256UL << 20UL) /* 256 MB */
33 #define PHYS_SDRAM_1            CONFIG_SYS_SDRAM_BASE
34 #define PHYS_SDRAM_1_SIZE       SDRAM_BANK_SIZE
35 #define PHYS_SDRAM_2            (CONFIG_SYS_SDRAM_BASE + SDRAM_BANK_SIZE)
36 #define PHYS_SDRAM_2_SIZE       SDRAM_BANK_SIZE
37 #define PHYS_SDRAM_3            (CONFIG_SYS_SDRAM_BASE + (2 * SDRAM_BANK_SIZE))
38 #define PHYS_SDRAM_3_SIZE       SDRAM_BANK_SIZE
39 #define PHYS_SDRAM_4            (CONFIG_SYS_SDRAM_BASE + (3 * SDRAM_BANK_SIZE))
40 #define PHYS_SDRAM_4_SIZE       SDRAM_BANK_SIZE
41 #define PHYS_SDRAM_5            (CONFIG_SYS_SDRAM_BASE + (4 * SDRAM_BANK_SIZE))
42 #define PHYS_SDRAM_5_SIZE       SDRAM_BANK_SIZE
43 #define PHYS_SDRAM_6            (CONFIG_SYS_SDRAM_BASE + (5 * SDRAM_BANK_SIZE))
44 #define PHYS_SDRAM_6_SIZE       SDRAM_BANK_SIZE
45 #define PHYS_SDRAM_7            (CONFIG_SYS_SDRAM_BASE + (6 * SDRAM_BANK_SIZE))
46 #define PHYS_SDRAM_7_SIZE       SDRAM_BANK_SIZE
47 #define PHYS_SDRAM_8            (CONFIG_SYS_SDRAM_BASE + (7 * SDRAM_BANK_SIZE))
48 #define PHYS_SDRAM_8_SIZE       SDRAM_BANK_SIZE
49 #define PHYS_SDRAM_9            (CONFIG_SYS_SDRAM_BASE + (8 * SDRAM_BANK_SIZE))
50 #define PHYS_SDRAM_9_SIZE       SDRAM_BANK_SIZE
51 #define PHYS_SDRAM_10           (CONFIG_SYS_SDRAM_BASE + (9 * SDRAM_BANK_SIZE))
52 #define PHYS_SDRAM_10_SIZE      SDRAM_BANK_SIZE
53 #define PHYS_SDRAM_11           (CONFIG_SYS_SDRAM_BASE + (10 * SDRAM_BANK_SIZE))
54 #define PHYS_SDRAM_11_SIZE      SDRAM_BANK_SIZE
55 #define PHYS_SDRAM_12           (CONFIG_SYS_SDRAM_BASE + (11 * SDRAM_BANK_SIZE))
56 #define PHYS_SDRAM_12_SIZE      SDRAM_BANK_SIZE
57
58 #ifndef MEM_LAYOUT_ENV_SETTINGS
59 #define MEM_LAYOUT_ENV_SETTINGS \
60         "bootm_size=0x10000000\0" \
61         "bootm_low=0x40000000\0"
62 #endif
63
64 #ifndef EXYNOS_DEVICE_SETTINGS
65 #define EXYNOS_DEVICE_SETTINGS \
66         "stdin=serial\0" \
67         "stdout=serial\0" \
68         "stderr=serial\0"
69 #endif
70
71 #ifndef EXYNOS_FDTFILE_SETTING
72 #define EXYNOS_FDTFILE_SETTING
73 #endif
74
75 /* Cannot use bootdelay > 0, because timer is not working */
76 #define EXTRA_ENV_SETTINGS \
77         "bootdelay=0\0" \
78         "bootcmd=source $prevbl_initrd_start_addr:bootscript\0" \
79         EXYNOS_DEVICE_SETTINGS \
80         EXYNOS_FDTFILE_SETTING \
81         MEM_LAYOUT_ENV_SETTINGS
82
83 #define CONFIG_EXTRA_ENV_SETTINGS \
84         EXTRA_ENV_SETTINGS
85
86 #endif  /* __CONFIG_EXYNOS78x0_COMMON_H */