Convert CONFIG_PCI_GT64120 to Kconfig
[platform/kernel/u-boot.git] / include / configs / exynos5-common.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright (C) 2013 Samsung Electronics
4  *
5  * Configuration settings for the SAMSUNG EXYNOS5 board.
6  */
7
8 #ifndef __CONFIG_EXYNOS5_COMMON_H
9 #define __CONFIG_EXYNOS5_COMMON_H
10
11 #include "exynos-common.h"
12
13 /* Power Down Modes */
14 #define S5P_CHECK_SLEEP                 0x00000BAD
15 #define S5P_CHECK_DIDLE                 0xBAD00000
16 #define S5P_CHECK_LPA                   0xABAD0000
17
18 /* Offset for inform registers */
19 #define INFORM0_OFFSET                  0x800
20 #define INFORM1_OFFSET                  0x804
21 #define INFORM2_OFFSET                  0x808
22 #define INFORM3_OFFSET                  0x80c
23
24 /* select serial console configuration */
25 #define EXYNOS5_DEFAULT_UART_OFFSET     0x010000
26
27 /* MMC SPL */
28 #define COPY_BL2_FNPTR_ADDR     0x02020030
29
30 #define CONFIG_RD_LVL
31
32 #define PHYS_SDRAM_1            CONFIG_SYS_SDRAM_BASE
33 #define PHYS_SDRAM_1_SIZE       SDRAM_BANK_SIZE
34 #define PHYS_SDRAM_2            (CONFIG_SYS_SDRAM_BASE + SDRAM_BANK_SIZE)
35 #define PHYS_SDRAM_2_SIZE       SDRAM_BANK_SIZE
36 #define PHYS_SDRAM_3            (CONFIG_SYS_SDRAM_BASE + (2 * SDRAM_BANK_SIZE))
37 #define PHYS_SDRAM_3_SIZE       SDRAM_BANK_SIZE
38 #define PHYS_SDRAM_4            (CONFIG_SYS_SDRAM_BASE + (3 * SDRAM_BANK_SIZE))
39 #define PHYS_SDRAM_4_SIZE       SDRAM_BANK_SIZE
40 #define PHYS_SDRAM_5            (CONFIG_SYS_SDRAM_BASE + (4 * SDRAM_BANK_SIZE))
41 #define PHYS_SDRAM_5_SIZE       SDRAM_BANK_SIZE
42 #define PHYS_SDRAM_6            (CONFIG_SYS_SDRAM_BASE + (5 * SDRAM_BANK_SIZE))
43 #define PHYS_SDRAM_6_SIZE       SDRAM_BANK_SIZE
44 #define PHYS_SDRAM_7            (CONFIG_SYS_SDRAM_BASE + (6 * SDRAM_BANK_SIZE))
45 #define PHYS_SDRAM_7_SIZE       SDRAM_BANK_SIZE
46 #define PHYS_SDRAM_8            (CONFIG_SYS_SDRAM_BASE + (7 * SDRAM_BANK_SIZE))
47 #define PHYS_SDRAM_8_SIZE       SDRAM_BANK_SIZE
48
49 /* SPI */
50
51 /* Ethernet Controllor Driver */
52 #ifdef CONFIG_CMD_NET
53 #define CONFIG_ENV_SROM_BANK            1
54 #endif /*CONFIG_CMD_NET*/
55
56 /* Enable Time Command */
57
58 /* USB */
59
60 /* USB boot mode */
61 #define CONFIG_USB_BOOTING
62 #define EXYNOS_COPY_USB_FNPTR_ADDR      0x02020070
63 #define EXYNOS_USB_SECONDARY_BOOT       0xfeed0002
64 #define EXYNOS_IRAM_SECONDARY_BASE      0x02020018
65
66 #define BOOT_TARGET_DEVICES(func) \
67         func(MMC, mmc, 2) \
68         func(MMC, mmc, 1) \
69         func(MMC, mmc, 0) \
70         func(PXE, pxe, na) \
71         func(DHCP, dhcp, na)
72
73 #include <config_distro_bootcmd.h>
74
75 #ifndef MEM_LAYOUT_ENV_SETTINGS
76 /* 2GB RAM, bootm size of 256M, load scripts after that */
77 #define MEM_LAYOUT_ENV_SETTINGS \
78         "bootm_size=0x10000000\0" \
79         "kernel_addr_r=0x42000000\0" \
80         "fdt_addr_r=0x43000000\0" \
81         "ramdisk_addr_r=0x43300000\0" \
82         "scriptaddr=0x50000000\0" \
83         "pxefile_addr_r=0x51000000\0"
84 #endif
85
86 #ifndef EXYNOS_DEVICE_SETTINGS
87 #define EXYNOS_DEVICE_SETTINGS \
88         "stdin=serial\0" \
89         "stdout=serial\0" \
90         "stderr=serial\0"
91 #endif
92
93 #ifndef EXYNOS_FDTFILE_SETTING
94 #define EXYNOS_FDTFILE_SETTING
95 #endif
96
97 #define CONFIG_EXTRA_ENV_SETTINGS \
98         EXYNOS_DEVICE_SETTINGS \
99         EXYNOS_FDTFILE_SETTING \
100         MEM_LAYOUT_ENV_SETTINGS \
101         BOOTENV
102
103 #endif  /* __CONFIG_EXYNOS5_COMMON_H */