Merge tag 'next-20220328' of https://source.denx.de/u-boot/custodians/u-boot-video...
[platform/kernel/u-boot.git] / include / configs / ethernut5.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2011
4  * egnite GmbH <info@egnite.de>
5  *
6  * Configuation settings for Ethernut 5 with AT91SAM9XE.
7  */
8
9 #ifndef __CONFIG_H
10 #define __CONFIG_H
11
12 #include <asm/hardware.h>
13
14 /* The first stage boot loader expects u-boot running at this address. */
15
16 /* The first stage boot loader takes care of low level initialization. */
17
18 /* CPU information */
19
20 /* ARM asynchronous clock */
21 #define CONFIG_SYS_AT91_SLOW_CLOCK      32768   /* slow clock xtal */
22 #define CONFIG_SYS_AT91_MAIN_CLOCK      18432000 /* 18.432 MHz crystal */
23
24 /* 32kB internal SRAM */
25 #define CONFIG_SRAM_BASE        0x00300000 /*AT91SAM9XE_SRAM_BASE */
26 #define CONFIG_SRAM_SIZE        (32 << 10)
27 #define CONFIG_SYS_INIT_SP_ADDR (CONFIG_SRAM_BASE + CONFIG_SRAM_SIZE - \
28                                 GENERATED_GBL_DATA_SIZE)
29
30 /* 128MB SDRAM in 1 bank */
31 #define CONFIG_SYS_SDRAM_BASE           0x20000000
32 #define CONFIG_SYS_SDRAM_SIZE           (128 << 20)
33
34 /* 512kB on-chip NOR flash */
35 # define CONFIG_SYS_FLASH_BASE          0x00200000 /* AT91SAM9XE_FLASH_BASE */
36 # define CONFIG_SYS_MAX_FLASH_SECT      32
37 # define CONFIG_EFLASH_PROTSECTORS      1
38
39
40 /* bootstrap + u-boot + env + linux in dataflash on CS0 */
41
42 /* NAND flash */
43 #ifdef CONFIG_CMD_NAND
44 #define CONFIG_SYS_MAX_NAND_DEVICE      1
45 #define CONFIG_SYS_NAND_BASE            0x40000000
46 #define CONFIG_SYS_NAND_DBW_8
47 /* our ALE is AD21 */
48 #define CONFIG_SYS_NAND_MASK_ALE        (1 << 21)
49 /* our CLE is AD22 */
50 #define CONFIG_SYS_NAND_MASK_CLE        (1 << 22)
51 #define CONFIG_SYS_NAND_ENABLE_PIN      GPIO_PIN_PC(14)
52 #endif
53
54 /* JFFS2 */
55
56 /* Ethernet */
57 #define CONFIG_PHY_ID                   0
58 #define CONFIG_MACB_SEARCH_PHY
59
60 /* MMC */
61 #ifdef CONFIG_CMD_MMC
62 #define CONFIG_SYS_MMC_CD_PIN           AT91_PIO_PORTC, 8
63 #endif
64
65 /* USB */
66 #ifdef CONFIG_CMD_USB
67 #define CONFIG_USB_ATMEL
68 #define CONFIG_USB_ATMEL_CLK_SEL_PLLB
69 #define CONFIG_USB_OHCI_NEW
70 #define CONFIG_SYS_USB_OHCI_CPU_INIT
71 #define CONFIG_SYS_USB_OHCI_REGS_BASE   0x00500000
72 #define CONFIG_SYS_USB_OHCI_SLOT_NAME   "host"
73 #define CONFIG_SYS_USB_OHCI_MAX_ROOT_PORTS      2
74 #endif
75
76 /* RTC */
77 #if defined(CONFIG_CMD_DATE) || defined(CONFIG_CMD_SNTP)
78 #define CONFIG_SYS_I2C_RTC_ADDR         0x51
79 #endif
80
81 /* I2C */
82 #define CONFIG_SYS_MAX_I2C_BUS  1
83
84 #define I2C_SOFT_DECLARATIONS
85
86 #define GPIO_I2C_SCL            AT91_PIO_PORTA, 24
87 #define GPIO_I2C_SDA            AT91_PIO_PORTA, 23
88
89 #define I2C_INIT { \
90         at91_set_pio_periph(AT91_PIO_PORTA, 23, 0); \
91         at91_set_pio_multi_drive(AT91_PIO_PORTA, 23, 1); \
92         at91_set_pio_periph(AT91_PIO_PORTA, 24, 0); \
93         at91_set_pio_output(AT91_PIO_PORTA, 24, 0); \
94         at91_set_pio_multi_drive(AT91_PIO_PORTA, 24, 1); \
95 }
96
97 #define I2C_ACTIVE      at91_set_pio_output(AT91_PIO_PORTA, 23, 0)
98 #define I2C_TRISTATE    at91_set_pio_input(AT91_PIO_PORTA, 23, 0)
99 #define I2C_SCL(bit)    at91_set_pio_value(AT91_PIO_PORTA, 24, bit)
100 #define I2C_SDA(bit)    at91_set_pio_value(AT91_PIO_PORTA, 23, bit)
101 #define I2C_DELAY       udelay(100)
102 #define I2C_READ        at91_get_pio_value(AT91_PIO_PORTA, 23)
103
104 /* DHCP/BOOTP options */
105 #ifdef CONFIG_CMD_DHCP
106 #define CONFIG_SYS_AUTOLOAD     "n"
107 #endif
108
109 /* File systems */
110
111 /* Boot command */
112
113 /* Misc. u-boot settings */
114
115 #endif