edminiv2: switch to SPL
[platform/kernel/u-boot.git] / include / configs / edminiv2.h
1 /*
2  * Copyright (C) 2010 Albert ARIBAUD <albert.u.boot@aribaud.net>
3  *
4  * Based on original Kirkwood support which is
5  * (C) Copyright 2009
6  * Marvell Semiconductor <www.marvell.com>
7  * Written-by: Prafulla Wadaskar <prafulla@marvell.com>
8  *
9  * SPDX-License-Identifier:     GPL-2.0+
10  */
11
12 #ifndef _CONFIG_EDMINIV2_H
13 #define _CONFIG_EDMINIV2_H
14
15 /* general settings */
16 #define CONFIG_SYS_GENERIC_BOARD
17
18 /*
19  * SPL
20  */
21
22 #define CONFIG_SPL_FRAMEWORK
23 #define CONFIG_SPL_LIBGENERIC_SUPPORT
24 #define CONFIG_SPL_LIBCOMMON_SUPPORT
25 #define CONFIG_SPL_SERIAL_SUPPORT
26 #define CONFIG_SPL_NOR_SUPPORT
27 #define CONFIG_SPL_TEXT_BASE            0xffff0000
28 #define CONFIG_SPL_MAX_SIZE             0x0000fff0
29 #define CONFIG_SPL_STACK                0x00020000
30 #define CONFIG_SPL_BSS_START_ADDR       0x00020000
31 #define CONFIG_SPL_BSS_MAX_SIZE         0x0001ffff
32 #define CONFIG_SYS_SPL_MALLOC_START     0x00040000
33 #define CONFIG_SYS_SPL_MALLOC_SIZE      0x0001ffff
34 #define CONFIG_SPL_LDSCRIPT            "$(CPUDIR)/orion5x/u-boot-spl.lds"
35 #define CONFIG_SPL_BOARD_INIT
36 #define CONFIG_SYS_UBOOT_BASE           0xfff90000
37 #define CONFIG_SYS_UBOOT_START          0x00800000
38 #define CONFIG_SYS_TEXT_BASE            0x00800000
39
40 /*
41  * Version number information
42  */
43
44 #define CONFIG_IDENT_STRING     " EDMiniV2"
45
46 /*
47  * High Level Configuration Options (easy to change)
48  */
49
50 #define CONFIG_MARVELL          1
51 #define CONFIG_FEROCEON         1       /* CPU Core subversion */
52 #define CONFIG_88F5182          1       /* SOC Name */
53 #define CONFIG_MACH_EDMINIV2    1       /* Machine type */
54
55 #include <asm/arch/orion5x.h>
56 /*
57  * CLKs configurations
58  */
59
60 /*
61  * Board-specific values for Orion5x MPP low level init:
62  * - MPPs 12 to 15 are SATA LEDs (mode 5)
63  * - Others are GPIO/unused (mode 3 for MPP0, mode 5 for
64  *   MPP16 to MPP19, mode 0 for others
65  */
66
67 #define ORION5X_MPP0_7          0x00000003
68 #define ORION5X_MPP8_15         0x55550000
69 #define ORION5X_MPP16_23        0x00005555
70
71 /*
72  * Board-specific values for Orion5x GPIO low level init:
73  * - GPIO3 is input (RTC interrupt)
74  * - GPIO16 is Power LED control (0 = on, 1 = off)
75  * - GPIO17 is Power LED source select (0 = CPLD, 1 = GPIO16)
76  * - GPIO18 is Power Button status (0 = Released, 1 = Pressed)
77  * - GPIO19 is SATA disk power toggle (toggles on 0-to-1)
78  * - GPIO22 is SATA disk power status ()
79  * - GPIO23 is supply status for SATA disk ()
80  * - GPIO24 is supply control for board (write 1 to power off)
81  * Last GPIO is 25, further bits are supposed to be 0.
82  * Enable mask has ones for INPUT, 0 for OUTPUT.
83  * Default is LED ON, board ON :)
84  */
85
86 #define ORION5X_GPIO_OUT_ENABLE         0xfef4f0ca
87 #define ORION5X_GPIO_OUT_VALUE          0x00000000
88 #define ORION5X_GPIO_IN_POLARITY        0x000000d0
89
90 /*
91  * NS16550 Configuration
92  */
93
94 #define CONFIG_SYS_NS16550
95 #define CONFIG_SYS_NS16550_SERIAL
96 #define CONFIG_SYS_NS16550_REG_SIZE     (-4)
97 #define CONFIG_SYS_NS16550_CLK          CONFIG_SYS_TCLK
98 #define CONFIG_SYS_NS16550_COM1         ORION5X_UART0_BASE
99
100 /*
101  * Serial Port configuration
102  * The following definitions let you select what serial you want to use
103  * for your console driver.
104  */
105
106 #define CONFIG_CONS_INDEX       1       /*Console on UART0 */
107 #define CONFIG_BAUDRATE                 115200
108 #define CONFIG_SYS_BAUDRATE_TABLE \
109         { 9600, 19200, 38400, 57600, 115200, 230400, 460800, 921600 }
110
111 /*
112  * FLASH configuration
113  */
114
115 #define CONFIG_SYS_FLASH_CFI
116 #define CONFIG_FLASH_CFI_DRIVER
117 #define CONFIG_FLASH_CFI_LEGACY
118 #define CONFIG_SYS_MAX_FLASH_BANKS      1  /* max num of flash banks       */
119 #define CONFIG_SYS_MAX_FLASH_SECT       11 /* max num of sects on one chip */
120 #define CONFIG_SYS_FLASH_BASE           0xfff80000
121 #define CONFIG_SYS_FLASH_SECTSZ \
122         {16384, 8192, 8192, 32768, \
123          65536, 65536, 65536, 65536, 65536, 65536, 65536}
124
125 /* auto boot */
126 #define CONFIG_BOOTDELAY        3       /* default enable autoboot */
127
128 /*
129  * For booting Linux, the board info and command line data
130  * have to be in the first 8 MB of memory, since this is
131  * the maximum mapped by the Linux kernel during initialization.
132  */
133 #define CONFIG_CMDLINE_TAG      1       /* enable passing of ATAGs  */
134 #define CONFIG_INITRD_TAG       1       /* enable INITRD tag */
135 #define CONFIG_SETUP_MEMORY_TAGS 1      /* enable memory tag */
136
137 #define CONFIG_SYS_PROMPT       "EDMiniV2> "    /* Command Prompt */
138 #define CONFIG_SYS_CBSIZE       1024    /* Console I/O Buff Size */
139 #define CONFIG_SYS_PBSIZE       (CONFIG_SYS_CBSIZE \
140                 +sizeof(CONFIG_SYS_PROMPT) + 16)        /* Print Buff */
141 /*
142  * Commands configuration - using default command set for now
143  */
144 #include <config_cmd_default.h>
145 #define CONFIG_CMD_IDE
146 #define CONFIG_CMD_I2C
147 #define CONFIG_CMD_USB
148
149 /*
150  * Network
151  */
152
153 #ifdef CONFIG_CMD_NET
154 #define CONFIG_MVGBE                            /* Enable Marvell GbE Driver */
155 #define CONFIG_MVGBE_PORTS      {1}             /* enable port 0 only */
156 #define CONFIG_SKIP_LOCAL_MAC_RANDOMIZATION     /* don't randomize MAC */
157 #define CONFIG_PHY_BASE_ADR     0x8
158 #define CONFIG_RESET_PHY_R      /* use reset_phy() to init mv8831116 PHY */
159 #define CONFIG_NETCONSOLE       /* include NetConsole support   */
160 #define CONFIG_MII              /* expose smi ove miiphy interface */
161 #define CONFIG_SYS_FAULT_ECHO_LINK_DOWN /* detect link using phy */
162 #define CONFIG_ENV_OVERWRITE    /* ethaddr can be reprogrammed */
163 #endif
164
165 /*
166  * IDE
167  */
168 #ifdef CONFIG_CMD_IDE
169 #define __io
170 #define CONFIG_IDE_PREINIT
171 #define CONFIG_DOS_PARTITION
172 #define CONFIG_CMD_EXT2
173 /* ED Mini V has an IDE-compatible SATA connector for port 1 */
174 #define CONFIG_MVSATA_IDE
175 #define CONFIG_MVSATA_IDE_USE_PORT1
176 /* Needs byte-swapping for ATA data register */
177 #define CONFIG_IDE_SWAP_IO
178 /* Data, registers and alternate blocks are at the same offset */
179 #define CONFIG_SYS_ATA_DATA_OFFSET      (0x0100)
180 #define CONFIG_SYS_ATA_REG_OFFSET       (0x0100)
181 #define CONFIG_SYS_ATA_ALT_OFFSET       (0x0100)
182 /* Each 8-bit ATA register is aligned to a 4-bytes address */
183 #define CONFIG_SYS_ATA_STRIDE           4
184 /* Controller supports 48-bits LBA addressing */
185 #define CONFIG_LBA48
186 /* A single bus, a single device */
187 #define CONFIG_SYS_IDE_MAXBUS           1
188 #define CONFIG_SYS_IDE_MAXDEVICE        1
189 /* ATA registers base is at SATA controller base */
190 #define CONFIG_SYS_ATA_BASE_ADDR        ORION5X_SATA_BASE
191 /* ATA bus 0 is orion5x port 1 on ED Mini V2 */
192 #define CONFIG_SYS_ATA_IDE0_OFFSET      ORION5X_SATA_PORT1_OFFSET
193 /* end of IDE defines */
194 #endif /* CMD_IDE */
195
196 /*
197  * Common USB/EHCI configuration
198  */
199 #ifdef CONFIG_CMD_USB
200 #define CONFIG_USB_EHCI         /* Enable EHCI USB support */
201 #define CONFIG_USB_EHCI_MARVELL
202 #define ORION5X_USB20_HOST_PORT_BASE ORION5X_USB20_PORT0_BASE
203 #define CONFIG_USB_STORAGE
204 #define CONFIG_DOS_PARTITION
205 #define CONFIG_ISO_PARTITION
206 #define CONFIG_SUPPORT_VFAT
207 #endif /* CONFIG_CMD_USB */
208
209 /*
210  * I2C related stuff
211  */
212 #ifdef CONFIG_CMD_I2C
213 #define CONFIG_SYS_I2C
214 #define CONFIG_SYS_I2C_MVTWSI
215 #define CONFIG_I2C_MVTWSI_BASE          ORION5X_TWSI_BASE
216 #define CONFIG_SYS_I2C_SLAVE            0x0
217 #define CONFIG_SYS_I2C_SPEED            100000
218 #endif
219
220 /*
221  *  Environment variables configurations
222  */
223 #define CONFIG_ENV_IS_IN_FLASH          1
224 #define CONFIG_ENV_SECT_SIZE            0x2000  /* 16K */
225 #define CONFIG_ENV_SIZE                 0x2000
226 #define CONFIG_ENV_OFFSET               0x4000  /* env starts here */
227
228 /*
229  * Size of malloc() pool
230  */
231 #define CONFIG_SYS_MALLOC_LEN   (1024 * 256) /* 256kB for malloc() */
232
233 /*
234  * Other required minimal configurations
235  */
236 #define CONFIG_CONSOLE_INFO_QUIET       /* some code reduction */
237 #define CONFIG_ARCH_CPU_INIT            /* call arch_cpu_init() */
238 #define CONFIG_ARCH_MISC_INIT           /* call arch_misc_init() */
239 #define CONFIG_DISPLAY_CPUINFO          /* Display cpu info */
240 #define CONFIG_NR_DRAM_BANKS            1
241
242 #define CONFIG_SYS_LOAD_ADDR            0x00800000
243 #define CONFIG_SYS_MEMTEST_START        0x00400000
244 #define CONFIG_SYS_MEMTEST_END          0x007fffff
245 #define CONFIG_SYS_RESET_ADDRESS        0xffff0000
246 #define CONFIG_SYS_MAXARGS              16
247
248 /* Use the HUSH parser */
249 #define CONFIG_SYS_HUSH_PARSER
250
251 /* Enable command line editing */
252 #define CONFIG_CMDLINE_EDITING
253
254 /* provide extensive help */
255 #define CONFIG_SYS_LONGHELP
256
257 /* additions for new relocation code, must be added to all boards */
258 #define CONFIG_SYS_SDRAM_BASE           0
259 #define CONFIG_SYS_INIT_SP_ADDR \
260         (CONFIG_SYS_SDRAM_BASE + 0x1000 - GENERATED_GBL_DATA_SIZE)
261
262 #endif /* _CONFIG_EDMINIV2_H */