Merge https://gitlab.denx.de/u-boot/custodians/u-boot-marvell
[platform/kernel/u-boot.git] / include / configs / ds414.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright (C) 2014 Stefan Roese <sr@denx.de>
4  */
5
6 #ifndef _CONFIG_SYNOLOGY_DS414_H
7 #define _CONFIG_SYNOLOGY_DS414_H
8
9 /*
10  * High Level Configuration Options (easy to change)
11  */
12
13 /*
14  * TEXT_BASE needs to be below 16MiB, since this area is scrubbed
15  * for DDR ECC byte filling in the SPL before loading the main
16  * U-Boot into it.
17  */
18 #define CONFIG_SYS_TCLK         250000000       /* 250MHz */
19
20 /*
21  * Commands configuration
22  */
23
24 /* I2C */
25 #define CONFIG_SYS_I2C
26 #define CONFIG_SYS_I2C_MVTWSI
27 #define CONFIG_I2C_MVTWSI_BASE0         MVEBU_TWSI_BASE
28 #define CONFIG_SYS_I2C_SLAVE            0x0
29 #define CONFIG_SYS_I2C_SPEED            100000
30
31 /* Environment in SPI NOR flash */
32 #define CONFIG_ENV_OFFSET               0x7E0000   /* RedBoot config partition in DTS */
33 #define CONFIG_ENV_SIZE                 (64 << 10) /* 64KiB */
34 #define CONFIG_ENV_SECT_SIZE            (64 << 10) /* 64KiB sectors */
35
36 #define CONFIG_SYS_NETA_INTERFACE_TYPE  PHY_INTERFACE_MODE_RGMII
37
38 /* PCIe support */
39 #ifndef CONFIG_SPL_BUILD
40 #define CONFIG_PCI_SCAN_SHOW
41 #endif
42
43 /* USB/EHCI/XHCI configuration */
44
45 #define CONFIG_USB_MAX_CONTROLLER_COUNT 2
46
47 /* FIXME: broken XHCI support
48  * Below defines should enable support for the two rear USB3 ports. Sadly, this
49  * does not work because:
50  * - xhci-pci seems to not support DM_USB, so with that enabled it is not
51  *   found.
52  * - USB init fails, controller does not respond in time */
53
54 #if !defined(CONFIG_USB_XHCI_HCD)
55 #define CONFIG_EHCI_IS_TDI
56 #endif
57
58 /* why is this only defined in mv-common.h if CONFIG_DM is undefined? */
59
60 /*
61  * mv-common.h should be defined after CMD configs since it used them
62  * to enable certain macros
63  */
64 #include "mv-common.h"
65
66 /*
67  * Memory layout while starting into the bin_hdr via the
68  * BootROM:
69  *
70  * 0x4000.4000 - 0x4003.4000    headers space (192KiB)
71  * 0x4000.4030                  bin_hdr start address
72  * 0x4003.4000 - 0x4004.7c00    BootROM memory allocations (15KiB)
73  * 0x4007.fffc                  BootROM stack top
74  *
75  * The address space between 0x4007.fffc and 0x400f.fff is not locked in
76  * L2 cache thus cannot be used.
77  */
78
79 /* SPL */
80 /* Defines for SPL */
81 #define CONFIG_SPL_MAX_SIZE             ((128 << 10) - 0x4030)
82
83 #define CONFIG_SPL_BSS_START_ADDR       (0x40000000 + (128 << 10))
84 #define CONFIG_SPL_BSS_MAX_SIZE         (16 << 10)
85
86 #ifdef CONFIG_SPL_BUILD
87 #define CONFIG_SYS_MALLOC_SIMPLE
88 #endif
89
90 #define CONFIG_SPL_STACK                (0x40000000 + ((192 - 16) << 10))
91 #define CONFIG_SPL_BOOTROM_SAVE         (CONFIG_SPL_STACK + 4)
92
93 /* SPL related SPI defines */
94
95 /* DS414 bus width is 32bits */
96 #define CONFIG_DDR_32BIT
97
98 /* Default Environment */
99 #define CONFIG_BOOTCOMMAND      "sf read ${loadaddr} 0xd0000 0x700000; bootm"
100 #define CONFIG_LOADADDR         0x80000
101
102 #endif /* _CONFIG_SYNOLOGY_DS414_H */