9247720f8b6d8660ed0977f7467ac7edf76641a0
[platform/kernel/u-boot.git] / include / configs / dra7xx_evm.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2013
4  * Texas Instruments Incorporated.
5  * Lokesh Vutla   <lokeshvutla@ti.com>
6  *
7  * Configuration settings for the TI DRA7XX board.
8  * See ti_omap5_common.h for omap5 common settings.
9  */
10
11 #ifndef __CONFIG_DRA7XX_EVM_H
12 #define __CONFIG_DRA7XX_EVM_H
13
14 #include <environment/ti/dfu.h>
15
16 #define CONFIG_IODELAY_RECALIBRATION
17
18 #define CONFIG_VERY_BIG_RAM
19 #define CONFIG_MAX_MEM_MAPPED           0x80000000
20
21 #ifndef CONFIG_QSPI_BOOT
22 /* MMC ENV related defines */
23 #endif
24
25 #if (CONFIG_CONS_INDEX == 1)
26 #define CONSOLEDEV                      "ttyS0"
27 #elif (CONFIG_CONS_INDEX == 3)
28 #define CONSOLEDEV                      "ttyS2"
29 #endif
30 #define CONFIG_SYS_NS16550_COM1         UART1_BASE      /* Base EVM has UART0 */
31 #define CONFIG_SYS_NS16550_COM2         UART2_BASE      /* UART2 */
32 #define CONFIG_SYS_NS16550_COM3         UART3_BASE      /* UART3 */
33
34 #define CONFIG_SYS_OMAP_ABE_SYSCK
35
36 #ifndef CONFIG_SPL_BUILD
37 #define DFUARGS \
38         "dfu_bufsiz=0x10000\0" \
39         DFU_ALT_INFO_MMC \
40         DFU_ALT_INFO_EMMC \
41         DFU_ALT_INFO_RAM \
42         DFU_ALT_INFO_QSPI
43 #endif
44
45 #ifdef CONFIG_SPL_BUILD
46 #ifdef CONFIG_SPL_DFU
47 #define DFUARGS \
48         "dfu_bufsiz=0x10000\0" \
49         DFU_ALT_INFO_RAM
50 #endif
51 #endif
52
53 #include <configs/ti_omap5_common.h>
54
55 /* Enhance our eMMC support / experience. */
56 #define CONFIG_HSMMC2_8BIT
57
58 /*
59  * Default to using SPI for environment, etc.
60  * 0x000000 - 0x040000 : QSPI.SPL (256KiB)
61  * 0x040000 - 0x140000 : QSPI.u-boot (1MiB)
62  * 0x140000 - 0x1C0000 : QSPI.u-boot-spl-os (512KiB)
63  * 0x1C0000 - 0x1D0000 : QSPI.u-boot-env (64KiB)
64  * 0x1D0000 - 0x1E0000 : QSPI.u-boot-env.backup1 (64KiB)
65  * 0x1E0000 - 0x9E0000 : QSPI.kernel (8MiB)
66  * 0x9E0000 - 0x2000000 : USERLAND
67  */
68 #define CONFIG_SYS_SPI_KERNEL_OFFS      0x1E0000
69 #define CONFIG_SYS_SPI_ARGS_OFFS        0x140000
70 #define CONFIG_SYS_SPI_ARGS_SIZE        0x80000
71
72 /* SPI SPL */
73
74 /* NAND support */
75 #ifdef CONFIG_MTD_RAW_NAND
76 /* NAND: device related configs */
77 /* NAND: driver related configs */
78 #define CONFIG_SYS_NAND_ECCPOS          { 2, 3, 4, 5, 6, 7, 8, 9, \
79                                          10, 11, 12, 13, 14, 15, 16, 17, \
80                                          18, 19, 20, 21, 22, 23, 24, 25, \
81                                          26, 27, 28, 29, 30, 31, 32, 33, \
82                                          34, 35, 36, 37, 38, 39, 40, 41, \
83                                          42, 43, 44, 45, 46, 47, 48, 49, \
84                                          50, 51, 52, 53, 54, 55, 56, 57, }
85 #define CONFIG_SYS_NAND_ECCSIZE         512
86 #define CONFIG_SYS_NAND_ECCBYTES        14
87 #endif /* !CONFIG_MTD_RAW_NAND */
88
89 /* Parallel NOR Support */
90 #if defined(CONFIG_NOR)
91 /* NOR: device related configs */
92 #define CONFIG_SYS_MAX_FLASH_SECT       512
93 #define CONFIG_SYS_FLASH_SIZE           (64 * 1024 * 1024) /* 64 MB */
94 #define CONFIG_SYS_FLASH_BASE           (0x08000000)
95 /* Reduce SPL size by removing unlikey targets */
96 #endif  /* NOR support */
97
98 #endif /* __CONFIG_DRA7XX_EVM_H */