ac2fe54409d5a44bcfe150536bf2dffa9705a04f
[platform/kernel/u-boot.git] / include / configs / csb637.h
1 /*
2  * (C) Copyright 2005 REA Elektronik GmbH <www.rea.de>
3  * Anders Larsen <alarsen@rea.de>
4  *
5  * Configuation settings for the Cogent CSB637 board.
6  *
7  * See file CREDITS for list of people who contributed to this
8  * project.
9  *
10  * This program is free software; you can redistribute it and/or
11  * modify it under the terms of the GNU General Public License as
12  * published by the Free Software Foundation; either version 2 of
13  * the License, or (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
23  * MA 02111-1307 USA
24  */
25
26 #ifndef __CONFIG_H
27 #define __CONFIG_H
28
29 /* ARM asynchronous clock */
30 #define AT91C_MAIN_CLOCK        184320000       /* from 3.6864 MHz crystal (3686400 * 50) */
31 #define AT91C_MASTER_CLOCK      46080000        /* (AT91C_MAIN_CLOCK/4) peripheral clock */
32
33 #define AT91_SLOW_CLOCK         32768   /* slow clock */
34
35 #define CONFIG_ARM920T          1       /* This is an ARM920T Core      */
36 #define CONFIG_AT91RM9200       1       /* It's an Atmel AT91RM9200 SoC */
37 #define CONFIG_CSB637           1       /* on a CSB637 board            */
38 #undef  CONFIG_USE_IRQ                  /* we don't need IRQ/FIQ stuff  */
39 #define USE_920T_MMU            1
40
41 #define CONFIG_CMDLINE_TAG      1       /* enable passing of ATAGs      */
42 #define CONFIG_SETUP_MEMORY_TAGS 1
43 #define CONFIG_INITRD_TAG       1
44
45 #ifndef CONFIG_SKIP_LOWLEVEL_INIT
46 #define CFG_USE_MAIN_OSCILLATOR         1
47 /* flash */
48 #define MC_PUIA_VAL     0x00000000
49 #define MC_PUP_VAL      0x00000000
50 #define MC_PUER_VAL     0x00000000
51 #define MC_ASR_VAL      0x00000000
52 #define MC_AASR_VAL     0x00000000
53 #define EBI_CFGR_VAL    0x00000000
54 #define SMC2_CSR_VAL    0x00003284 /* 16bit, 2 TDF, 4 WS */
55
56 /* clocks */
57 #define PLLAR_VAL       0x2031BE01 /* 184.320000 MHz for PCK */
58 #define PLLBR_VAL       0x128A3E19 /* 47.996928 MHz (divider by 2 for USB) */
59 #define MCKR_VAL        0x00000302 /* PCK/4 = MCK Master Clock = 46.080000 MHz from PLLA */
60
61 /* sdram */
62 #define PIOC_ASR_VAL    0xFFFF0000 /* Configure PIOC as peripheral (D16/D31) */
63 #define PIOC_BSR_VAL    0x00000000
64 #define PIOC_PDR_VAL    0xFFFF0000
65 #define EBI_CSA_VAL     0x00000002 /* CS1=SDRAM */
66 #define SDRC_CR_VAL     0x21914159 /* set up the SDRAM */
67 #define SDRAM           0x20000000 /* address of the SDRAM */
68 #define SDRAM1          0x20000080 /* address of the SDRAM */
69 #define SDRAM_VAL       0x00000000 /* value written to SDRAM */
70 #define SDRC_MR_VAL     0x00000002 /* Precharge All */
71 #define SDRC_MR_VAL1    0x00000004 /* refresh */
72 #define SDRC_MR_VAL2    0x00000003 /* Load Mode Register */
73 #define SDRC_MR_VAL3    0x00000000 /* Normal Mode */
74 #define SDRC_TR_VAL     0x000002E0 /* Write refresh rate */
75 #endif  /* CONFIG_SKIP_LOWLEVEL_INIT */
76 /*
77  * Size of malloc() pool
78  */
79 #define CFG_MALLOC_LEN  (CFG_ENV_SIZE + 128*1024)
80 #define CFG_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
81
82 #define CONFIG_BAUDRATE 115200
83
84 #define CFG_AT91C_BRGR_DIVISOR  75      /* hardcode so no __divsi3 : AT91C_MASTER_CLOCK / baudrate / 16 */
85
86 /*
87  * Hardware drivers
88  */
89
90 /* define one of these to choose the DBGU, USART0  or USART1 as console */
91 #define CONFIG_DBGU
92 #undef CONFIG_USART0
93 #undef CONFIG_USART1
94
95 #undef  CONFIG_HWFLOW                   /* don't include RTS/CTS flow control support   */
96
97 #undef  CONFIG_MODEM_SUPPORT            /* disable modem initialization stuff */
98
99 #define CONFIG_BOOTDELAY      3
100 /* #define CONFIG_ENV_OVERWRITE 1 */
101
102
103 /*
104  * Command line configuration.
105  */
106 #include <config_cmd_default.h>
107
108 #define CONFIG_CMD_JFFS2
109 #define CONFIG_CMD_DHCP
110 #define CONFIG_CMD_PING
111
112 #undef CONFIG_CMD_BDI
113 #undef CONFIG_CMD_IMI
114 #undef CONFIG_CMD_AUTOSCRIPT
115 #undef CONFIG_CMD_FPGA
116 #undef CONFIG_CMD_MISC
117 #undef CONFIG_CMD_LOADS
118
119
120 #define CFG_MAX_NAND_DEVICE     1       /* Max number of NAND devices           */
121 #define SECTORSIZE 512
122
123 #define ADDR_COLUMN 1
124 #define ADDR_PAGE 2
125 #define ADDR_COLUMN_PAGE 3
126
127 #define NAND_ChipID_UNKNOWN     0x00
128 #define NAND_MAX_FLOORS 1
129 #define NAND_MAX_CHIPS 1
130
131 #define AT91_SMART_MEDIA_ALE (1 << 22)  /* our ALE is AD22 */
132 #define AT91_SMART_MEDIA_CLE (1 << 21)  /* our CLE is AD21 */
133
134 #define NAND_DISABLE_CE(nand) do { *AT91C_PIOC_SODR = AT91C_PIO_PC0;} while(0)
135 #define NAND_ENABLE_CE(nand) do { *AT91C_PIOC_CODR = AT91C_PIO_PC0;} while(0)
136
137 #define NAND_WAIT_READY(nand) while (!(*AT91C_PIOC_PDSR & AT91C_PIO_PC2))
138
139 #define WRITE_NAND_COMMAND(d, adr) do{ *(volatile __u8 *)((unsigned long)adr | AT91_SMART_MEDIA_CLE) = (__u8)(d); } while(0)
140 #define WRITE_NAND_ADDRESS(d, adr) do{ *(volatile __u8 *)((unsigned long)adr | AT91_SMART_MEDIA_ALE) = (__u8)(d); } while(0)
141 #define WRITE_NAND(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)d; } while(0)
142 #define READ_NAND(adr) ((volatile unsigned char)(*(volatile __u8 *)(unsigned long)adr))
143 /* the following are NOP's in our implementation */
144 #define NAND_CTL_CLRALE(nandptr)
145 #define NAND_CTL_SETALE(nandptr)
146 #define NAND_CTL_CLRCLE(nandptr)
147 #define NAND_CTL_SETCLE(nandptr)
148
149 #define CONFIG_NR_DRAM_BANKS 1
150 #define PHYS_SDRAM                      0x20000000
151 #define PHYS_SDRAM_SIZE                 0x4000000  /* 64 megs */
152
153 #define CFG_MEMTEST_START               PHYS_SDRAM
154 #define CFG_MEMTEST_END                 CFG_MEMTEST_START + PHYS_SDRAM_SIZE - 512*1024 - 4
155 #define CFG_ALT_MEMTEST                 1
156 #define CFG_MEMTEST_SCRATCH             CFG_MEMTEST_START + PHYS_SDRAM_SIZE - 4
157
158 #define CONFIG_DRIVER_ETHER
159 #define CONFIG_NET_RETRY_COUNT          20
160 #undef CONFIG_AT91C_USE_RMII
161
162 #undef CONFIG_HAS_DATAFLASH
163 #define CFG_SPI_WRITE_TOUT              (5*CFG_HZ)
164 #define CFG_MAX_DATAFLASH_BANKS         0
165 #define CFG_MAX_DATAFLASH_PAGES         16384
166 #define CFG_DATAFLASH_LOGIC_ADDR_CS0    0xC0000000      /* Logical adress for CS0 */
167 #define CFG_DATAFLASH_LOGIC_ADDR_CS3    0xD0000000      /* Logical adress for CS3 */
168
169 /*
170  * FLASH Device configuration
171  */
172 #define PHYS_FLASH_1                    0x10000000
173 #define PHYS_FLASH_SIZE                 0x800000  /* 8 megs main flash */
174 #define CFG_FLASH_BASE                  PHYS_FLASH_1
175 #define CFG_FLASH_CFI           1       /* flash is CFI conformant      */
176 #define CFG_FLASH_CFI_DRIVER    1       /* use common cfi driver        */
177 #define CFG_FLASH_EMPTY_INFO
178 #define CFG_FLASH_USE_BUFFER_WRITE 1    /* use buffered writes (20x faster) */
179 #define CFG_MAX_FLASH_BANKS     1       /* max # of memory banks        */
180 #define CFG_FLASH_INCREMENT     0       /* there is only one bank       */
181 #define CFG_FLASH_PROTECTION    1       /* hardware flash protection    */
182 #define CFG_MAX_FLASH_SECT              64
183
184 #define CFG_JFFS2_FIRST_BANK    0
185 #define CFG_JFFS2_FIRST_SECTOR  3
186 #define CFG_JFFS2_NUM_BANKS     1
187
188 #undef  CFG_ENV_IS_IN_DATAFLASH
189
190 #ifdef CFG_ENV_IS_IN_DATAFLASH
191 #define CFG_ENV_OFFSET                  0x20000
192 #define CFG_ENV_ADDR                    (CFG_DATAFLASH_LOGIC_ADDR_CS0 + CFG_ENV_OFFSET)
193 #define CFG_ENV_SIZE                    0x2000  /* 0x8000 */
194 #else
195 #define CFG_ENV_IS_IN_FLASH             1
196 #define CFG_ENV_ADDR                    (PHYS_FLASH_1 + 0x20000)  /* after u-boot.bin */
197 #define CFG_ENV_SIZE                    0x20000 /* sectors are 128K here */
198 #endif  /* CFG_ENV_IS_IN_DATAFLASH */
199
200
201 #define CFG_LOAD_ADDR           0x21000000  /* default load address */
202
203 #define CFG_BAUDRATE_TABLE      {115200, 57600, 38400, 19200, 9600 }
204
205 #define CFG_PROMPT              "U-Boot> "      /* Monitor Command Prompt */
206 #define CFG_CBSIZE              256             /* Console I/O Buffer Size */
207 #define CFG_MAXARGS             16              /* max number of command args */
208 #define CFG_PBSIZE              (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
209
210 #ifndef __ASSEMBLY__
211 /*-----------------------------------------------------------------------
212  * Board specific extension for bd_info
213  *
214  * This structure is embedded in the global bd_info (bd_t) structure
215  * and can be used by the board specific code (eg board/...)
216  */
217
218 struct bd_info_ext {
219         /* helper variable for board environment handling
220          *
221          * env_crc_valid == 0    =>   uninitialised
222          * env_crc_valid  > 0    =>   environment crc in flash is valid
223          * env_crc_valid  < 0    =>   environment crc in flash is invalid
224          */
225         int env_crc_valid;
226 };
227 #endif
228
229 #define CFG_HZ 1000
230 #define CFG_HZ_CLOCK AT91C_MASTER_CLOCK/2       /* AT91C_TC0_CMR is implicitly set to */
231                                         /* AT91C_TC_TIMER_DIV1_CLOCK */
232
233 #define CONFIG_STACKSIZE        (32*1024)       /* regular stack */
234
235 #ifdef CONFIG_USE_IRQ
236 #error CONFIG_USE_IRQ not supported
237 #endif
238
239 #endif