Minor coding style cleanup. Update CHANGELOG.
[platform/kernel/u-boot.git] / include / configs / csb472.h
1 /*
2  * (C) Copyright 2004
3  * Tolunay Orkun, Nextio Inc., torkun@nextio.com
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_405GP            1       /* This is a PPC405GP CPU       */
37 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
38 #define CONFIG_CSB472           1       /* on a Cogent CSB472 board     */
39 #define CONFIG_BOARD_EARLY_INIT_F 1     /* Call board_early_init_f()    */
40 #define CONFIG_LAST_STAGE_INIT  1       /* Call last_stage_init()       */
41 #define CONFIG_SYS_CLK_FREQ     25000000 /* external frequency to pll   */
42
43 /*
44  * OS Bootstrap configuration
45  *
46  */
47
48 #if 0
49 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled */
50 #else
51 #define CONFIG_BOOTDELAY        3       /* autoboot after X seconds     */
52 #endif
53
54 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check keypress when bootdelay = 0 */
55
56 #if 1
57 #undef  CONFIG_BOOTARGS
58 #define CONFIG_BOOTCOMMAND \
59         "setenv bootargs console=ttyS0,38400 debug " \
60         "root=/dev/ram rw ramdisk_size=4096 " \
61         "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off; " \
62         "bootm ff800000 ff900000"
63 #endif
64
65 #if 0
66 #undef  CONFIG_BOOTARGS
67 #define CONFIG_BOOTCOMMAND \
68         "bootp; " \
69         "setenv bootargs console=ttyS0,38400 debug " \
70         "root=/dev/nfs rw nfsroot=${serverip}:${rootpath} " \
71         "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off; " \
72         "bootm"
73 #endif
74
75 /*
76  * BOOTP/DHCP protocol configuration
77  *
78  */
79 #define CONFIG_BOOTP_MASK       ( CONFIG_BOOTP_DEFAULT          | \
80                                   CONFIG_BOOTP_DNS2             | \
81                                   CONFIG_BOOTP_BOOTFILESIZE     )
82
83 /*
84  * Command line configuration.
85  */
86 #include <config_cmd_default.h>
87
88 #define CONFIG_CMD_ASKENV
89 #define CONFIG_CMD_BEDBUG
90 #define CONFIG_CMD_ELF
91 #define CONFIG_CMD_IRQ
92 #define CONFIG_CMD_I2C
93 #define CONFIG_CMD_PCI
94 #define CONFIG_CMD_DATE
95 #define CONFIG_CMD_MII
96 #define CONFIG_CMD_PING
97 #define CONFIG_CMD_DHCP
98
99 /*
100  * Serial download configuration
101  *
102  */
103 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
104 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
105
106 /*
107  * KGDB Configuration
108  *
109  */
110 #if defined(CONFIG_CMD_KGDB)
111 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
112 #define CONFIG_KGDB_SER_INDEX   2       /* which serial port to use */
113 #endif
114
115 /*
116  * Miscellaneous configurable options
117  *
118  */
119 #undef  CFG_HUSH_PARSER                 /* use "hush" command parser */
120 #ifdef  CFG_HUSH_PARSER
121 #define CFG_PROMPT_HUSH_PS2     "> "    /* hush shell secondary prompt */
122 #endif
123
124 #define CFG_LONGHELP                    /* undef to save memory */
125 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt */
126 #if defined(CONFIG_CMD_KGDB)
127 #define CFG_CBSIZE              1024    /* Console I/O Buffer Size */
128 #else
129 #define CFG_CBSIZE              256     /* Console I/O Buffer Size */
130 #endif
131 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
132 #define CFG_MAXARGS             16      /* max number of command args */
133 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size */
134
135 #define CFG_MEMTEST_START       0x0400000 /* memtest works on */
136 #define CFG_MEMTEST_END         0x0C00000 /* 4 ... 12 MB in DRAM */
137
138 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
139 #define CFG_CLKS_IN_HZ          1       /* everything, incl board info, in Hz */
140 #define CFG_EXTBDINFO           1       /* To use extended board_info (bd_t) */
141 #define CFG_LOAD_ADDR           0x100000 /* default load address */
142
143 /*
144  * For booting Linux, the board info and command line data
145  * have to be in the first 8 MB of memory, since this is
146  * the maximum mapped by the Linux kernel during initialization.
147  */
148 #define CFG_BOOTMAPSZ           (8 << 20) /* Initial Memory map for Linux */
149
150 /*
151  * watchdog configuration
152  *
153  */
154 #undef  CONFIG_WATCHDOG                 /* watchdog disabled */
155
156 /*
157  * UART configuration
158  *
159  */
160 #undef CFG_EXT_SERIAL_CLOCK             /* use internal serial clock */
161 #undef  CFG_IGNORE_405_UART_ERRATA_59   /* ignore ppc405gp errata #59 */
162 #define CFG_BASE_BAUD           691200
163 #define CONFIG_BAUDRATE         38400   /* Default baud rate */
164 #define CFG_BAUDRATE_TABLE      \
165     { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200, 230400 }
166
167 /*
168  * I2C configuration
169  *
170  */
171 #define CONFIG_HARD_I2C         1       /* I2C with hardware support    */
172 #define CFG_I2C_SPEED           100000  /* I2C speed                    */
173 #define CFG_I2C_SLAVE           0x7F    /* I2C slave address            */
174
175 /*
176  * MII PHY configuration
177  *
178  */
179 #define CONFIG_MII              1       /* MII PHY management           */
180 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
181 #define CONFIG_PHY_CMD_DELAY    40      /* PHY COMMAND delay            */
182                                         /* 32usec min. for LXT971A      */
183 #define CONFIG_PHY_RESET_DELAY  300     /* PHY RESET recovery delay     */
184
185 /*
186  * RTC configuration
187  *
188  * Note that DS1307 RTC is limited to 100Khz I2C bus.
189  *
190  */
191 #define CONFIG_RTC_DS1307               /* Use Dallas 1307 RTC          */
192
193 /*
194  * PCI stuff
195  *
196  */
197 #define CONFIG_PCI                      /* include pci support          */
198 #define PCI_HOST_ADAPTER        0       /* configure ar pci adapter     */
199 #define PCI_HOST_FORCE          1       /* configure as pci host        */
200 #define PCI_HOST_AUTO           2       /* detected via arbiter enable  */
201
202 #define CONFIG_PCI_HOST PCI_HOST_FORCE  /* select pci host function     */
203 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
204                                         /* resource configuration       */
205 #undef  CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
206 #define CONFIG_PCI_BOOTDELAY    0       /* enable pci bootdelay variable*/
207
208 #define CFG_PCI_SUBSYS_VENDORID 0x0000  /* PCI Vendor ID: to-do!!!      */
209 #define CFG_PCI_SUBSYS_DEVICEID 0x0000  /* PCI Device ID: to-do!!!      */
210 #define CFG_PCI_PTM1LA  0x00000000      /* point to sdram               */
211 #define CFG_PCI_PTM1MS  0x80000001      /* 2GB, enable hard-wired to 1  */
212 #define CFG_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
213 #define CFG_PCI_PTM2LA  0x00000000      /* disabled                     */
214 #define CFG_PCI_PTM2MS  0x00000000      /* disabled                     */
215 #define CFG_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
216
217 /*
218  * IDE stuff
219  *
220  */
221 #undef  CONFIG_IDE_PCMCIA               /* no pcmcia interface required */
222 #undef  CONFIG_IDE_LED                  /* no led for ide supported     */
223 #undef  CONFIG_IDE_RESET                /* no reset for ide supported   */
224
225 /*
226  * Environment configuration
227  *
228  */
229 #define CFG_ENV_IS_IN_FLASH     1       /* environment is in FLASH      */
230 #undef CFG_ENV_IS_IN_NVRAM
231 #undef CFG_ENV_IS_IN_EEPROM
232
233 /*
234  * General Memory organization
235  *
236  * Start addresses for the final memory configuration
237  * (Set up by the startup code)
238  * Please note that CFG_SDRAM_BASE _must_ start at 0
239  */
240 #define CFG_SDRAM_BASE          0x00000000
241 #define CFG_FLASH_BASE          0xFF800000
242 #define CFG_FLASH_SIZE          0x00800000
243 #define CFG_MONITOR_BASE        TEXT_BASE
244 #define CFG_MONITOR_LEN         (256 * 1024) /* Reserve 256 KB for Monitor */
245 #define CFG_MALLOC_LEN          (128 * 1024) /* Reserve 128 KB for malloc() */
246
247 #if CFG_MONITOR_BASE < CFG_FLASH_BASE
248 #define CFG_RAMSTART
249 #endif
250
251 #if defined(CFG_ENV_IS_IN_FLASH)
252 #define CFG_ENV_IN_OWN_SECTOR   1          /* Give Environment own sector */
253 #define CFG_ENV_ADDR            0xFFF00000 /* Address of Environment Sector */
254 #define CFG_ENV_SIZE            0x00001000 /* Size of Environment */
255 #define CFG_ENV_SECT_SIZE       0x00040000 /* Size of Environment Sector */
256 #endif
257
258 /*
259  * FLASH Device configuration
260  *
261  */
262 #define CFG_FLASH_CFI           1       /* flash is CFI conformant      */
263 #define CFG_FLASH_CFI_DRIVER    1       /* use common cfi driver        */
264 #define CFG_FLASH_USE_BUFFER_WRITE 1    /* use buffered writes (20x faster) */
265 #define CFG_MAX_FLASH_BANKS     1       /* max # of memory banks        */
266 #define CFG_FLASH_INCREMENT     0       /* there is only one bank       */
267 #define CFG_MAX_FLASH_SECT      64      /* max # of sectors on one chip */
268 #define CFG_FLASH_PROTECTION    1       /* hardware flash protection    */
269 #define CFG_FLASH_BANKS_LIST    { CFG_FLASH_BASE }
270
271 /*
272  * On Chip Memory location/size
273  *
274  */
275 #define CFG_OCM_DATA_ADDR       0xF8000000
276 #define CFG_OCM_DATA_SIZE       0x1000
277
278 /*
279  * Global info and initial stack
280  *
281  */
282 #define CFG_INIT_RAM_ADDR       CFG_OCM_DATA_ADDR /* inside of on-chip SRAM */
283 #define CFG_INIT_RAM_END        CFG_OCM_DATA_SIZE /* End of used area in RAM */
284 #define CFG_GBL_DATA_SIZE       128 /* byte size reserved for initial data */
285 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
286 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
287
288 /*
289  * Cache configuration
290  *
291  */
292 #define CFG_DCACHE_SIZE         16384   /* For AMCC 405 CPUs, older 405 ppc's */
293                                         /* have only 8kB, 16kB is save here  */
294 #define CFG_CACHELINE_SIZE      32
295
296 /*
297  * Miscellaneous board specific definitions
298  *
299  */
300 #define CONFIG_I2CFAST          1       /* enable "i2cfast" env. setting     */
301
302 /*
303  * Internal Definitions
304  *
305  * Boot Flags
306  *
307  */
308 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH */
309 #define BOOTFLAG_WARM           0x02    /* Software reboot */
310
311 #endif  /* __CONFIG_H */