include/configs: Use new CONFIG_CMD_* in various d* named board config files.
[kernel/u-boot.git] / include / configs / cpci5200.h
1 /*
2  * (C) Copyright 2003-2004
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22
23  */
24
25 /*************************************************************************
26  * (c) 2005 esd gmbh Hannover
27  *
28  *
29  * from IceCube.h file
30  * by Reinhard Arlt reinhard.arlt@esd-electronics.com
31  *
32  *************************************************************************/
33
34 #ifndef __CONFIG_H
35 #define __CONFIG_H
36
37 /*
38  * High Level Configuration Options
39  * (easy to change)
40  */
41
42 #define CONFIG_MPC5200          1       /* This is an MPC5xxx CPU */
43 #define CONFIG_MPC5xxx          1       /* This is an MPC5xxx CPU */
44 #define CONFIG_ICECUBE          1       /* ... on IceCube board   */
45 #define CONFIG_CPCI5200         1       /* ... on CPCI5200  board */
46 #define CONFIG_MPC5200_DDR      1       /* ... use DDR RAM        */
47
48 #define CFG_MPC5XXX_CLKIN       33000000        /* ... running at 33.000000MHz */
49
50 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH  */
51 #define BOOTFLAG_WARM           0x02    /* Software reboot           */
52
53 /*
54  * Serial console configuration
55  */
56 #define CONFIG_PSC_CONSOLE      1       /* console is on PSC1 */
57 #define CONFIG_BAUDRATE         9600    /* ... at 115200 bps */
58 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200, 230400 }
59
60 #ifdef CONFIG_MPC5200           /* MPC5100 PCI is not supported yet. */
61 /*
62  * PCI Mapping:
63  * 0x40000000 - 0x4fffffff - PCI Memory
64  * 0x50000000 - 0x50ffffff - PCI IO Space
65  */
66 #if 1
67 #define CONFIG_PCI              1
68 #if 1
69 #define CONFIG_PCI_PNP          1
70 #endif
71 #define CONFIG_PCI_SCAN_SHOW    1
72
73 #define CONFIG_PCI_MEM_BUS      0x40000000
74 #define CONFIG_PCI_MEM_PHYS     CONFIG_PCI_MEM_BUS
75 #define CONFIG_PCI_MEM_SIZE     0x10000000
76
77 #define CONFIG_PCI_IO_BUS       0x50000000
78 #define CONFIG_PCI_IO_PHYS      CONFIG_PCI_IO_BUS
79 #define CONFIG_PCI_IO_SIZE      0x01000000
80 #endif
81
82 #define CONFIG_MII
83 #if 0                           /* test-only !!! */
84 #define CONFIG_NET_MULTI        1
85 #define CONFIG_EEPRO100         1
86 #define CFG_RX_ETH_BUFFER       8       /* use 8 rx buffer on eepro100  */
87 #define CONFIG_NS8382X          1
88 #endif
89
90 #endif
91
92 /* Partitions */
93 #define CONFIG_MAC_PARTITION
94 #define CONFIG_DOS_PARTITION
95
96 /* USB */
97 #if 0
98 #define CONFIG_USB_OHCI
99 #define CONFIG_USB_STORAGE
100 #endif
101
102
103 /*
104  * Command line configuration.
105  */
106 #include <config_cmd_default.h>
107
108 #if defined(CONFIG_PCI)
109 #define CONFIG_CMD_PCI
110 #endif
111
112 #define CONFIG_CMD_EEPROM
113 #define CONFIG_CMD_FAT
114 #define CONFIG_CMD_IDE
115 #define CONFIG_CMD_I2C
116 #define CONFIG_CMD_BSP
117 #define CONFIG_CMD_ELF
118 #define CONFIG_CMD_EXT2
119 #define CONFIG_CMD_DATE
120
121
122
123 #if (TEXT_BASE == 0xFF000000)   /* Boot low with 16 MB Flash */
124 #   define CFG_LOWBOOT          1
125 #   define CFG_LOWBOOT16        1
126 #endif
127 #if (TEXT_BASE == 0xFF800000)   /* Boot low with  8 MB Flash */
128 #   define CFG_LOWBOOT          1
129 #   define CFG_LOWBOOT08        1
130 #endif
131
132 /*
133  * Autobooting
134  */
135 #define CONFIG_BOOTDELAY        3       /* autoboot after 5 seconds */
136
137 #define CONFIG_PREBOOT  "echo;" \
138         "echo Welcome to esd CPU CPCI/5200;" \
139         "echo"
140
141 #undef  CONFIG_BOOTARGS
142
143 #define CONFIG_EXTRA_ENV_SETTINGS \
144         "netdev=eth0\0" \
145         "flash_vxworks0=run ata_vxworks_args;setenv loadaddr ff000000;bootvx\0" \
146         "flash_vxworks1=run ata_vxworks_args;setenv loadaddr ff200000:bootvx\0" \
147         "net_vxworks=phypower 1;sleep 2;tftp ${loadaddr} ${image};run vxworks_args;bootvx\0" \
148         "vxworks_args=setenv bootargs fec(0,0)${host}:${image} h=${serverip} e=${ipaddr} g=${gatewayip} u=${user} ${pass} tn=${target} s=${script}\0" \
149         "ata_vxworks_args=setenv bootargs /ata0/vxWorks h=${serverip} e=${ipaddr} g=${gatewayip} u=${user} ${pass} tn=${target} s=${script} o=fec0 \0" \
150         "loadaddr=01000000\0" \
151         "serverip=192.168.2.99\0" \
152         "gatewayip=10.0.0.79\0" \
153         "user=mu\0" \
154         "target=cpci5200.esd\0" \
155         "script=cpci5200.bat\0" \
156         "image=/tftpboot/vxWorks_cpci5200\0" \
157         "ipaddr=10.0.13.196\0" \
158         "netmask=255.255.0.0\0" \
159         ""
160
161 #define CONFIG_BOOTCOMMAND      "run flash_vxworks0"
162
163 #if defined(CONFIG_MPC5200)
164
165 #define CONFIG_RTC_M48T35A      1       /* ST Electronics M48 timekeeper */
166 #define CFG_NVRAM_BASE_ADDR     0xfd010000
167 #define CFG_NVRAM_SIZE          32*1024
168
169 /*
170  * IPB Bus clocking configuration.
171  */
172 #undef CFG_IPBCLK_EQUALS_XLBCLK         /* define for 133MHz speed */
173 #endif
174 /*
175  * I2C configuration
176  */
177 #define CONFIG_HARD_I2C         1       /* I2C with hardware support */
178 #define CFG_I2C_MODULE          1       /* Select I2C module #1 or #2 */
179
180 #define CFG_I2C_SPEED           86000   /* 100 kHz */
181 #define CFG_I2C_SLAVE           0x7F
182
183 /*
184  * EEPROM configuration
185  */
186 #define CFG_I2C_EEPROM_ADDR             0x50    /* 1010000x */
187 #define CFG_I2C_EEPROM_ADDR_LEN         2
188 #define CFG_EEPROM_PAGE_WRITE_BITS      5
189 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  20
190 #define CFG_I2C_MULTI_EEPROMS           1
191 /*
192  * Flash configuration
193  */
194
195 #define CFG_FLASH_CFI           1       /* Flash is CFI conformant           */
196 #define CFG_FLASH_BASE          0xFE000000
197 #define CFG_FLASH_SIZE          0x02000000
198 #define CFG_FLASH_INCREMENT     0x01000000
199 #define CFG_ENV_ADDR            (CFG_FLASH_BASE + 0x00000000)
200 #define CFG_MAX_FLASH_BANKS     2       /* max num of memory banks      */
201 #define CFG_MAX_FLASH_SECT      128
202
203 #define CFG_FLASH_PROTECTION    1       /* use hardware protection           */
204 #define CFG_FLASH_USE_BUFFER_WRITE 1    /* use buffered writes (20x faster)  */
205
206 #define CFG_FLASH_ERASE_TOUT    240000  /* Flash Erase Timeout (in ms)  */
207 #define CFG_FLASH_WRITE_TOUT    500     /* Flash Write Timeout (in ms)  */
208
209 /*
210  * Environment settings
211  */
212 #if 1                           /* test-only */
213 #define CFG_ENV_IS_IN_FLASH     1
214 #define CFG_ENV_SIZE            0x20000
215 #define CFG_ENV_SECT_SIZE       0x20000
216 #define CONFIG_ENV_OVERWRITE    1
217 #else
218 #define CFG_ENV_IS_IN_EEPROM    1       /* use EEPROM for environment vars */
219 #define CFG_ENV_OFFSET          0x0000  /* environment starts at the beginning of the EEPROM */
220 #define CFG_ENV_SIZE            0x0400  /* 8192 bytes may be used for env vars */
221                                    /* total size of a CAT24WC32 is 8192 bytes */
222 #define CONFIG_ENV_OVERWRITE    1
223 #endif
224
225 /*
226  * Memory map
227  */
228 #define CFG_MBAR                0xF0000000
229 #define CFG_SDRAM_BASE          0x00000000
230 #define CFG_DEFAULT_MBAR        0x80000000
231
232 /* Use SRAM until RAM will be available */
233 #define CFG_INIT_RAM_ADDR       MPC5XXX_SRAM
234 #define CFG_INIT_RAM_END        MPC5XXX_SRAM_SIZE       /* End of used area in DPRAM */
235
236 #define CFG_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
237 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
238 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
239
240 #define CFG_MONITOR_BASE    TEXT_BASE
241 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
242 #   define CFG_RAMBOOT          1
243 #endif
244
245 #define CFG_MONITOR_LEN         (192 << 10)     /* Reserve 192 kB for Monitor   */
246 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
247 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
248
249 /*
250  * Ethernet configuration
251  */
252 #define CONFIG_MPC5xxx_FEC      1
253 /*
254  * Define CONFIG_FEC_10MBIT to force FEC at 10Mb
255  */
256 /* #define CONFIG_FEC_10MBIT 1 */
257 #define CONFIG_PHY_ADDR         0x00
258 #define CONFIG_UDP_CHECKSUM     1
259
260 /*
261  * GPIO configuration
262  */
263 #define CFG_GPS_PORT_CONFIG     0x01052444
264
265 /*
266  * Miscellaneous configurable options
267  */
268 #define CFG_LONGHELP            /* undef to save memory     */
269 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt   */
270 #if defined(CONFIG_CMD_KGDB)
271 #define CFG_CBSIZE              1024    /* Console I/O Buffer Size  */
272 #else
273 #define CFG_CBSIZE              256     /* Console I/O Buffer Size  */
274 #endif
275 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16)   /* Print Buffer Size */
276 #define CFG_MAXARGS             16      /* max number of command args   */
277 #define CFG_BARGSIZE            CFG_CBSIZE      /* Boot Argument Buffer Size    */
278
279 #define CFG_MEMTEST_START       0x00100000      /* memtest works on */
280 #define CFG_MEMTEST_END         0x00f00000      /* 1 ... 15 MB in DRAM  */
281
282 #define CFG_LOAD_ADDR           0x100000        /* default load address */
283
284 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
285
286 #define CFG_VXWORKS_MAC_PTR     0x00000000      /* Pass Ethernet MAC to VxWorks */
287
288 #define CFG_CACHELINE_SIZE      32      /* For MPC5xxx CPUs */
289 #if defined(CONFIG_CMD_KGDB)
290 #  define CFG_CACHELINE_SHIFT   5       /* log base 2 of the above value */
291 #endif
292
293 /*
294  * Various low-level settings
295  */
296 #if defined(CONFIG_MPC5200)
297 #define CFG_HID0_INIT           HID0_ICE | HID0_ICFI
298 #define CFG_HID0_FINAL          HID0_ICE
299 #else
300 #define CFG_HID0_INIT           0
301 #define CFG_HID0_FINAL          0
302 #endif
303
304 #define CFG_BOOTCS_START        CFG_FLASH_BASE
305 #define CFG_BOOTCS_SIZE         CFG_FLASH_SIZE
306 #define CFG_BOOTCS_CFG          0x0004DD00
307
308 #define CFG_CS0_START           CFG_FLASH_BASE
309 #define CFG_CS0_SIZE            CFG_FLASH_SIZE
310
311 #define CFG_CS1_START           0xfd000000
312 #define CFG_CS1_SIZE            0x00010000
313 #define CFG_CS1_CFG             0x10101410
314
315 #define CFG_CS3_START           0xfd010000
316 #define CFG_CS3_SIZE            0x00010000
317 #define CFG_CS3_CFG             0x10109410
318
319 #define CFG_CS_BURST            0x00000000
320 #define CFG_CS_DEADCYCLE        0x33333333
321
322 #define CFG_RESET_ADDRESS       0xff000000
323
324 /*-----------------------------------------------------------------------
325  * USB stuff
326  *-----------------------------------------------------------------------
327  */
328 #define CONFIG_USB_CLOCK        0x0001BBBB
329 #define CONFIG_USB_CONFIG       0x00001000
330
331 /*-----------------------------------------------------------------------
332  * IDE/ATA stuff Supports IDE harddisk
333  *-----------------------------------------------------------------------
334  */
335
336 #undef  CONFIG_IDE_8xx_PCCARD   /* Use IDE with PC Card Adapter */
337
338 #undef  CONFIG_IDE_8xx_DIRECT   /* Direct IDE    not supported  */
339 #undef  CONFIG_IDE_LED          /* LED   for ide not supported  */
340
341 #define CONFIG_IDE_RESET        /* reset for ide supported      */
342 #define CONFIG_IDE_PREINIT
343
344 #define CFG_IDE_MAXBUS          1       /* max. 1 IDE bus               */
345 #define CFG_IDE_MAXDEVICE       1       /* max. 1 drive per IDE bus     */
346
347 #define CFG_ATA_IDE0_OFFSET     0x0000
348
349 #define CFG_ATA_BASE_ADDR       MPC5XXX_ATA
350
351 /* Offset for data I/O                  */
352 #define CFG_ATA_DATA_OFFSET     (0x0060)
353
354 /* Offset for normal register accesses  */
355 #define CFG_ATA_REG_OFFSET      (CFG_ATA_DATA_OFFSET)
356
357 /* Offset for alternate registers       */
358 #define CFG_ATA_ALT_OFFSET      (0x005C)
359
360 /* Interval between registers                                                */
361 #define CFG_ATA_STRIDE          4
362
363 /*-----------------------------------------------------------------------
364  * CPLD stuff
365  */
366 #define CFG_FPGA_XC95XL         1       /* using Xilinx XC95XL CPLD      */
367 #define CFG_FPGA_MAX_SIZE       32*1024 /* 32kByte is enough for CPLD    */
368
369 /* CPLD program pin configuration */
370 #define CFG_FPGA_PRG            0x20000000      /* JTAG TMS pin (ppc output)           */
371 #define CFG_FPGA_CLK            0x10000000      /* JTAG TCK pin (ppc output)           */
372 #define CFG_FPGA_DATA           0x20000000      /* JTAG TDO->TDI data pin (ppc output) */
373 #define CFG_FPGA_DONE           0x10000000      /* JTAG TDI->TDO pin (ppc input)       */
374
375 #define JTAG_GPIO_ADDR_TMS      (CFG_MBAR + 0xB10)      /* JTAG TMS pin (GPS data out value reg.)      */
376 #define JTAG_GPIO_ADDR_TCK      (CFG_MBAR + 0xC0C)      /* JTAG TCK pin (GPW data out value reg.)      */
377 #define JTAG_GPIO_ADDR_TDI      (CFG_MBAR + 0xC0C)      /* JTAG TDO->TDI pin (GPW data out value reg.) */
378 #define JTAG_GPIO_ADDR_TDO      (CFG_MBAR + 0xB14)      /* JTAG TDI->TDO pin (GPS data in value reg.)  */
379
380 #define JTAG_GPIO_ADDR_CFG      (CFG_MBAR + 0xB00)
381 #define JTAG_GPIO_CFG_SET       0x00000000
382 #define JTAG_GPIO_CFG_RESET     0x00F00000
383
384 #define JTAG_GPIO_ADDR_EN_TMS   (CFG_MBAR + 0xB04)
385 #define JTAG_GPIO_TMS_EN_SET    0x20000000      /* Enable for GPIO */
386 #define JTAG_GPIO_TMS_EN_RESET  0x00000000
387 #define JTAG_GPIO_ADDR_DDR_TMS  (CFG_MBAR + 0xB0C)
388 #define JTAG_GPIO_TMS_DDR_SET   0x20000000      /* Set as output   */
389 #define JTAG_GPIO_TMS_DDR_RESET 0x00000000
390
391 #define JTAG_GPIO_ADDR_EN_TCK   (CFG_MBAR + 0xC00)
392 #define JTAG_GPIO_TCK_EN_SET    0x20000000      /* Enable for GPIO */
393 #define JTAG_GPIO_TCK_EN_RESET  0x00000000
394 #define JTAG_GPIO_ADDR_DDR_TCK  (CFG_MBAR + 0xC08)
395 #define JTAG_GPIO_TCK_DDR_SET   0x20000000      /* Set as output   */
396 #define JTAG_GPIO_TCK_DDR_RESET 0x00000000
397
398 #define JTAG_GPIO_ADDR_EN_TDI   (CFG_MBAR + 0xC00)
399 #define JTAG_GPIO_TDI_EN_SET    0x10000000      /* Enable as GPIO  */
400 #define JTAG_GPIO_TDI_EN_RESET  0x00000000
401 #define JTAG_GPIO_ADDR_DDR_TDI  (CFG_MBAR + 0xC08)
402 #define JTAG_GPIO_TDI_DDR_SET   0x10000000      /* Set as output   */
403 #define JTAG_GPIO_TDI_DDR_RESET 0x00000000
404
405 #define JTAG_GPIO_ADDR_EN_TDO   (CFG_MBAR + 0xB04)
406 #define JTAG_GPIO_TDO_EN_SET    0x10000000      /* Enable as GPIO  */
407 #define JTAG_GPIO_TDO_EN_RESET  0x00000000
408 #define JTAG_GPIO_ADDR_DDR_TDO  (CFG_MBAR + 0xB0C)
409 #define JTAG_GPIO_TDO_DDR_SET   0x00000000
410 #define JTAG_GPIO_TDO_DDR_RESET 0x10000000      /* Set as input    */
411
412 #endif                          /* __CONFIG_H */