Coding style cleanup
[platform/kernel/u-boot.git] / include / configs / cm1_qp1.h
1 /*
2  * (C) Copyright 2003-2007
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 /*
28  * High Level Configuration Options
29  */
30 #define CONFIG_MPC5xxx          1       /* This is an MPC5xxx CPU */
31 #define CONFIG_MPC5200          1       /* (more precisely an MPC5200 CPU) */
32 #define CONFIG_CM1_QP1          1       /* ... on CM1.QP1 module */
33
34
35 /*
36  * Supported commands
37  */
38 #define CONFIG_COMMANDS        (CONFIG_CMD_DFL  | \
39                                 CFG_CMD_ASKENV  | \
40                                 CFG_CMD_DATE    | \
41                                 CFG_CMD_DHCP    | \
42                                 CFG_CMD_ECHO    | \
43                                 CFG_CMD_I2C     | \
44                                 CFG_CMD_FLASH   | \
45                                 CFG_CMD_MII     | \
46                                 CFG_CMD_NFS     | \
47                                 CFG_CMD_PING    | \
48                                 CFG_CMD_DIAG    | \
49                                 CFG_CMD_REGINFO | \
50                                 CFG_CMD_SNTP    | \
51                                 CFG_CMD_BSP     | \
52                                 CFG_CMD_USB     | \
53                                 CFG_CMD_FAT     | \
54                                 CFG_CMD_JFFS2)
55
56 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
57 #include <cmd_confdefs.h>
58
59
60 /*
61  * Serial console configuration
62  */
63 #define CONFIG_PSC_CONSOLE      1       /* console is on PSC1 */
64 #define CONFIG_BAUDRATE         57600   /* ... at 57600 bps */
65 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200, 230400 }
66
67
68 /*
69  * Ethernet configuration
70  */
71 #define CONFIG_MPC5xxx_FEC      1
72 #define CONFIG_PHY_ADDR         0x00
73 #define CONFIG_ENV_OVERWRITE    1       /* allow overwriting of ethaddr */
74 /* use misc_init_r() to read ethaddr from I2C EEPROM (see CFG_I2C_EEPROM) */
75 #define CONFIG_MISC_INIT_R      1
76 #define CONFIG_MAC_OFFSET       0x35    /* MAC address offset in I2C EEPROM */
77
78
79 /*
80  * POST support
81  */
82 #define CONFIG_POST             (CFG_POST_MEMORY | CFG_POST_CPU | CFG_POST_I2C)
83 #define MPC5XXX_SRAM_POST_SIZE  (MPC5XXX_SRAM_SIZE - 4)
84 /* List of I2C addresses to be verified by POST */
85 #define I2C_ADDR_LIST           { CFG_I2C_SLAVE, CFG_I2C_IO, CFG_I2C_EEPROM }
86
87
88 /* display image timestamps */
89 #define CONFIG_TIMESTAMP        1
90
91
92 /*
93  * Autobooting
94  */
95 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds */
96 #define CONFIG_PREBOOT  "echo;" \
97         "echo Type \"run net_nfs_fdt\" to mount root filesystem over NFS;" \
98         "echo"
99 #undef CONFIG_BOOTARGS
100
101 /*
102  * Default environment settings
103  */
104 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
105         "netdev=eth0\0"                                                 \
106         "hostname=cm1_qp1\0"                                            \
107         "netmask=255.255.0.0\0"                                         \
108         "ipaddr=192.168.160.33\0"                                       \
109         "serverip=192.168.1.1\0"                                        \
110         "gatewayip=192.168.1.1\0"                                       \
111         "console=ttyPSC0\0"                                             \
112         "u-boot_addr=100000\0"                                          \
113         "kernel_addr=200000\0"                                          \
114         "kernel_addr_flash=fc0c0000\0"                                  \
115         "fdt_addr=400000\0"                                             \
116         "fdt_addr_flash=fc0a0000\0"                                     \
117         "ramdisk_addr=500000\0"                                         \
118         "rootpath=/opt/eldk-4.1/ppc_6xx\0"                              \
119         "u-boot=/tftpboot/cm1_qp1/u-boot.bin\0"                         \
120         "bootfile=/tftpboot/cm1_qp1/uImage\0"                           \
121         "fdt_file=/tftpboot/cm1_qp1/cm1_qp1.dtb\0"                      \
122         "load=tftp ${u-boot_addr} ${u-boot}\0"                          \
123         "update=prot off fc000000 fc05ffff; era fc000000 fc05ffff; "    \
124                 "cp.b ${u-boot_addr} fc000000 ${filesize}; "            \
125                 "prot on fc000000 fc05ffff\0"                           \
126         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
127                 "nfsroot=${serverip}:${rootpath}\0"                     \
128         "flashargs=setenv bootargs root=/dev/mtdblock5 rw\0"            \
129         "addmtd=setenv bootargs ${bootargs} ${mtdparts}\0"              \
130         "addinit=setenv bootargs ${bootargs} init=/linuxrc\0"           \
131         "addcons=setenv bootargs ${bootargs} "                          \
132                 "console=${console},${baudrate}\0"                      \
133         "addip=setenv bootargs ${bootargs} "                            \
134                 "ip=${ipaddr}:${serverip}:${gatewayip}:"                \
135                 "${netmask}:${hostname}:${netdev}:off panic=1\0"        \
136         "flash_flash=run flashargs addinit addip addcons;"              \
137                 "bootm ${kernel_addr_flash} - ${fdt_addr_flash}\0"      \
138         "net_nfs_fdt=tftp ${kernel_addr} ${bootfile_fdt}; "             \
139                 "tftp ${fdt_addr} ${fdt_file}; run nfsargs addip "      \
140                 "addcons; bootm ${kernel_addr} - ${fdt_addr}\0"         \
141         ""
142 #define CONFIG_BOOTCOMMAND      "run flash_flash"
143
144
145 /*
146  * Low level configuration
147  */
148
149
150 /*
151  * Clock configuration
152  */
153 #define CFG_MPC5XXX_CLKIN       33000000        /* SYS_XTAL_IN = 33MHz */
154 #define CFG_IPBCLK_EQUALS_XLBCLK        1       /* IPB = 133MHz */
155
156
157 /*
158  * Memory map
159  */
160 #define CFG_MBAR                0xF0000000
161 #define CFG_SDRAM_BASE          0x00000000
162 #define CFG_DEFAULT_MBAR        0x80000000
163
164 #define CFG_LOWBOOT             1
165
166 /* Use ON-Chip SRAM until RAM will be available */
167 #define CFG_INIT_RAM_ADDR       MPC5XXX_SRAM
168 #ifdef CONFIG_POST
169 /* preserve space for the post_word at end of on-chip SRAM */
170 #define CFG_INIT_RAM_END        MPC5XXX_SRAM_POST_SIZE
171 #else
172 #define CFG_INIT_RAM_END        MPC5XXX_SRAM_SIZE
173 #endif
174
175 #define CFG_GBL_DATA_SIZE       128     /* size in bytes for initial data */
176 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
177 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
178
179 #define CFG_MONITOR_BASE        TEXT_BASE
180 #define CFG_MONITOR_LEN         (384 << 10)     /* 384 kB for Monitor */
181 #define CFG_MALLOC_LEN          (256 << 10)     /* 256 kB for malloc() */
182 #define CFG_BOOTMAPSZ           (8 << 20)       /* initial mem map for Linux */
183
184 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
185 #define CFG_RAMBOOT             1
186 #endif
187
188
189 /*
190  * Chip selects configuration
191  */
192 /* Boot Chipselect */
193 #define CFG_BOOTCS_START        CFG_FLASH_BASE
194 #define CFG_BOOTCS_SIZE         CFG_FLASH_SIZE
195 #define CFG_BOOTCS_CFG          0x00087D31      /* for pci_clk = 33 MHz */
196 /* use board_early_init_r to enable flash write in CS_BOOT */
197 #define CONFIG_BOARD_EARLY_INIT_R
198
199 /* Flash memory addressing */
200 #define CFG_CS0_START           CFG_FLASH_BASE
201 #define CFG_CS0_SIZE            CFG_FLASH_SIZE
202
203 /* No burst, dead cycle = 1 for CS0 (Flash) */
204 #define CFG_CS_BURST            0x00000000
205 #define CFG_CS_DEADCYCLE        0x00000001
206
207
208 /*
209  * SDRAM configuration
210  * settings for k4s561632E-xx75, assuming XLB = 132 MHz
211  */
212 #define SDRAM_MODE      0x00CD0000      /* CASL 3, burst length 8 */
213 #define SDRAM_CONTROL   0x514F0000
214 #define SDRAM_CONFIG1   0xE2333900
215 #define SDRAM_CONFIG2   0x8EE70000
216
217
218 /*
219  * Flash configuration
220  */
221 #define CFG_FLASH_CFI           1
222 #define CFG_FLASH_CFI_DRIVER    1
223 #define CFG_FLASH_BASE          TEXT_BASE
224 /* we need these despite using CFI */
225 #define CFG_MAX_FLASH_BANKS     1       /* max num of flash banks */
226 #define CFG_MAX_FLASH_SECT      256     /* max num of sectors on one chip */
227 #define CFG_FLASH_SIZE          0x02000000 /* 32 MiB */
228
229
230 /*
231  * MTD configuration
232  */
233 #define CONFIG_JFFS2_CMDLINE    1
234 #define MTDIDS_DEFAULT          "nor0=cm1qp1-0"
235 #define MTDPARTS_DEFAULT        "mtdparts=cm1qp1-0:"                    \
236                                         "384k(uboot),128k(env),"        \
237                                         "128k(redund_env),128k(dtb),"   \
238                                         "2m(kernel),27904k(rootfs),"    \
239                                         "-(config)"
240
241
242 /*
243  * I2C configuration
244  */
245 #define CONFIG_HARD_I2C         1       /* I2C with hardware support */
246 #define CFG_I2C_MODULE          2       /* Select I2C module #2 */
247 #define CFG_I2C_SPEED           40000   /* 40 kHz */
248 #define CFG_I2C_SLAVE           0x0
249 #define CFG_I2C_IO              0x38    /* PCA9554AD I2C I/O port address */
250 #define CFG_I2C_EEPROM          0x53    /* I2C EEPROM device address */
251
252
253 /*
254  * RTC configuration
255  */
256 #define CONFIG_RTC_MPC5200      1       /* use internal MPC5200 RTC */
257
258
259 /*
260  * USB configuration
261  */
262 #define CONFIG_USB_OHCI         1
263 #define CONFIG_USB_STORAGE      1
264 #define CONFIG_USB_CLOCK        0x0001BBBB
265 #define CONFIG_USB_CONFIG       0x00001000
266 /* Partitions (for USB) */
267 #define CONFIG_MAC_PARTITION    1
268 #define CONFIG_DOS_PARTITION    1
269 #define CONFIG_ISO_PARTITION    1
270
271 /*
272  * Invoke our last_stage_init function - needed by fwupdate
273  */
274 #define CONFIG_LAST_STAGE_INIT  1
275
276 /*
277  * Environment settings
278  */
279 #define CFG_ENV_IS_IN_FLASH     1
280 #define CFG_ENV_SIZE            0x10000
281 #define CFG_ENV_SECT_SIZE       0x20000
282 #define CFG_ENV_ADDR            (CFG_FLASH_BASE + CFG_MONITOR_LEN)
283 /* Configuration of redundant environment */
284 #define CFG_ENV_ADDR_REDUND     (CFG_ENV_ADDR + CFG_ENV_SECT_SIZE)
285 #define CFG_ENV_SIZE_REDUND     (CFG_ENV_SIZE)
286
287
288 /*
289  * Pin multiplexing configuration
290  */
291
292 /*
293  * CS1/GPIO_WKUP_6: GPIO (default)
294  * ALTs: CAN1 on I2C1, CAN2 on TIMER0/1
295  * IRDA/PSC6: UART
296  * Ether: Ethernet 100Mbit with MD
297  * PCI_DIS: PCI controller disabled
298  * USB: USB
299  * PSC3: SPI with UART3
300  * PSC2: UART
301  * PSC1: UART
302  */
303 #define CFG_GPS_PORT_CONFIG     0x10559C44
304
305
306 /*
307  * Miscellaneous configurable options
308  */
309 #define CFG_LONGHELP            1       /* undef to save memory */
310 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt */
311 #define CFG_CBSIZE              1024    /* Console I/O Buffer Size */
312 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
313 #define CFG_MAXARGS             16      /* max number of command args */
314 #define CFG_BARGSIZE            CFG_CBSIZE      /* Boot Argument Buffer Size */
315
316 #define CFG_ALT_MEMTEST         1
317 #define CFG_MEMTEST_START       0x00100000      /* memtest works on */
318 #define CFG_MEMTEST_END         0x03f00000      /* 1 .. 63 MiB in SDRAM */
319
320 #define CONFIG_LOOPW            1
321
322 #define CFG_LOAD_ADDR           0x100000        /* default load address */
323 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
324
325
326 /*
327  * Various low-level settings
328  */
329 #define CFG_HID0_INIT           HID0_ICE | HID0_ICFI
330 #define CFG_HID0_FINAL          HID0_ICE
331
332 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH */
333 #define BOOTFLAG_WARM           0x02    /* Software reboot */
334
335 #define CFG_XLB_PIPELINING      1       /* enable transaction pipeling */
336
337
338 /*
339  * Cache Configuration
340  */
341 #define CFG_CACHELINE_SIZE      32      /* For MPC5xxx CPUs */
342 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
343 #define CFG_CACHELINE_SHIFT     5       /* log base 2 of the above value */
344 #endif
345
346
347 /*
348  * Flat Device Tree support
349  */
350 #define CONFIG_OF_FLAT_TREE     1
351 #define CONFIG_OF_BOARD_SETUP   1
352 #define OF_FLAT_TREE_MAX_SIZE   8192    /* max size of the flat tree (8K) */
353 #define OF_CPU                  "PowerPC,5200@0"
354 #define OF_SOC                  "soc5200@f0000000"
355 #define OF_TBCLK                (bd->bi_busfreq / 4)
356 #define OF_STDOUT_PATH          "/soc5200@f0000000/serial@2000"
357
358 #endif /* __CONFIG_H */