arm: mvebu: clearfog: support multiple SATA boot
[platform/kernel/u-boot.git] / include / configs / clearfog.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright (C) 2015 Stefan Roese <sr@denx.de>
4  */
5
6 #ifndef _CONFIG_CLEARFOG_H
7 #define _CONFIG_CLEARFOG_H
8
9 /*
10  * High Level Configuration Options (easy to change)
11  */
12
13 /*
14  * TEXT_BASE needs to be below 16MiB, since this area is scrubbed
15  * for DDR ECC byte filling in the SPL before loading the main
16  * U-Boot into it.
17  */
18 #define CONFIG_SYS_TCLK         250000000       /* 250MHz */
19
20 /*
21  * Commands configuration
22  */
23
24 /*
25  * SDIO/MMC Card Configuration
26  */
27 #define CONFIG_SYS_MMC_BASE             MVEBU_SDIO_BASE
28
29 /* USB/EHCI configuration */
30 #define CONFIG_EHCI_IS_TDI
31
32 #define CONFIG_ENV_MIN_ENTRIES          128
33
34 /* Environment in MMC */
35 #define CONFIG_SYS_MMC_ENV_DEV          0
36 /*
37  * For SD - reserve 1 LBA for MBR + 1M for u-boot image. The MMC/eMMC
38  * boot image starts @ LBA-0.
39  * As result in MMC/eMMC case it will be a 1 sector gap between u-boot
40  * image and environment
41  */
42
43 #define PHY_ANEG_TIMEOUT        8000    /* PHY needs a longer aneg time */
44
45 /* PCIe support */
46 #ifndef CONFIG_SPL_BUILD
47 #define CONFIG_PCI_SCAN_SHOW
48 #endif
49
50 /* SATA support */
51 #ifdef CONFIG_SCSI
52 #define CONFIG_SCSI_AHCI_PLAT
53 #define CONFIG_SYS_SCSI_MAX_SCSI_ID     1
54 #define CONFIG_SYS_SCSI_MAX_LUN         1
55 #define CONFIG_SYS_SCSI_MAX_DEVICE      (CONFIG_SYS_SCSI_MAX_SCSI_ID * \
56                                         CONFIG_SYS_SCSI_MAX_LUN)
57 #endif
58
59 /* Keep device tree and initrd in lower memory so the kernel can access them */
60 #define RELOCATION_LIMITS_ENV_SETTINGS  \
61         "fdt_high=0x10000000\0"         \
62         "initrd_high=0x10000000\0"
63
64 /* SPL */
65
66 /* Defines for SPL */
67 #define CONFIG_SPL_SIZE                 (140 << 10)
68 #define CONFIG_SPL_MAX_SIZE             (CONFIG_SPL_SIZE - 0x0030)
69
70 #define CONFIG_SPL_BSS_START_ADDR       (0x40000000 + CONFIG_SPL_SIZE)
71 #define CONFIG_SPL_BSS_MAX_SIZE         (16 << 10)
72
73 #ifdef CONFIG_SPL_BUILD
74 #define CONFIG_SYS_MALLOC_SIMPLE
75 #endif
76
77 #define CONFIG_SPL_STACK                (0x40000000 + ((192 - 16) << 10))
78 #define CONFIG_SPL_BOOTROM_SAVE         (CONFIG_SPL_STACK + 4)
79
80 #if defined(CONFIG_MVEBU_SPL_BOOT_DEVICE_SPI)
81 /* SPL related SPI defines */
82 #define CONFIG_SYS_U_BOOT_OFFS          CONFIG_SYS_SPI_U_BOOT_OFFS
83 #elif defined(CONFIG_MVEBU_SPL_BOOT_DEVICE_MMC) || defined(CONFIG_MVEBU_SPL_BOOT_DEVICE_SATA)
84 /* SPL related MMC defines */
85 #define CONFIG_SYS_MMC_U_BOOT_OFFS              (160 << 10)
86 #define CONFIG_SYS_U_BOOT_OFFS                  CONFIG_SYS_MMC_U_BOOT_OFFS
87 #ifdef CONFIG_SPL_BUILD
88 #define CONFIG_FIXED_SDHCI_ALIGNED_BUFFER       0x00180000      /* in SDRAM */
89 #endif
90 #endif
91
92 /*
93  * mv-common.h should be defined after CMD configs since it used them
94  * to enable certain macros
95  */
96 #include "mv-common.h"
97
98 /* Include the common distro boot environment */
99 #ifndef CONFIG_SPL_BUILD
100
101 #ifdef CONFIG_MMC
102 #define BOOT_TARGET_DEVICES_MMC(func) func(MMC, mmc, 0)
103 #else
104 #define BOOT_TARGET_DEVICES_MMC(func)
105 #endif
106
107 #ifdef CONFIG_SCSI
108 #define BOOT_TARGET_DEVICES_SCSI(func) func(SCSI, scsi, 0)
109 #else
110 #define BOOT_TARGET_DEVICES_SCSI(func)
111 #endif
112
113 #ifdef CONFIG_USB_STORAGE
114 #define BOOT_TARGET_DEVICES_USB(func) func(USB, usb, 0)
115 #else
116 #define BOOT_TARGET_DEVICES_USB(func)
117 #endif
118
119 #ifndef CONFIG_SCSI
120 #define BOOT_TARGET_DEVICES_SCSI_BUS0(func)
121 #define BOOT_TARGET_DEVICES_SCSI_BUS1(func)
122 #define BOOT_TARGET_DEVICES_SCSI_BUS2(func)
123 #else
124 /*
125  * With SCSI enabled, M.2 SATA is always located on bus 0
126  */
127 #define BOOT_TARGET_DEVICES_SCSI_BUS0(func) func(SCSI, scsi, 0)
128
129 /*
130  * Either one or both mPCIe slots may be configured as mSATA interfaces. The
131  * SCSI bus ids are assigned based on sequence of hardware present, not always
132  * tied to hardware slot ids. As such, use second SCSI bus if either slot is
133  * set for SATA, and only use third SCSI bus if both slots are SATA enabled.
134  */
135 #if defined (CONFIG_CLEARFOG_CON2_SATA) || defined (CONFIG_CLEARFOG_CON3_SATA)
136 #define BOOT_TARGET_DEVICES_SCSI_BUS1(func) func(SCSI, scsi, 1)
137 #else
138 #define BOOT_TARGET_DEVICES_SCSI_BUS1(func)
139 #endif
140
141 #if defined (CONFIG_CLEARFOG_CON2_SATA) && defined (CONFIG_CLEARFOG_CON3_SATA)
142 #define BOOT_TARGET_DEVICES_SCSI_BUS2(func) func(SCSI, scsi, 2)
143 #else
144 #define BOOT_TARGET_DEVICES_SCSI_BUS2(func)
145 #endif
146
147 #endif /* CONFIG_SCSI */
148
149 /*
150  * The SCSI buses are attempted in increasing bus order, there is no current
151  * mechanism to alter the default bus priority order for booting.
152  */
153 #define BOOT_TARGET_DEVICES(func) \
154         BOOT_TARGET_DEVICES_MMC(func) \
155         BOOT_TARGET_DEVICES_SCSI(func) \
156         BOOT_TARGET_DEVICES_USB(func) \
157         BOOT_TARGET_DEVICES_SCSI_BUS0(func) \
158         BOOT_TARGET_DEVICES_SCSI_BUS1(func) \
159         BOOT_TARGET_DEVICES_SCSI_BUS2(func) \
160         func(PXE, pxe, na) \
161         func(DHCP, dhcp, na)
162
163 #define KERNEL_ADDR_R   __stringify(0x800000)
164 #define FDT_ADDR_R      __stringify(0x100000)
165 #define RAMDISK_ADDR_R  __stringify(0x1800000)
166 #define SCRIPT_ADDR_R   __stringify(0x200000)
167 #define PXEFILE_ADDR_R  __stringify(0x300000)
168
169 #define LOAD_ADDRESS_ENV_SETTINGS \
170         "kernel_addr_r=" KERNEL_ADDR_R "\0" \
171         "fdt_addr_r=" FDT_ADDR_R "\0" \
172         "ramdisk_addr_r=" RAMDISK_ADDR_R "\0" \
173         "scriptaddr=" SCRIPT_ADDR_R "\0" \
174         "pxefile_addr_r=" PXEFILE_ADDR_R "\0"
175
176 #include <config_distro_bootcmd.h>
177
178 #define CONFIG_EXTRA_ENV_SETTINGS \
179         RELOCATION_LIMITS_ENV_SETTINGS \
180         LOAD_ADDRESS_ENV_SETTINGS \
181         "fdtfile=" CONFIG_DEFAULT_DEVICE_TREE ".dtb\0" \
182         "console=ttyS0,115200\0" \
183         BOOTENV
184
185 #endif /* CONFIG_SPL_BUILD */
186
187 #endif /* _CONFIG_CLEARFOG_H */