include/configs: Use new CONFIG_CMD_* in various b* named board config files.
[platform/kernel/u-boot.git] / include / configs / barco.h
1 /********************************************************************
2  *
3  * Unless otherwise specified, Copyright (C) 2004-2005 Barco Control Rooms
4  *
5  * $Source: /home/services/cvs/firmware/ppc/u-boot-1.1.2/include/configs/barco.h,v $
6  * $Revision: 1.2 $
7  * $Author: mleeman $
8  * $Date: 2005/02/21 12:48:58 $
9  *
10  * Last ChangeLog Entry
11  * $Log: barco.h,v $
12  * Revision 1.2  2005/02/21 12:48:58  mleeman
13  * update of copyright years (feedback wd)
14  *
15  * Revision 1.1  2005/02/14 09:29:25  mleeman
16  * moved barcohydra.h to barco.h
17  *
18  * Revision 1.4  2005/02/09 12:56:23  mleeman
19  * add generic header to track changes in sources
20  *
21  *
22  *******************************************************************/
23
24 /*
25  * (C) Copyright 2001, 2002
26  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
27  *
28  * See file CREDITS for list of people who contributed to this
29  * project.
30  *
31  * This program is free software; you can redistribute it and/or
32  * modify it under the terms of the GNU General Public License as
33  * published by the Free Software Foundation; either version 2 of
34  * the License, or (at your option) any later version.
35  *
36  * This program is distributed in the hope that it will be useful,
37  * but WITHOUT ANY WARRANTY; without even the implied warranty of
38  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
39  * GNU General Public License for more details.
40  *
41  * You should have received a copy of the GNU General Public License
42  * along with this program; if not, write to the Free Software
43  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
44  * MA 02111-1307 USA
45  */
46
47 /* ------------------------------------------------------------------------- */
48
49 /*
50  * board/config.h - configuration options, board specific
51  */
52
53 #ifndef __CONFIG_H
54 #define __CONFIG_H
55
56 /*
57  * High Level Configuration Options
58  * (easy to change)
59  */
60
61 #define CONFIG_MPC824X          1
62 #define CONFIG_MPC8245          1
63 #define CONFIG_BARCOBCD_STREAMING       1
64
65 #undef USE_DINK32
66
67 #define CONFIG_CONS_INDEX     3               /* set to '3' for on-chip DUART */
68 #define CONFIG_BAUDRATE         9600
69 #define CONFIG_DRAM_SPEED       100             /* MHz                          */
70
71 #define CONFIG_BOOTARGS "mem=32M"
72
73 /* Add support for a few extra bootp options like:
74  *      - File size
75  *      - DNS
76  */
77 #define CONFIG_BOOTP_MASK       (CONFIG_BOOTP_DEFAULT | \
78                                  CONFIG_BOOTP_BOOTFILESIZE | \
79                                  CONFIG_BOOTP_DNS)
80
81 /*
82  * Command line configuration.
83  */
84 #include <config_cmd_default.h>
85
86 #define CONFIG_CMD_ELF
87 #define CONFIG_CMD_I2C
88 #define CONFIG_CMD_EEPROM
89 #define CONFIG_CMD_PCI
90
91
92 #define CONFIG_HUSH_PARSER      1 /* use "hush" command parser */
93 #define CONFIG_BOOTDELAY        1
94 #define CONFIG_BOOTCOMMAND      "boot_default"
95
96 /*
97  * Miscellaneous configurable options
98  */
99 #define CFG_LONGHELP            1               /* undef to save memory         */
100 #define CFG_PROMPT              "=> "           /* Monitor Command Prompt       */
101 #define CFG_CBSIZE              256             /* Console I/O Buffer Size      */
102 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16)   /* Print Buffer Size    */
103 #define CFG_MAXARGS             16              /* max number of command args   */
104 #define CFG_BARGSIZE            CFG_CBSIZE      /* Boot Argument Buffer Size    */
105 #define CFG_LOAD_ADDR           0x00100000      /* default load address         */
106 #define CFG_HZ                  1000            /* decrementer freq: 1 ms ticks */
107
108
109 /*-----------------------------------------------------------------------
110  * PCI stuff
111  *-----------------------------------------------------------------------
112  */
113 #define CONFIG_PCI                              /* include pci support          */
114 #undef CONFIG_PCI_PNP
115 #undef CFG_CMD_NET
116
117 #define PCI_ENET0_IOADDR        0x80000000
118 #define PCI_ENET0_MEMADDR       0x80000000
119 #define PCI_ENET1_IOADDR        0x81000000
120 #define PCI_ENET1_MEMADDR       0x81000000
121
122
123 /*-----------------------------------------------------------------------
124  * Start addresses for the final memory configuration
125  * (Set up by the startup code)
126  * Please note that CFG_SDRAM_BASE _must_ start at 0
127  */
128 #define CFG_SDRAM_BASE          0x00000000
129 #define CFG_MAX_RAM_SIZE        0x02000000
130
131 #define CONFIG_LOGBUFFER
132 #ifdef  CONFIG_LOGBUFFER
133 #define CFG_STDOUT_ADDR         0x1FFC000
134 #else
135 #define CFG_STDOUT_ADDR         0x2B9000
136 #endif
137
138 #define CFG_RESET_ADDRESS       0xFFF00100
139
140 #if defined (USE_DINK32)
141 #define CFG_MONITOR_LEN         0x00030000
142 #define CFG_MONITOR_BASE        0x00090000
143 #define CFG_RAMBOOT             1
144 #define CFG_INIT_RAM_ADDR       (CFG_MONITOR_BASE + CFG_MONITOR_LEN)
145 #define CFG_INIT_RAM_END        0x10000
146 #define CFG_GBL_DATA_SIZE       256  /* size in bytes reserved for initial data */
147 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
148 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
149 #else
150 #undef  CFG_RAMBOOT
151 #define CFG_MONITOR_LEN         0x00030000
152 #define CFG_MONITOR_BASE        TEXT_BASE
153
154 #define CFG_GBL_DATA_SIZE       128
155
156 #define CFG_INIT_RAM_ADDR     0x40000000
157 #define CFG_INIT_RAM_END      0x1000
158 #define CFG_GBL_DATA_OFFSET  (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
159
160 #endif
161
162 #define CFG_FLASH_BASE          0xFFF00000
163 #define CFG_FLASH_SIZE          (8 * 1024 * 1024)       /* Unity has onboard 1MByte flash */
164 #define CFG_ENV_IS_IN_FLASH     1
165 #define CFG_ENV_OFFSET          0x000047A4      /* Offset of Environment Sector */
166 #define CFG_ENV_SIZE            0x00002000      /* Total Size of Environment Sector */
167 /* #define ENV_CRC              0x8BF6F24B      XXX - FIXME: gets defined automatically */
168
169 #define CFG_MALLOC_LEN          (512 << 10)     /* Reserve 512 kB for malloc()  */
170
171 #define CFG_MEMTEST_START       0x00000000      /* memtest works on             */
172 #define CFG_MEMTEST_END         0x04000000      /* 0 ... 32 MB in DRAM          */
173
174 #define CFG_EUMB_ADDR           0xFDF00000
175
176 #define CFG_FLASH_RANGE_BASE    0xFFC00000      /* flash memory address range   */
177 #define CFG_FLASH_RANGE_SIZE    0x00400000
178 #define FLASH_BASE0_PRELIM      0xFFF00000      /* sandpoint flash              */
179 #define FLASH_BASE1_PRELIM      0xFF000000      /* PMC onboard flash            */
180
181 /*
182  * select i2c support configuration
183  *
184  * Supported configurations are {none, software, hardware} drivers.
185  * If the software driver is chosen, there are some additional
186  * configuration items that the driver uses to drive the port pins.
187  */
188 #define CONFIG_HARD_I2C         1               /* To enable I2C support        */
189 #undef  CONFIG_SOFT_I2C                         /* I2C bit-banged               */
190 #define CFG_I2C_SPEED           400000          /* I2C speed and slave address  */
191 #define CFG_I2C_SLAVE           0x7F
192
193 #ifdef CONFIG_SOFT_I2C
194 #error "Soft I2C is not configured properly.  Please review!"
195 #define I2C_PORT                3               /* Port A=0, B=1, C=2, D=3 */
196 #define I2C_ACTIVE              (iop->pdir |=  0x00010000)
197 #define I2C_TRISTATE            (iop->pdir &= ~0x00010000)
198 #define I2C_READ                ((iop->pdat & 0x00010000) != 0)
199 #define I2C_SDA(bit)            if(bit) iop->pdat |=  0x00010000; \
200                                 else    iop->pdat &= ~0x00010000
201 #define I2C_SCL(bit)            if(bit) iop->pdat |=  0x00020000; \
202                                 else    iop->pdat &= ~0x00020000
203 #define I2C_DELAY               udelay(5)       /* 1/4 I2C clock duration */
204 #endif /* CONFIG_SOFT_I2C */
205
206 #define CFG_I2C_EEPROM_ADDR     0x57            /* EEPROM IS24C02               */
207 #define CFG_I2C_EEPROM_ADDR_LEN 1               /* Bytes of address             */
208 #define CFG_EEPROM_PAGE_WRITE_BITS      3
209 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10      /* and takes up to 10 msec */
210
211 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
212 #define CFG_FLASH_BANKS         { FLASH_BASE0_PRELIM , FLASH_BASE1_PRELIM }
213 #define CFG_DBUS_SIZE2          1
214
215 /*-----------------------------------------------------------------------
216  * Definitions for initial stack pointer and data area (in DPRAM)
217  */
218
219
220  /*
221  * NS16550 Configuration (internal DUART)
222  */
223  /*
224  * Low Level Configuration Settings
225  * (address mappings, register initial values, etc.)
226  * You should know what you are doing if you make changes here.
227  */
228
229 #define CONFIG_SYS_CLK_FREQ  33333333   /* external frequency to pll */
230
231 #define CFG_ROMNAL              0x0F    /*rom/flash next access time            */
232 #define CFG_ROMFAL              0x1E    /*rom/flash access time                 */
233
234 #define CFG_REFINT      0x8F    /* no of clock cycles between CBR refresh cycles */
235
236 /* the following are for SDRAM only*/
237 #define CFG_BSTOPRE     0x25C   /* Burst To Precharge, sets open page interval */
238 #define CFG_REFREC              8       /* Refresh to activate interval         */
239 #define CFG_RDLAT               4       /* data latency from read command       */
240 #define CFG_PRETOACT            3       /* Precharge to activate interval       */
241 #define CFG_ACTTOPRE            5       /* Activate to Precharge interval       */
242 #define CFG_ACTORW              2       /* Activate to R/W                      */
243 #define CFG_SDMODE_CAS_LAT      3       /* SDMODE CAS latency                   */
244 #define CFG_SDMODE_WRAP         0       /* SDMODE wrap type                     */
245
246 #define CFG_REGISTERD_TYPE_BUFFER   1
247 #define CFG_EXTROM 0
248 #define CFG_REGDIMM 0
249
250
251 /* memory bank settings*/
252 /*
253  * only bits 20-29 are actually used from these vales to set the
254  * start/end address the upper two bits will be 0, and the lower 20
255  * bits will be set to 0x00000 for a start address, or 0xfffff for an
256  * end address
257  */
258 #define CFG_BANK0_START         0x00000000
259 #define CFG_BANK0_END           0x01FFFFFF
260 #define CFG_BANK0_ENABLE        1
261 #define CFG_BANK1_START         0x02000000
262 #define CFG_BANK1_END           0x02ffffff
263 #define CFG_BANK1_ENABLE        0
264 #define CFG_BANK2_START         0x03f00000
265 #define CFG_BANK2_END           0x03ffffff
266 #define CFG_BANK2_ENABLE        0
267 #define CFG_BANK3_START         0x04000000
268 #define CFG_BANK3_END           0x04ffffff
269 #define CFG_BANK3_ENABLE        0
270 #define CFG_BANK4_START         0x05000000
271 #define CFG_BANK4_END           0x05FFFFFF
272 #define CFG_BANK4_ENABLE        0
273 #define CFG_BANK5_START         0x06000000
274 #define CFG_BANK5_END           0x06FFFFFF
275 #define CFG_BANK5_ENABLE        0
276 #define CFG_BANK6_START         0x07000000
277 #define CFG_BANK6_END           0x07FFFFFF
278 #define CFG_BANK6_ENABLE        0
279 #define CFG_BANK7_START         0x08000000
280 #define CFG_BANK7_END           0x08FFFFFF
281 #define CFG_BANK7_ENABLE        0
282 /*
283  * Memory bank enable bitmask, specifying which of the banks defined above
284  are actually present. MSB is for bank #7, LSB is for bank #0.
285  */
286 #define CFG_BANK_ENABLE         0x01
287
288 #define CFG_ODCR                0xff    /* configures line driver impedances,   */
289                                         /* see 8240 book for bit definitions    */
290 #define CFG_PGMAX               0x32    /* how long the 8240 retains the        */
291                                         /* currently accessed page in memory    */
292                                         /* see 8240 book for details            */
293
294 /* SDRAM 0 - 256MB */
295 #define CFG_IBAT0L      (CFG_SDRAM_BASE | BATL_PP_10 | BATL_MEMCOHERENCE)
296 #define CFG_IBAT0U      (CFG_SDRAM_BASE | BATU_BL_256M | BATU_VS | BATU_VP)
297
298 /* stack in DCACHE @ 1GB (no backing mem) */
299 #if defined(USE_DINK32)
300 #define CFG_IBAT1L      (0x40000000 | BATL_PP_00 )
301 #define CFG_IBAT1U      (0x40000000 | BATU_BL_128K )
302 #else
303 #define CFG_IBAT1L      (CFG_INIT_RAM_ADDR | BATL_PP_10 | BATL_MEMCOHERENCE)
304 #define CFG_IBAT1U      (CFG_INIT_RAM_ADDR | BATU_BL_128K | BATU_VS | BATU_VP)
305 #endif
306
307 /* PCI memory */
308 #define CFG_IBAT2L      (0x80000000 | BATL_PP_10 | BATL_CACHEINHIBIT)
309 #define CFG_IBAT2U      (0x80000000 | BATU_BL_256M | BATU_VS | BATU_VP)
310
311 /* Flash, config addrs, etc */
312 #define CFG_IBAT3L      (0xF0000000 | BATL_PP_10 | BATL_CACHEINHIBIT)
313 #define CFG_IBAT3U      (0xF0000000 | BATU_BL_256M | BATU_VS | BATU_VP)
314
315 #define CFG_DBAT0L      CFG_IBAT0L
316 #define CFG_DBAT0U      CFG_IBAT0U
317 #define CFG_DBAT1L      CFG_IBAT1L
318 #define CFG_DBAT1U      CFG_IBAT1U
319 #define CFG_DBAT2L      CFG_IBAT2L
320 #define CFG_DBAT2U      CFG_IBAT2U
321 #define CFG_DBAT3L      CFG_IBAT3L
322 #define CFG_DBAT3U      CFG_IBAT3U
323
324 /*
325  * For booting Linux, the board info and command line data
326  * have to be in the first 8 MB of memory, since this is
327  * the maximum mapped by the Linux kernel during initialization.
328  */
329 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
330 /*-----------------------------------------------------------------------
331  * FLASH organization
332  */
333 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
334 #define CFG_MAX_FLASH_SECT      20      /* max number of sectors on one chip    */
335
336 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
337 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
338
339 #define CFG_FLASH_CHECKSUM
340
341 /*-----------------------------------------------------------------------
342  * Cache Configuration
343  */
344 #define CFG_CACHELINE_SIZE      32      /* For MPC8240 CPU                      */
345 #if defined(CONFIG_CMD_KGDB)
346 #  define CFG_CACHELINE_SHIFT   5       /* log base 2 of the above value */
347 #endif
348
349
350 /*
351  * Internal Definitions
352  *
353  * Boot Flags
354  */
355 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH     */
356 #define BOOTFLAG_WARM           0x02    /* Software reboot                      */
357
358 /* values according to the manual */
359
360 #define CONFIG_DRAM_50MHZ       1
361 #define CONFIG_SDRAM_50MHZ
362
363 #define CONFIG_DISK_SPINUP_TIME 1000000
364
365
366 #endif  /* __CONFIG_H */