Convert CONFIG_SYS_CFI_FLASH_STATUS_POLL to Kconfig
[platform/kernel/u-boot.git] / include / configs / ax25-ae350.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright (C) 2017 Andes Technology Corporation
4  * Rick Chen, Andes Technology Corporation <rick@andestech.com>
5  */
6
7 #ifndef __CONFIG_H
8 #define __CONFIG_H
9
10 #ifdef CONFIG_SPL
11 #define CONFIG_SPL_MAX_SIZE             0x00100000
12 #define CONFIG_SPL_BSS_START_ADDR       0x04000000
13 #define CONFIG_SPL_BSS_MAX_SIZE         0x00100000
14
15 #ifdef CONFIG_SPL_MMC
16 #define CONFIG_SPL_FS_LOAD_PAYLOAD_NAME         "u-boot.itb"
17 #endif
18 #endif
19
20 #define RISCV_MMODE_TIMERBASE           0xe6000000
21 #define RISCV_MMODE_TIMER_FREQ          60000000
22
23 #define RISCV_SMODE_TIMER_FREQ          60000000
24
25 /*
26  * CPU and Board Configuration Options
27  */
28
29 /*
30  * Miscellaneous configurable options
31  */
32
33 /* DT blob (fdt) address */
34 #define CONFIG_SYS_FDT_BASE             0x800f0000
35
36 /*
37  * Physical Memory Map
38  */
39 #define PHYS_SDRAM_0    0x00000000              /* SDRAM Bank #1 */
40 #define PHYS_SDRAM_1    \
41         (PHYS_SDRAM_0 + PHYS_SDRAM_0_SIZE)      /* SDRAM Bank #2 */
42 #define PHYS_SDRAM_0_SIZE       0x20000000      /* 512 MB */
43 #define PHYS_SDRAM_1_SIZE       0x20000000      /* 512 MB */
44 #define CONFIG_SYS_SDRAM_BASE   PHYS_SDRAM_0
45
46 /*
47  * Serial console configuration
48  */
49 #define CONFIG_SYS_NS16550_SERIAL
50 #ifndef CONFIG_DM_SERIAL
51 #define CONFIG_SYS_NS16550_REG_SIZE     -4
52 #endif
53 #define CONFIG_SYS_NS16550_CLK          19660800
54
55 /* Init Stack Pointer */
56 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_SDRAM_BASE + 0x1000000 - \
57                                         GENERATED_GBL_DATA_SIZE)
58
59 /* support JEDEC */
60 #define PHYS_FLASH_1                    0x88000000      /* BANK 0 */
61 #define CONFIG_SYS_FLASH_BASE           PHYS_FLASH_1
62 #define CONFIG_SYS_FLASH_BANKS_LIST     { PHYS_FLASH_1, }
63
64 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* TO for Flash Erase (ms) */
65 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* TO for Flash Write (ms) */
66
67 /* max number of memory banks */
68 /*
69  * There are 4 banks supported for this Controller,
70  * but we have only 1 bank connected to flash on board
71 */
72 #define CONFIG_SYS_FLASH_BANKS_SIZES {0x4000000}
73
74 /* max number of sectors on one chip */
75 #define CONFIG_FLASH_SECTOR_SIZE        (0x10000*2)
76 #define CONFIG_SYS_MAX_FLASH_SECT       512
77
78 /* environments */
79
80 /* SPI FLASH */
81
82 /*
83  * For booting Linux, the board info and command line data
84  * have to be in the first 16 MB of memory, since this is
85  * the maximum mapped by the Linux kernel during initialization.
86  */
87
88 /* Initial Memory map for Linux*/
89 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)
90 /* Increase max gunzip size */
91 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)
92
93 /* Support autoboot from RAM (kernel image is loaded via debug port) */
94 #define KERNEL_IMAGE_ADDR       "0x2000000 "
95 #define BOOTENV_DEV_NAME_RAM(devtypeu, devtypel, instance) \
96         "ram "
97 #define BOOTENV_DEV_RAM(devtypeu, devtypel, instance) \
98         "bootcmd_ram=" \
99         "booti " \
100         KERNEL_IMAGE_ADDR \
101         "- $fdtcontroladdr\0"
102
103 /* When we use RAM as ENV */
104
105 /* Enable distro boot */
106 #define BOOT_TARGET_DEVICES(func) \
107         func(MMC, mmc, 0) \
108         func(DHCP, dhcp, na) \
109         func(RAM, ram, na)
110 #include <config_distro_bootcmd.h>
111
112 #define CONFIG_EXTRA_ENV_SETTINGS       \
113                                 "kernel_addr_r=0x00080000\0" \
114                                 "pxefile_addr_r=0x01f00000\0" \
115                                 "scriptaddr=0x01f00000\0" \
116                                 "fdt_addr_r=0x02000000\0" \
117                                 "ramdisk_addr_r=0x02800000\0" \
118                                 BOOTENV
119
120 #endif /* __CONFIG_H */