include/configs: Use new CONFIG_CMD_* in various a* named board config files.
[platform/kernel/u-boot.git] / include / configs / atc.h
1 /*
2  * (C) Copyright 2001
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_MPC8260          1       /* This is an MPC8260 CPU               */
37 #define CONFIG_ATC              1       /* ...on a ATC board    */
38 #define CONFIG_CPM2             1       /* Has a CPM2 */
39
40 /*
41  * select serial console configuration
42  *
43  * if either CONFIG_CONS_ON_SMC or CONFIG_CONS_ON_SCC is selected, then
44  * CONFIG_CONS_INDEX must be set to the channel number (1-2 for SMC, 1-4
45  * for SCC).
46  *
47  * if CONFIG_CONS_NONE is defined, then the serial console routines must
48  * defined elsewhere (for example, on the cogent platform, there are serial
49  * ports on the motherboard which are used for the serial console - see
50  * cogent/cma101/serial.[ch]).
51  */
52 #define  CONFIG_CONS_ON_SMC             /* define if console on SMC */
53 #undef CONFIG_CONS_ON_SCC               /* define if console on SCC */
54 #undef  CONFIG_CONS_NONE                /* define if console on something else*/
55 #define CONFIG_CONS_INDEX       2       /* which serial channel for console */
56
57 #define CONFIG_BAUDRATE         115200
58
59 /*
60  * select ethernet configuration
61  *
62  * if either CONFIG_ETHER_ON_SCC or CONFIG_ETHER_ON_FCC is selected, then
63  * CONFIG_ETHER_INDEX must be set to the channel number (1-4 for SCC, 1-3
64  * for FCC)
65  *
66  * if CONFIG_ETHER_NONE is defined, then either the ethernet routines must be
67  * defined elsewhere (as for the console), or CFG_CMD_NET must be removed
68  * from CONFIG_COMMANDS to remove support for networking.
69  *
70  */
71 #undef  CONFIG_ETHER_ON_SCC             /* define if ether on SCC       */
72 #undef  CONFIG_ETHER_NONE               /* define if ether on something else */
73 #define CONFIG_ETHER_ON_FCC
74
75 #define CONFIG_NET_MULTI
76 #define CONFIG_ETHER_ON_FCC2
77
78 /*
79  * - Rx-CLK is CLK13
80  * - Tx-CLK is CLK14
81  * - RAM for BD/Buffers is on the 60x Bus (see 28-13)
82  * - Enable Full Duplex in FSMR
83  */
84 # define CFG_CMXFCR_MASK2       (CMXFCR_FC2|CMXFCR_RF2CS_MSK|CMXFCR_TF2CS_MSK)
85 # define CFG_CMXFCR_VALUE2      (CMXFCR_RF2CS_CLK13|CMXFCR_TF2CS_CLK14)
86 # define CFG_CPMFCR_RAMTYPE     0
87 # define CFG_FCC_PSMR           (FCC_PSMR_FDE|FCC_PSMR_LPB)
88
89 #define CONFIG_ETHER_ON_FCC3
90
91 /*
92  * - Rx-CLK is CLK15
93  * - Tx-CLK is CLK16
94  * - RAM for BD/Buffers is on the local Bus (see 28-13)
95  * - Enable Half Duplex in FSMR
96  */
97 # define CFG_CMXFCR_MASK3       (CMXFCR_FC3|CMXFCR_RF3CS_MSK|CMXFCR_TF3CS_MSK)
98 # define CFG_CMXFCR_VALUE3      (CMXFCR_RF3CS_CLK15|CMXFCR_TF3CS_CLK16)
99
100 /* system clock rate (CLKIN) - equal to the 60x and local bus speed */
101 #define CONFIG_8260_CLKIN       64000000        /* in Hz */
102
103 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
104
105 #undef  CONFIG_CLOCKS_IN_MHZ            /* clocks passsed to Linux in Hz */
106
107 #define CONFIG_PREBOOT                                                  \
108         "echo;"                                                         \
109         "echo Type \"run flash_nfs\" to mount root filesystem over NFS;"\
110         "echo"
111
112 #undef  CONFIG_BOOTARGS
113 #define CONFIG_BOOTCOMMAND                                              \
114         "bootp;"                                                        \
115         "setenv bootargs root=/dev/nfs rw "                             \
116         "nfsroot=${serverip}:${rootpath} "                              \
117         "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off;"\
118         "bootm"
119
120 /*-----------------------------------------------------------------------
121  * Miscellaneous configuration options
122  */
123
124 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
125 #undef  CFG_LOADS_BAUD_CHANGE           /* don't allow baudrate change  */
126
127 #define CONFIG_BOOTP_MASK       (CONFIG_BOOTP_DEFAULT|CONFIG_BOOTP_BOOTFILESIZE)
128
129
130 /*
131  * Command line configuration.
132  */
133 #include <config_cmd_default.h>
134
135 #define CONFIG_CMD_EEPROM
136 #define CONFIG_CMD_PCI
137 #define CONFIG_CMD_PCMCIA
138 #define CONFIG_CMD_DATE
139 #define CONFIG_CMD_IDE
140
141
142 #define CONFIG_DOS_PARTITION
143
144 /*
145  * Miscellaneous configurable options
146  */
147 #define CFG_LONGHELP                    /* undef to save memory         */
148 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
149 #if defined(CONFIG_CMD_KGDB)
150 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
151 #else
152 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
153 #endif
154 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
155 #define CFG_MAXARGS     16              /* max number of command args   */
156 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
157
158 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
159 #define CFG_MEMTEST_END 0x0C00000       /* 4 ... 12 MB in DRAM  */
160
161 #define CFG_LOAD_ADDR   0x100000        /* default load address */
162
163 #define CFG_PIO_MODE            0       /* IDE interface in PIO Mode 0  */
164
165 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
166
167 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
168
169 #define CFG_RESET_ADDRESS 0xFFF00100    /* "bad" address                */
170
171 #define CFG_ALLOC_DPRAM
172
173 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
174
175 #define CONFIG_SPI
176
177 #define CONFIG_RTC_DS12887
178
179 #define RTC_BASE_ADDR           0xF5000000
180 #define RTC_PORT_ADDR           RTC_BASE_ADDR + 0x800
181 #define RTC_PORT_DATA           RTC_BASE_ADDR + 0x808
182
183 #define CONFIG_MISC_INIT_R
184
185 /*
186  * For booting Linux, the board info and command line data
187  * have to be in the first 8 MB of memory, since this is
188  * the maximum mapped by the Linux kernel during initialization.
189  */
190 #define CFG_BOOTMAPSZ           (8 << 20) /* Initial Memory map for Linux */
191
192 /*-----------------------------------------------------------------------
193  * Flash configuration
194  */
195
196 #define CFG_FLASH_BASE          0xFF000000
197 #define CFG_FLASH_SIZE          0x00800000
198
199 /*-----------------------------------------------------------------------
200  * FLASH organization
201  */
202 #define CFG_MAX_FLASH_BANKS     1       /* max num of memory banks      */
203 #define CFG_MAX_FLASH_SECT      128     /* max num of sects on one chip */
204
205 #define CFG_FLASH_ERASE_TOUT    240000  /* Flash Erase Timeout (in ms)  */
206 #define CFG_FLASH_WRITE_TOUT    500     /* Flash Write Timeout (in ms)  */
207
208 #define CONFIG_FLASH_16BIT
209
210 /*-----------------------------------------------------------------------
211  * Hard Reset Configuration Words
212  *
213  * if you change bits in the HRCW, you must also change the CFG_*
214  * defines for the various registers affected by the HRCW e.g. changing
215  * HRCW_DPPCxx requires you to also change CFG_SIUMCR.
216  */
217 #define CFG_HRCW_MASTER         (HRCW_CIP | HRCW_ISB100 | HRCW_BMS | \
218                                  HRCW_BPS10 |\
219                                  HRCW_APPC10)
220
221 /* no slaves so just fill with zeros */
222 #define CFG_HRCW_SLAVE1         0
223 #define CFG_HRCW_SLAVE2         0
224 #define CFG_HRCW_SLAVE3         0
225 #define CFG_HRCW_SLAVE4         0
226 #define CFG_HRCW_SLAVE5         0
227 #define CFG_HRCW_SLAVE6         0
228 #define CFG_HRCW_SLAVE7         0
229
230 /*-----------------------------------------------------------------------
231  * Internal Memory Mapped Register
232  */
233 #define CFG_IMMR                0xF0000000
234
235 /*-----------------------------------------------------------------------
236  * Definitions for initial stack pointer and data area (in DPRAM)
237  */
238 #define CFG_INIT_RAM_ADDR       CFG_IMMR
239 #define CFG_INIT_RAM_END        0x2F00  /* End of used area in DPRAM    */
240 #define CFG_GBL_DATA_SIZE       128 /* size in bytes reserved for initial data*/
241 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
242 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
243
244 /*-----------------------------------------------------------------------
245  * Start addresses for the final memory configuration
246  * (Set up by the startup code)
247  * Please note that CFG_SDRAM_BASE _must_ start at 0
248  *
249  * 60x SDRAM is mapped at CFG_SDRAM_BASE.
250  */
251 #define CFG_SDRAM_BASE          0x00000000
252 #define CFG_SDRAM_MAX_SIZE      0x08000000      /* max. 128 MB          */
253 #define CFG_MONITOR_BASE        TEXT_BASE
254 #define CFG_MONITOR_LEN         (192 << 10)     /* Reserve 192 kB for Monitor */
255 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()*/
256
257 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
258 # define CFG_RAMBOOT
259 #endif
260
261 #define CONFIG_PCI
262 #define CONFIG_PCI_PNP
263 #define CFG_PCI_MSTR_IO_BUS     0x00000000      /* PCI base   */
264
265 #if 1
266 /* environment is in Flash */
267 #define CFG_ENV_IS_IN_FLASH     1
268 # define CFG_ENV_ADDR           (CFG_FLASH_BASE+0x30000)
269 # define CFG_ENV_SIZE           0x10000
270 # define CFG_ENV_SECT_SIZE      0x10000
271 #else
272 #define CFG_ENV_IS_IN_EEPROM    1
273 #define CFG_ENV_OFFSET          0
274 #define CFG_ENV_SIZE            2048
275 #define CFG_EEPROM_PAGE_WRITE_BITS      4       /* 16-byte page size    */
276 #endif
277 /*
278  * Internal Definitions
279  *
280  * Boot Flags
281  */
282 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH*/
283 #define BOOTFLAG_WARM           0x02    /* Software reboot                 */
284
285
286 /*-----------------------------------------------------------------------
287  * Cache Configuration
288  */
289 #define CFG_CACHELINE_SIZE      32      /* For MPC8260 CPU              */
290 #if defined(CONFIG_CMD_KGDB)
291 # define CFG_CACHELINE_SHIFT    5       /* log base 2 of the above value */
292 #endif
293
294 /*-----------------------------------------------------------------------
295  * HIDx - Hardware Implementation-dependent Registers                    2-11
296  *-----------------------------------------------------------------------
297  * HID0 also contains cache control - initially enable both caches and
298  * invalidate contents, then the final state leaves only the instruction
299  * cache enabled. Note that Power-On and Hard reset invalidate the caches,
300  * but Soft reset does not.
301  *
302  * HID1 has only read-only information - nothing to set.
303  */
304 #define CFG_HID0_INIT   (HID0_ICE|HID0_DCE|HID0_ICFI|\
305                          HID0_DCI|HID0_IFEM|HID0_ABE)
306 #define CFG_HID0_FINAL  (HID0_IFEM|HID0_ABE)
307 #define CFG_HID2        0
308
309 /*-----------------------------------------------------------------------
310  * RMR - Reset Mode Register                                     5-5
311  *-----------------------------------------------------------------------
312  * turn on Checkstop Reset Enable
313  */
314 #define CFG_RMR         RMR_CSRE
315
316 /*-----------------------------------------------------------------------
317  * BCR - Bus Configuration                                       4-25
318  *-----------------------------------------------------------------------
319  */
320 #define BCR_APD01       0x10000000
321 #define CFG_BCR         (BCR_APD01|BCR_ETM|BCR_LETM)    /* 8260 mode */
322
323 /*-----------------------------------------------------------------------
324  * SIUMCR - SIU Module Configuration                             4-31
325  *-----------------------------------------------------------------------
326  */
327 #define CFG_SIUMCR      (SIUMCR_BBD|SIUMCR_APPC10|\
328                          SIUMCR_CS10PC00|SIUMCR_BCTLC10)
329
330 /*-----------------------------------------------------------------------
331  * SYPCR - System Protection Control                             4-35
332  * SYPCR can only be written once after reset!
333  *-----------------------------------------------------------------------
334  * Watchdog & Bus Monitor Timer max, 60x Bus Monitor enable
335  */
336 #if defined(CONFIG_WATCHDOG)
337 #define CFG_SYPCR       (SYPCR_SWTC|SYPCR_BMT|SYPCR_PBME|SYPCR_LBME|\
338                          SYPCR_SWRI|SYPCR_SWP|SYPCR_SWE)
339 #else
340 #define CFG_SYPCR       (SYPCR_SWTC|SYPCR_BMT|SYPCR_PBME|SYPCR_LBME|\
341                          SYPCR_SWRI|SYPCR_SWP)
342 #endif /* CONFIG_WATCHDOG */
343
344 /*-----------------------------------------------------------------------
345  * TMCNTSC - Time Counter Status and Control                     4-40
346  *-----------------------------------------------------------------------
347  * Clear once per Second and Alarm Interrupt Status, Set 32KHz timersclk,
348  * and enable Time Counter
349  */
350 #define CFG_TMCNTSC     (TMCNTSC_SEC|TMCNTSC_ALR|TMCNTSC_TCF|TMCNTSC_TCE)
351
352 /*-----------------------------------------------------------------------
353  * PISCR - Periodic Interrupt Status and Control                 4-42
354  *-----------------------------------------------------------------------
355  * Clear Periodic Interrupt Status, Set 32KHz timersclk, and enable
356  * Periodic timer
357  */
358 #define CFG_PISCR       (PISCR_PS|PISCR_PTF|PISCR_PTE)
359
360 /*-----------------------------------------------------------------------
361  * SCCR - System Clock Control                                   9-8
362  *-----------------------------------------------------------------------
363  * Ensure DFBRG is Divide by 16
364  */
365 #define CFG_SCCR        SCCR_DFBRG01
366
367 /*-----------------------------------------------------------------------
368  * RCCR - RISC Controller Configuration                         13-7
369  *-----------------------------------------------------------------------
370  */
371 #define CFG_RCCR        0
372
373 #define CFG_MIN_AM_MASK 0xC0000000
374 /*-----------------------------------------------------------------------
375  * MPTPR - Memory Refresh Timer Prescaler Register              10-18
376  *-----------------------------------------------------------------------
377  */
378 #define CFG_MPTPR       0x1F00
379
380 /*-----------------------------------------------------------------------
381  * PSRT - Refresh Timer Register                                10-16
382  *-----------------------------------------------------------------------
383  */
384 #define CFG_PSRT        0x0f
385
386 /*-----------------------------------------------------------------------
387  * PSRT - SDRAM Mode Register                                   10-10
388  *-----------------------------------------------------------------------
389  */
390
391         /* SDRAM initialization values for 8-column chips
392          */
393 #define CFG_OR2_8COL    (CFG_MIN_AM_MASK                |\
394                          ORxS_BPD_4                     |\
395                          ORxS_ROWST_PBI1_A7             |\
396                          ORxS_NUMR_12)
397
398 #define CFG_PSDMR_8COL  (PSDMR_PBI                      |\
399                          PSDMR_SDAM_A15_IS_A5           |\
400                          PSDMR_BSMA_A15_A17             |\
401                          PSDMR_SDA10_PBI1_A7            |\
402                          PSDMR_RFRC_7_CLK               |\
403                          PSDMR_PRETOACT_3W              |\
404                          PSDMR_ACTTORW_2W               |\
405                          PSDMR_LDOTOPRE_1C              |\
406                          PSDMR_WRC_1C                   |\
407                          PSDMR_CL_2)
408
409         /* SDRAM initialization values for 9-column chips
410          */
411 #define CFG_OR2_9COL    (CFG_MIN_AM_MASK                |\
412                          ORxS_BPD_4                     |\
413                          ORxS_ROWST_PBI1_A6             |\
414                          ORxS_NUMR_12)
415
416 #define CFG_PSDMR_9COL  (PSDMR_PBI                      |\
417                          PSDMR_SDAM_A16_IS_A5           |\
418                          PSDMR_BSMA_A15_A17             |\
419                          PSDMR_SDA10_PBI1_A6            |\
420                          PSDMR_RFRC_7_CLK               |\
421                          PSDMR_PRETOACT_3W              |\
422                          PSDMR_ACTTORW_2W               |\
423                          PSDMR_LDOTOPRE_1C              |\
424                          PSDMR_WRC_1C                   |\
425                          PSDMR_CL_2)
426
427 /*
428  * Init Memory Controller:
429  *
430  * Bank Bus     Machine PortSz  Device
431  * ---- ---     ------- ------  ------
432  *  0   60x     GPCM    8  bit  Boot ROM
433  *  1   60x     GPCM    64 bit  FLASH
434  *  2   60x     SDRAM   64 bit  SDRAM
435  *
436  */
437
438 #define CFG_MRS_OFFS    0x00000000
439
440 /* Bank 0 - FLASH
441  */
442 #define CFG_BR0_PRELIM  ((CFG_FLASH_BASE & BRx_BA_MSK)  |\
443                          BRx_PS_16                      |\
444                          BRx_MS_GPCM_P                  |\
445                          BRx_V)
446
447 #define CFG_OR0_PRELIM  (P2SZ_TO_AM(CFG_FLASH_SIZE)     |\
448                          ORxG_CSNT                      |\
449                          ORxG_ACS_DIV1                  |\
450                          ORxG_SCY_3_CLK                 |\
451                          ORxU_EHTR_8IDLE)
452
453
454 /* Bank 2 - 60x bus SDRAM
455  */
456 #ifndef CFG_RAMBOOT
457 #define CFG_BR2_PRELIM  ((CFG_SDRAM_BASE & BRx_BA_MSK)  |\
458                          BRx_PS_64                      |\
459                          BRx_MS_SDRAM_P                 |\
460                          BRx_V)
461
462 #define CFG_OR2_PRELIM   CFG_OR2_8COL
463
464 #define CFG_PSDMR        CFG_PSDMR_8COL
465 #endif /* CFG_RAMBOOT */
466
467 #define CFG_BR4_PRELIM  ((RTC_BASE_ADDR & BRx_BA_MSK)   |\
468                          BRx_PS_8                       |\
469                          BRx_MS_UPMA                    |\
470                          BRx_V)
471
472 #define CFG_OR4_PRELIM  (ORxU_AM_MSK | ORxU_BI)
473
474 /*-----------------------------------------------------------------------
475  * PCMCIA stuff
476  *-----------------------------------------------------------------------
477  *
478  */
479 #define CONFIG_I82365
480
481 #define CFG_PCMCIA_MEM_ADDR     0x81000000
482 #define CFG_PCMCIA_MEM_SIZE     0x1000
483
484 /*-----------------------------------------------------------------------
485  * IDE/ATA stuff (Supports IDE harddisk on PCMCIA Adapter)
486  *-----------------------------------------------------------------------
487  */
488
489 #define CONFIG_IDE_8xx_PCCARD   1       /* Use IDE with PC Card Adapter */
490
491 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
492 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
493 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
494
495 #define CFG_IDE_MAXBUS          1       /* max. 1 IDE bus               */
496 #define CFG_IDE_MAXDEVICE       1       /* max. 1 drive per IDE bus     */
497
498 #define CFG_ATA_IDE0_OFFSET     0x0000
499
500 #define CFG_ATA_BASE_ADDR       0xa0000000
501
502 /* Offset for data I/O                  */
503 #define CFG_ATA_DATA_OFFSET     0x100
504
505 /* Offset for normal register accesses  */
506 #define CFG_ATA_REG_OFFSET      0x100
507
508 /* Offset for alternate registers       */
509 #define CFG_ATA_ALT_OFFSET      0x108
510
511 #endif  /* __CONFIG_H */