Merge branch 'master' of git://git.denx.de/u-boot-microblaze
[platform/kernel/u-boot.git] / include / configs / WUH405.h
1 /*
2  * (C) Copyright 2004
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35 #define CONFIG_IDENT_STRING     " $Name:  $"
36
37 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
38 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
39 #define CONFIG_WUH405           1       /* ...on a WUH405 board         */
40
41 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
42 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
43
44 #define CONFIG_SYS_CLK_FREQ     33333300 /* external frequency to pll   */
45
46 #define CONFIG_BAUDRATE         9600
47 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
48
49 #undef  CONFIG_BOOTARGS
50 #undef  CONFIG_BOOTCOMMAND
51
52 #define CONFIG_PREBOOT                  /* enable preboot variable      */
53
54 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
55 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
56
57 #define CONFIG_PPC4xx_EMAC
58 #define CONFIG_MII              1       /* MII PHY management           */
59 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
60 #define CONFIG_LXT971_NO_SLEEP  1       /* disable sleep mode in LXT971 */
61 #define CONFIG_NET_MULTI
62
63 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ /* 66 MHz OPB clock*/
64
65
66 /*
67  * BOOTP options
68  */
69 #define CONFIG_BOOTP_BOOTFILESIZE
70 #define CONFIG_BOOTP_BOOTPATH
71 #define CONFIG_BOOTP_GATEWAY
72 #define CONFIG_BOOTP_HOSTNAME
73
74
75 /*
76  * Command line configuration.
77  */
78 #include <config_cmd_default.h>
79
80 #define CONFIG_CMD_DHCP
81 #define CONFIG_CMD_IRQ
82 #define CONFIG_CMD_ELF
83 #define CONFIG_CMD_NAND
84 #define CONFIG_CMD_DATE
85 #define CONFIG_CMD_I2C
86 #define CONFIG_CMD_MII
87 #define CONFIG_CMD_PING
88 #define CONFIG_CMD_EEPROM
89
90
91 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
92
93 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible*/
94 #define CONFIG_SYS_RTC_REG_BASE_ADDR     0xF0000500 /* RTC Base Address         */
95
96 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
97
98 /*
99  * Miscellaneous configurable options
100  */
101 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
102 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt       */
103
104 #undef  CONFIG_SYS_HUSH_PARSER                  /* use "hush" command parser    */
105 #ifdef  CONFIG_SYS_HUSH_PARSER
106 #define CONFIG_SYS_PROMPT_HUSH_PS2      "> "
107 #endif
108
109 #if defined(CONFIG_CMD_KGDB)
110 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
111 #else
112 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
113 #endif
114 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
115 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
116 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
117
118 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device       */
119
120 #define CONFIG_SYS_CONSOLE_INFO_QUIET   1       /* don't print console @ startup*/
121
122 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
123 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
124
125 #define CONFIG_CONS_INDEX       2       /* Use UART1                    */
126 #define CONFIG_SYS_NS16550
127 #define CONFIG_SYS_NS16550_SERIAL
128 #define CONFIG_SYS_NS16550_REG_SIZE     1
129 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
130
131 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK            /* no external serial clock used */
132 #define CONFIG_SYS_BASE_BAUD        691200
133
134 /* The following table includes the supported baudrates */
135 #define CONFIG_SYS_BAUDRATE_TABLE       \
136         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
137          57600, 115200, 230400, 460800, 921600 }
138
139 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
140 #define CONFIG_SYS_EXTBDINFO    1               /* To use extended board_into (bd_t) */
141
142 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
143
144 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
145
146 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
147
148 #define CONFIG_SYS_RX_ETH_BUFFER        16      /* use 16 rx buffer on 405 emac */
149
150 /*-----------------------------------------------------------------------
151  * NAND-FLASH stuff
152  *-----------------------------------------------------------------------
153  */
154 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND_BASE }
155 #define CONFIG_SYS_MAX_NAND_DEVICE      1         /* Max number of NAND devices */
156 #define NAND_BIG_DELAY_US       25
157
158 #define CONFIG_SYS_NAND_CE             (0x80000000 >> 1)   /* our CE is GPIO1  */
159 #define CONFIG_SYS_NAND_RDY            (0x80000000 >> 4)   /* our RDY is GPIO4 */
160 #define CONFIG_SYS_NAND_CLE            (0x80000000 >> 2)   /* our CLE is GPIO2 */
161 #define CONFIG_SYS_NAND_ALE            (0x80000000 >> 3)   /* our ALE is GPIO3 */
162
163 #define CONFIG_SYS_NAND_SKIP_BAD_DOT_I      1  /* ".i" read skips bad blocks   */
164
165 /*-----------------------------------------------------------------------
166  * PCI stuff
167  *-----------------------------------------------------------------------
168  */
169 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
170 #define PCI_HOST_FORCE  1               /* configure as pci host        */
171 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
172
173 #define CONFIG_PCI                      /* include pci support          */
174 #define CONFIG_PCI_HOST PCI_HOST_HOST   /* select pci host function     */
175 #undef  CONFIG_PCI_PNP                  /* do pci plug-and-play         */
176                                         /* resource configuration       */
177
178 #undef  CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
179
180 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x12FE   /* PCI Vendor ID: esd gmbh      */
181 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x0405   /* PCI Device ID: CPCI-405      */
182 #define CONFIG_SYS_PCI_CLASSCODE        0x0b20  /* PCI Class Code: Processor/PPC*/
183 #define CONFIG_SYS_PCI_PTM1LA   0x00000000      /* point to sdram               */
184 #define CONFIG_SYS_PCI_PTM1MS   0xfc000001      /* 64MB, enable hard-wired to 1 */
185 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000       /* Host: use this pci address   */
186 #define CONFIG_SYS_PCI_PTM2LA   0xffc00000      /* point to flash               */
187 #define CONFIG_SYS_PCI_PTM2MS   0xffc00001      /* 4MB, enable                  */
188 #define CONFIG_SYS_PCI_PTM2PCI 0x04000000       /* Host: use this pci address   */
189
190 /*-----------------------------------------------------------------------
191  * Start addresses for the final memory configuration
192  * (Set up by the startup code)
193  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
194  */
195 #define CONFIG_SYS_SDRAM_BASE           0x00000000
196 #define CONFIG_SYS_FLASH_BASE           0xFFFC0000
197 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
198 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256 kB for Monitor   */
199 #define CONFIG_SYS_MALLOC_LEN           (256 * 1024)    /* Reserve 256 kB for malloc()  */
200
201 /*
202  * For booting Linux, the board info and command line data
203  * have to be in the first 8 MB of memory, since this is
204  * the maximum mapped by the Linux kernel during initialization.
205  */
206 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
207 /*-----------------------------------------------------------------------
208  * FLASH organization
209  */
210 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
211 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max number of sectors on one chip    */
212
213 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
214 #define CONFIG_SYS_FLASH_WRITE_TOUT     1000    /* Timeout for Flash Write (in ms)      */
215
216 #define CONFIG_SYS_FLASH_WORD_SIZE      unsigned short  /* flash word size (width)      */
217 #define CONFIG_SYS_FLASH_ADDR0          0x5555  /* 1st address for flash config cycles  */
218 #define CONFIG_SYS_FLASH_ADDR1          0x2AAA  /* 2nd address for flash config cycles  */
219 /*
220  * The following defines are added for buggy IOP480 byte interface.
221  * All other boards should use the standard values (CPCI405 etc.)
222  */
223 #define CONFIG_SYS_FLASH_READ0          0x0000  /* 0 is standard                        */
224 #define CONFIG_SYS_FLASH_READ1          0x0001  /* 1 is standard                        */
225 #define CONFIG_SYS_FLASH_READ2          0x0002  /* 2 is standard                        */
226
227 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector on flinfo */
228
229 #if 0 /* test-only */
230 #define CONFIG_SYS_JFFS2_FIRST_BANK     0           /* use for JFFS2 */
231 #define CONFIG_SYS_JFFS2_NUM_BANKS      1           /* ! second bank contains U-Boot */
232 #endif
233
234 /*-----------------------------------------------------------------------
235  * Environment Variable setup
236  */
237 #define CONFIG_ENV_IS_IN_EEPROM 1       /* use EEPROM for environment vars */
238 #define CONFIG_ENV_OFFSET               0x100   /* environment starts at the beginning of the EEPROM */
239 #define CONFIG_ENV_SIZE         0x700   /* 2048 bytes may be used for env vars*/
240                                    /* total size of a CAT24WC16 is 2048 bytes */
241
242 #define CONFIG_SYS_NVRAM_BASE_ADDR      0xF0000500              /* NVRAM base address   */
243 #define CONFIG_SYS_NVRAM_SIZE           242                     /* NVRAM size           */
244
245 /*-----------------------------------------------------------------------
246  * I2C EEPROM (CAT24WC16) for environment
247  */
248 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
249 #define CONFIG_PPC4XX_I2C               /* use PPC4xx driver            */
250 #define CONFIG_SYS_I2C_SPEED            400000  /* I2C speed and slave address */
251 #define CONFIG_SYS_I2C_SLAVE            0x7F
252
253 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* EEPROM CAT28WC08             */
254 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1        /* Bytes of address             */
255 /* mask of address bits that overflow into the "EEPROM chip address"    */
256 #define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW     0x07
257 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 4     /* The Catalyst CAT24WC08 has   */
258                                         /* 16 byte page write mode using*/
259                                         /* last 4 bits of the address   */
260 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10   /* and takes up to 10 msec */
261
262 /*
263  * Init Memory Controller:
264  *
265  * BR0/1 and OR0/1 (FLASH)
266  */
267
268 #define FLASH_BASE0_PRELIM      0xFFC00000      /* FLASH bank #0        */
269
270 /*-----------------------------------------------------------------------
271  * External Bus Controller (EBC) Setup
272  */
273
274 /* Memory Bank 0 (Flash Bank 0, NOR-FLASH) initialization                       */
275 #define CONFIG_SYS_EBC_PB0AP            0x92015480
276 /*#define CONFIG_SYS_EBC_PB0AP            0x08055880  /XXX* TWT=16,CSN=1,OEN=1,WBN=1,WBF=1,TH=4,SOR=1 */
277 #define CONFIG_SYS_EBC_PB0CR            0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
278
279 /* Memory Bank 1 (Flash Bank 1, NAND-FLASH) initialization                      */
280 #define CONFIG_SYS_EBC_PB1AP            0x92015480
281 #define CONFIG_SYS_EBC_PB1CR            0xF4018000  /* BAS=0xF40,BS=1MB,BU=R/W,BW=8bit  */
282
283 /* Memory Bank 2 (8 Bit Peripheral: CAN, UART, RTC) initialization              */
284 #define CONFIG_SYS_EBC_PB2AP            0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
285 #define CONFIG_SYS_EBC_PB2CR            0xF0018000  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
286
287 /* Memory Bank 3 (16 Bit Peripheral: FPGA internal, dig. IO) initialization     */
288 #define CONFIG_SYS_EBC_PB3AP            0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
289 #define CONFIG_SYS_EBC_PB3CR            0xF011A000  /* BAS=0xF01,BS=1MB,BU=R/W,BW=16bit */
290
291 #define CAN_BA          0xF0000000          /* CAN Base Address                 */
292 #define DUART0_BA       0xF0000400          /* DUART Base Address               */
293 #define DUART1_BA       0xF0000408          /* DUART Base Address               */
294 #define DUART2_BA       0xF0000410          /* DUART Base Address               */
295 #define DUART3_BA       0xF0000418          /* DUART Base Address               */
296 #define RTC_BA          0xF0000500          /* RTC Base Address                 */
297 #define CONFIG_SYS_NAND_BASE    0xF4000000
298
299 /*-----------------------------------------------------------------------
300  * FPGA stuff
301  */
302 #define CONFIG_SYS_FPGA_SPARTAN2        1           /* using Xilinx Spartan 2 now    */
303 #define CONFIG_SYS_FPGA_MAX_SIZE        128*1024    /* 128kByte is enough for XC2S50E*/
304
305 /* FPGA program pin configuration */
306 #define CONFIG_SYS_FPGA_PRG             0x04000000  /* FPGA program pin (ppc output) */
307 #define CONFIG_SYS_FPGA_CLK             0x02000000  /* FPGA clk pin (ppc output)     */
308 #define CONFIG_SYS_FPGA_DATA            0x01000000  /* FPGA data pin (ppc output)    */
309 #define CONFIG_SYS_FPGA_INIT            0x00010000  /* FPGA init pin (ppc input)     */
310 #define CONFIG_SYS_FPGA_DONE            0x00008000  /* FPGA done pin (ppc input)     */
311
312 /*-----------------------------------------------------------------------
313  * Definitions for initial stack pointer and data area (in data cache)
314  */
315 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
316 #define CONFIG_SYS_TEMP_STACK_OCM         1
317
318 /* On Chip Memory location */
319 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
320 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
321 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* inside of SDRAM             */
322 #define CONFIG_SYS_INIT_RAM_END CONFIG_SYS_OCM_DATA_SIZE /* End of used area in RAM     */
323
324 #define CONFIG_SYS_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
325 #define CONFIG_SYS_GBL_DATA_OFFSET    (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
326 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
327
328 /*-----------------------------------------------------------------------
329  * Definitions for GPIO setup (PPC405EP specific)
330  *
331  * GPIO0[0]     - External Bus Controller BLAST output
332  * GPIO0[1-9]   - Instruction trace outputs -> GPIO
333  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
334  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs -> GPIO
335  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
336  * GPIO0[24-27] - UART0 control signal inputs/outputs
337  * GPIO0[28-29] - UART1 data signal input/output
338  * GPIO0[30-31] - EMAC0 and EMAC1 reject packet inputs
339  */
340 #define CONFIG_SYS_GPIO0_OSRL           0x40000550
341 #define CONFIG_SYS_GPIO0_OSRH           0x00000110
342 #define CONFIG_SYS_GPIO0_ISR1L          0x00000000
343 #define CONFIG_SYS_GPIO0_ISR1H          0x15555445
344 #define CONFIG_SYS_GPIO0_TSRL           0x00000000
345 #define CONFIG_SYS_GPIO0_TSRH           0x00000000
346 #define CONFIG_SYS_GPIO0_TCR            0xF7FE0014
347
348 #define CONFIG_SYS_DUART_RST            (0x80000000 >> 14)
349
350 /*
351  * Internal Definitions
352  *
353  * Boot Flags
354  */
355 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
356 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
357
358 /*
359  * Default speed selection (cpu_plb_opb_ebc) in mhz.
360  * This value will be set if iic boot eprom is disabled.
361  */
362 #if 0
363 #define PLLMR0_DEFAULT   PLLMR0_266_133_66_33
364 #define PLLMR1_DEFAULT   PLLMR1_266_133_66_33
365 #endif
366 #if 1
367 #define PLLMR0_DEFAULT   PLLMR0_200_100_50_33
368 #define PLLMR1_DEFAULT   PLLMR1_200_100_50_33
369 #endif
370 #if 0
371 #define PLLMR0_DEFAULT   PLLMR0_133_66_66_33
372 #define PLLMR1_DEFAULT   PLLMR1_133_66_66_33
373 #endif
374
375 #endif  /* __CONFIG_H */