Merge commit 'wd/master'
[kernel/u-boot.git] / include / configs / VOH405.h
1 /*
2  * (C) Copyright 2001-2003
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
37 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
38 #define CONFIG_VOH405           1       /* ...on a VOH405 board         */
39
40 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
41 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
42
43 #define CONFIG_SYS_CLK_FREQ     33333400 /* external frequency to pll   */
44
45 #define CONFIG_BAUDRATE         9600
46 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
47
48 #undef  CONFIG_BOOTARGS
49 #undef  CONFIG_BOOTCOMMAND
50
51 #define CONFIG_PREBOOT                  /* enable preboot variable      */
52
53 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
54
55 #define CONFIG_NET_MULTI        1
56 #undef  CONFIG_HAS_ETH1
57
58 #define CONFIG_MII              1       /* MII PHY management           */
59 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
60 #define CONFIG_LXT971_NO_SLEEP  1       /* disable sleep mode in LXT971 */
61 #define CONFIG_RESET_PHY_R      1       /* use reset_phy() to disable phy sleep mode */
62
63 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ /* 66 MHz OPB clock*/
64
65
66 /*
67  * BOOTP options
68  */
69 #define CONFIG_BOOTP_BOOTFILESIZE
70 #define CONFIG_BOOTP_BOOTPATH
71 #define CONFIG_BOOTP_GATEWAY
72 #define CONFIG_BOOTP_HOSTNAME
73
74
75 /*
76  * Command line configuration.
77  */
78 #include <config_cmd_default.h>
79
80 #define CONFIG_CMD_DHCP
81 #define CONFIG_CMD_PCI
82 #define CONFIG_CMD_IRQ
83 #define CONFIG_CMD_IDE
84 #define CONFIG_CMD_FAT
85 #define CONFIG_CMD_ELF
86 #define CONFIG_CMD_NAND
87 #define CONFIG_CMD_DATE
88 #define CONFIG_CMD_I2C
89 #define CONFIG_CMD_MII
90 #define CONFIG_CMD_PING
91 #define CONFIG_CMD_EEPROM
92
93
94 #define CONFIG_MAC_PARTITION
95 #define CONFIG_DOS_PARTITION
96
97 #define CONFIG_SUPPORT_VFAT
98
99 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
100
101 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible*/
102 #define CFG_RTC_REG_BASE_ADDR    0xF0000500 /* RTC Base Address         */
103
104 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
105
106 /*
107  * Miscellaneous configurable options
108  */
109 #define CFG_LONGHELP                    /* undef to save memory         */
110 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
111
112 #undef  CFG_HUSH_PARSER                 /* use "hush" command parser    */
113 #ifdef  CFG_HUSH_PARSER
114 #define CFG_PROMPT_HUSH_PS2     "> "
115 #endif
116
117 #if defined(CONFIG_CMD_KGDB)
118 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
119 #else
120 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
121 #endif
122 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
123 #define CFG_MAXARGS     16              /* max number of command args   */
124 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
125
126 #define CFG_DEVICE_NULLDEV      1       /* include nulldev device       */
127
128 #define CFG_CONSOLE_INFO_QUIET  1       /* don't print console @ startup*/
129
130 #define CONFIG_AUTO_COMPLETE    1       /* add autocompletion support   */
131
132 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
133 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
134
135 #undef  CFG_EXT_SERIAL_CLOCK           /* no external serial clock used */
136 #define CFG_IGNORE_405_UART_ERRATA_59   /* ignore ppc405gp errata #59   */
137 #define CFG_BASE_BAUD       691200
138 #define CONFIG_UART1_CONSOLE            /* define for uart1 as console  */
139
140 /* The following table includes the supported baudrates */
141 #define CFG_BAUDRATE_TABLE      \
142         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
143          57600, 115200, 230400, 460800, 921600 }
144
145 #define CFG_LOAD_ADDR   0x100000        /* default load address */
146 #define CFG_EXTBDINFO   1               /* To use extended board_into (bd_t) */
147
148 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
149
150 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
151
152 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
153
154 #define CFG_RX_ETH_BUFFER       16      /* use 16 rx buffer on 405 emac */
155
156 /*-----------------------------------------------------------------------
157  * NAND-FLASH stuff
158  *-----------------------------------------------------------------------
159  */
160 #define CFG_NAND_BASE_LIST      { CFG_NAND_BASE }
161 #define NAND_MAX_CHIPS          1
162 #define CFG_MAX_NAND_DEVICE     1         /* Max number of NAND devices */
163 #define NAND_BIG_DELAY_US       25
164
165 #define CFG_NAND_CE             (0x80000000 >> 1)   /* our CE is GPIO1  */
166 #define CFG_NAND_RDY            (0x80000000 >> 4)   /* our RDY is GPIO4 */
167 #define CFG_NAND_CLE            (0x80000000 >> 2)   /* our CLE is GPIO2 */
168 #define CFG_NAND_ALE            (0x80000000 >> 3)   /* our ALE is GPIO3 */
169
170 #define CFG_NAND_SKIP_BAD_DOT_I 1       /* ".i" read skips bad blocks   */
171 #define CFG_NAND_QUIET          1
172
173 /*-----------------------------------------------------------------------
174  * PCI stuff
175  *-----------------------------------------------------------------------
176  */
177 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
178 #define PCI_HOST_FORCE  1               /* configure as pci host        */
179 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
180
181 #define CONFIG_PCI                      /* include pci support          */
182 #define CONFIG_PCI_HOST PCI_HOST_HOST   /* select pci host function     */
183 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
184                                         /* resource configuration       */
185
186 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
187
188 #define CONFIG_PCI_CONFIG_HOST_BRIDGE 1 /* don't skip host bridge config*/
189
190 #define CFG_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh      */
191 #define CFG_PCI_SUBSYS_DEVICEID 0x0405  /* PCI Device ID: CPCI-405      */
192 #define CFG_PCI_CLASSCODE       0x0b20  /* PCI Class Code: Processor/PPC*/
193 #define CFG_PCI_PTM1LA  0x00000000      /* point to sdram               */
194 #define CFG_PCI_PTM1MS  0xfc000001      /* 64MB, enable hard-wired to 1 */
195 #define CFG_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
196 #define CFG_PCI_PTM2LA  0xffc00000      /* point to flash               */
197 #define CFG_PCI_PTM2MS  0xffc00001      /* 4MB, enable                  */
198 #define CFG_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
199
200 /*-----------------------------------------------------------------------
201  * IDE/ATA stuff
202  *-----------------------------------------------------------------------
203  */
204 #undef  CONFIG_IDE_8xx_DIRECT               /* no pcmcia interface required */
205 #undef  CONFIG_IDE_LED                  /* no led for ide supported     */
206 #define CONFIG_IDE_RESET        1       /* reset for ide supported      */
207
208 #define CFG_IDE_MAXBUS          2               /* max. 2 IDE busses    */
209 #define CFG_IDE_MAXDEVICE       (CFG_IDE_MAXBUS*2) /* max. 2 drives per IDE bus */
210
211 #define CFG_ATA_BASE_ADDR       0xF0100000
212 #define CFG_ATA_IDE0_OFFSET     0x0000
213 #define CFG_ATA_IDE1_OFFSET     0x0010
214
215 #define CFG_ATA_DATA_OFFSET     0x0000  /* Offset for data I/O                  */
216 #define CFG_ATA_REG_OFFSET      0x0000  /* Offset for normal register accesses  */
217 #define CFG_ATA_ALT_OFFSET      0x0000  /* Offset for alternate registers       */
218
219 /*
220  * For booting Linux, the board info and command line data
221  * have to be in the first 8 MB of memory, since this is
222  * the maximum mapped by the Linux kernel during initialization.
223  */
224 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
225 /*-----------------------------------------------------------------------
226  * FLASH organization
227  */
228 #define FLASH_BASE0_PRELIM      0xFFC00000      /* FLASH bank #0        */
229
230 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
231 #define CFG_MAX_FLASH_SECT      256     /* max number of sectors on one chip    */
232
233 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
234 #define CFG_FLASH_WRITE_TOUT    1000    /* Timeout for Flash Write (in ms)      */
235
236 #define CFG_FLASH_WORD_SIZE     unsigned short  /* flash word size (width)      */
237 #define CFG_FLASH_ADDR0         0x5555  /* 1st address for flash config cycles  */
238 #define CFG_FLASH_ADDR1         0x2AAA  /* 2nd address for flash config cycles  */
239 /*
240  * The following defines are added for buggy IOP480 byte interface.
241  * All other boards should use the standard values (CPCI405 etc.)
242  */
243 #define CFG_FLASH_READ0         0x0000  /* 0 is standard                        */
244 #define CFG_FLASH_READ1         0x0001  /* 1 is standard                        */
245 #define CFG_FLASH_READ2         0x0002  /* 2 is standard                        */
246
247 #define CFG_FLASH_EMPTY_INFO            /* print 'E' for empty sector on flinfo */
248
249 /*-----------------------------------------------------------------------
250  * Start addresses for the final memory configuration
251  * (Set up by the startup code)
252  * Please note that CFG_SDRAM_BASE _must_ start at 0
253  */
254 #define CFG_SDRAM_BASE          0x00000000
255 #define CFG_FLASH_BASE          0xFFF80000
256 #define CFG_MONITOR_BASE        TEXT_BASE
257 #define CFG_MONITOR_LEN         (512 * 1024)    /* Reserve 512 kB for Monitor   */
258 #define CFG_MALLOC_LEN          (2 * 1024*1024) /* Reserve 2 MB for malloc()    */
259
260 #if (CFG_MONITOR_BASE < FLASH_BASE0_PRELIM)
261 # define CFG_RAMBOOT            1
262 #else
263 # undef CFG_RAMBOOT
264 #endif
265
266 /*-----------------------------------------------------------------------
267  * Environment Variable setup
268  */
269 #define CFG_ENV_IS_IN_EEPROM    1       /* use EEPROM for environment vars */
270 #define CFG_ENV_OFFSET          0x100   /* environment starts at the beginning of the EEPROM */
271 #define CFG_ENV_SIZE            0x700   /* 2048 bytes may be used for env vars*/
272                                    /* total size of a CAT24WC16 is 2048 bytes */
273
274 #define CFG_NVRAM_BASE_ADDR     0xF0000500              /* NVRAM base address   */
275 #define CFG_NVRAM_SIZE          242                     /* NVRAM size           */
276
277 /*-----------------------------------------------------------------------
278  * I2C EEPROM (CAT24WC16) for environment
279  */
280 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
281 #define CFG_I2C_SPEED           100000  /* I2C speed and slave address */
282 #define CFG_I2C_SLAVE           0x7F
283
284 #define CFG_I2C_EEPROM_ADDR     0x50    /* EEPROM CAT24WC08             */
285 #define CFG_EEPROM_WREN         1
286
287 /* CAT24WC32/64... */
288 #define CFG_I2C_EEPROM_ADDR_LEN 2       /* Bytes of address             */
289 /* mask of address bits that overflow into the "EEPROM chip address"    */
290 #define CFG_I2C_EEPROM_ADDR_OVERFLOW    0x01
291 #define CFG_EEPROM_PAGE_WRITE_BITS 5    /* The Catalyst CAT24WC32 has   */
292                                         /* 32 byte page write mode using*/
293                                         /* last 5 bits of the address   */
294 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10   /* and takes up to 10 msec */
295 #define CFG_EEPROM_PAGE_WRITE_ENABLE
296
297 /*-----------------------------------------------------------------------
298  * External Bus Controller (EBC) Setup
299  */
300
301 #define CAN_BA          0xF0000000          /* CAN Base Address                 */
302 #define DUART0_BA       0xF0000400          /* DUART Base Address               */
303 #define DUART1_BA       0xF0000408          /* DUART Base Address               */
304 #define RTC_BA          0xF0000500          /* RTC Base Address                 */
305 #define VGA_BA          0xF1000000          /* Epson VGA Base Address           */
306 #define CFG_NAND_BASE   0xF4000000          /* NAND FLASH Base Address          */
307
308 /* Memory Bank 0 (Flash Bank 0, NOR-FLASH) initialization                       */
309 #define CFG_EBC_PB0AP           0x92015480
310 /*#define CFG_EBC_PB0AP           0x08055880  /XXX* TWT=16,CSN=1,OEN=1,WBN=1,WBF=1,TH=4,SOR=1 */
311 #define CFG_EBC_PB0CR           0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
312
313 /* Memory Bank 1 (Flash Bank 1, NAND-FLASH) initialization                      */
314 #define CFG_EBC_PB1AP           0x92015480
315 #define CFG_EBC_PB1CR           0xF4018000  /* BAS=0xF40,BS=1MB,BU=R/W,BW=8bit  */
316
317 /* Memory Bank 2 (8 Bit Peripheral: CAN, UART, RTC) initialization              */
318 #define CFG_EBC_PB2AP           0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
319 #define CFG_EBC_PB2CR           0xF0018000  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
320
321 /* Memory Bank 3 (16 Bit Peripheral: FPGA internal, dig. IO) initialization     */
322 #define CFG_EBC_PB3AP           0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
323 #define CFG_EBC_PB3CR           0xF011A000  /* BAS=0xF01,BS=1MB,BU=R/W,BW=16bit */
324
325 /* Memory Bank 4 (Epson VGA) initialization                                     */
326 #define CFG_EBC_PB4AP   0x03805380   /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=0 */
327 #define CFG_EBC_PB4CR   VGA_BA | 0x7A000    /* BAS=0xF10,BS=8MB,BU=R/W,BW=16bit */
328
329 /*-----------------------------------------------------------------------
330  * LCD Setup
331  */
332
333 #define CFG_LCD_BIG_MEM         0xF1200000  /* Epson S1D13806 Mem Base Address  */
334 #define CFG_LCD_BIG_REG         0xF1000000  /* Epson S1D13806 Reg Base Address  */
335 #define CFG_LCD_SMALL_MEM       0xF1400000  /* Epson S1D13704 Mem Base Address  */
336 #define CFG_LCD_SMALL_REG       0xF140FFE0  /* Epson S1D13704 Reg Base Address  */
337
338 #define CFG_VIDEO_LOGO_MAX_SIZE (1 << 20)
339
340 /*-----------------------------------------------------------------------
341  * FPGA stuff
342  */
343
344 #define CFG_FPGA_BASE_ADDR 0xF0100100       /* FPGA internal Base Address       */
345
346 /* FPGA internal regs */
347 #define CFG_FPGA_CTRL           0x000
348
349 /* FPGA Control Reg */
350 #define CFG_FPGA_CTRL_CF_RESET  0x0001
351 #define CFG_FPGA_CTRL_WDI       0x0002
352 #define CFG_FPGA_CTRL_PS2_RESET 0x0020
353
354 #define CFG_FPGA_SPARTAN2       1           /* using Xilinx Spartan 2 now    */
355 #define CFG_FPGA_MAX_SIZE       128*1024    /* 128kByte is enough for XC2S50E*/
356
357 /* FPGA program pin configuration */
358 #define CFG_FPGA_PRG            0x04000000  /* FPGA program pin (ppc output) */
359 #define CFG_FPGA_CLK            0x02000000  /* FPGA clk pin (ppc output)     */
360 #define CFG_FPGA_DATA           0x01000000  /* FPGA data pin (ppc output)    */
361 #define CFG_FPGA_INIT           0x00010000  /* FPGA init pin (ppc input)     */
362 #define CFG_FPGA_DONE           0x00008000  /* FPGA done pin (ppc input)     */
363
364 /*-----------------------------------------------------------------------
365  * Definitions for initial stack pointer and data area (in data cache)
366  */
367 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
368 #define CFG_TEMP_STACK_OCM        1
369
370 /* On Chip Memory location */
371 #define CFG_OCM_DATA_ADDR       0xF8000000
372 #define CFG_OCM_DATA_SIZE       0x1000
373 #define CFG_INIT_RAM_ADDR       CFG_OCM_DATA_ADDR /* inside of SDRAM            */
374 #define CFG_INIT_RAM_END        CFG_OCM_DATA_SIZE /* End of used area in RAM    */
375
376 #define CFG_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
377 #define CFG_GBL_DATA_OFFSET    (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
378 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
379
380 /*-----------------------------------------------------------------------
381  * Definitions for GPIO setup (PPC405EP specific)
382  *
383  * GPIO0[0]     - External Bus Controller BLAST output
384  * GPIO0[1-9]   - Instruction trace outputs -> GPIO
385  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
386  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs -> GPIO
387  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
388  * GPIO0[24-27] - UART0 control signal inputs/outputs
389  * GPIO0[28-29] - UART1 data signal input/output
390  * GPIO0[30-31] - EMAC0 and EMAC1 reject packet inputs -> GPIO
391  */
392 #define CFG_GPIO0_OSRH          0x00000550
393 #define CFG_GPIO0_OSRL          0x00000110
394 #define CFG_GPIO0_ISR1H         0x00000000
395 #define CFG_GPIO0_ISR1L         0x15555440
396 #define CFG_GPIO0_TSRH          0x00000000
397 #define CFG_GPIO0_TSRL          0x00000000
398 #define CFG_GPIO0_TCR           0x777E0017
399
400 #define CFG_DUART_RST           (0x80000000 >> 14)
401 #define CFG_LCD_ENDIAN          (0x80000000 >> 7)
402 #define CFG_IIC_ON              (0x80000000 >> 8)
403 #define CFG_LCD0_RST            (0x80000000 >> 30)
404 #define CFG_LCD1_RST            (0x80000000 >> 31)
405 #define CFG_EEPROM_WP           (0x80000000 >> 0)
406
407 /*
408  * Internal Definitions
409  *
410  * Boot Flags
411  */
412 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
413 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
414
415 /*
416  * Default speed selection (cpu_plb_opb_ebc) in mhz.
417  * This value will be set if iic boot eprom is disabled.
418  */
419 #if 1
420 #define PLLMR0_DEFAULT   PLLMR0_266_133_66_33
421 #define PLLMR1_DEFAULT   PLLMR1_266_133_66_33
422 #endif
423 #if 0
424 #define PLLMR0_DEFAULT   PLLMR0_200_100_50_33
425 #define PLLMR1_DEFAULT   PLLMR1_200_100_50_33
426 #endif
427 #if 0
428 #define PLLMR0_DEFAULT   PLLMR0_133_66_66_33
429 #define PLLMR1_DEFAULT   PLLMR1_133_66_66_33
430 #endif
431
432 #endif  /* __CONFIG_H */