mx6qsabrelite: add i2c multi-bus support
[platform/kernel/u-boot.git] / include / configs / VCMA9.h
1 /*
2  * (C) Copyright 2002, 2003
3  * Sysgo Real-Time Solutions, GmbH <www.elinos.com>
4  * Marius Groeger <mgroeger@sysgo.de>
5  * Gary Jennejohn <garyj@denx.de>
6  * David Mueller <d.mueller@elsoft.ch>
7  *
8  * Configuation settings for the MPL VCMA9 board.
9  *
10  * See file CREDITS for list of people who contributed to this
11  * project.
12  *
13  * This program is free software; you can redistribute it and/or
14  * modify it under the terms of the GNU General Public License as
15  * published by the Free Software Foundation; either version 2 of
16  * the License, or (at your option) any later version.
17  *
18  * This program is distributed in the hope that it will be useful,
19  * but WITHOUT ANY WARRANTY; without even the implied warranty of
20  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
21  * GNU General Public License for more details.
22  *
23  * You should have received a copy of the GNU General Public License
24  * along with this program; if not, write to the Free Software
25  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
26  * MA 02111-1307 USA
27  */
28
29 #ifndef __CONFIG_H
30 #define __CONFIG_H
31
32
33 #define MACH_TYPE_MPL_VCMA9     227
34
35 /*
36  * High Level Configuration Options
37  * (easy to change)
38  */
39 #define CONFIG_ARM920T          /* This is an ARM920T Core */
40 #define CONFIG_S3C24X0          /* in a SAMSUNG S3C24x0-type SoC */
41 #define CONFIG_S3C2410          /* specifically a SAMSUNG S3C2410 SoC */
42 #define CONFIG_VCMA9            /* on a MPL VCMA9 Board  */
43 #define CONFIG_MACH_TYPE        MACH_TYPE_MPL_VCMA9 /* Machine type */
44
45 #define CONFIG_SYS_TEXT_BASE    0x0
46
47 #define CONFIG_SYS_ARM_CACHE_WRITETHROUGH
48
49 /* input clock of PLL (VCMA9 has 12MHz input clock) */
50 #define CONFIG_SYS_CLK_FREQ     12000000
51
52 #undef CONFIG_USE_IRQ           /* we don't need IRQ/FIQ stuff */
53
54 #define CONFIG_CMDLINE_TAG      /* enable passing of ATAGs */
55 #define CONFIG_SETUP_MEMORY_TAGS
56 #define CONFIG_INITRD_TAG
57
58 /*
59  * BOOTP options
60  */
61 #define CONFIG_BOOTP_BOOTFILESIZE
62 #define CONFIG_BOOTP_BOOTPATH
63 #define CONFIG_BOOTP_GATEWAY
64 #define CONFIG_BOOTP_HOSTNAME
65
66 /*
67  * Command line configuration.
68  */
69 #include <config_cmd_default.h>
70
71 #define CONFIG_CMD_CACHE
72 #define CONFIG_CMD_EEPROM
73 #define CONFIG_CMD_I2C
74 #define CONFIG_CMD_USB
75 #define CONFIG_CMD_REGINFO
76 #define CONFIG_CMD_DATE
77 #define CONFIG_CMD_ELF
78 #define CONFIG_CMD_DHCP
79 #define CONFIG_CMD_PING
80 #define CONFIG_CMD_BSP
81 #define CONFIG_CMD_NAND
82
83 #define CONFIG_BOARD_LATE_INIT
84
85 #define CONFIG_SYS_HUSH_PARSER
86 #define CONFIG_CMDLINE_EDITING
87
88 /*
89  * I2C stuff:
90  * the MPL VCMA9 is equipped with an ATMEL 24C256 EEPROM at
91  * address 0x50 with 16bit addressing
92  */
93 #define CONFIG_HARD_I2C                         /* I2C with hardware support */
94 #define CONFIG_SYS_I2C_SPEED            100000  /* I2C speed */
95 #define CONFIG_SYS_I2C_SLAVE            0x7F    /* I2C slave addr */
96
97 /* we use the built-in I2C controller */
98 #define CONFIG_DRIVER_S3C24X0_I2C
99
100 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50
101 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN  2
102 /* use EEPROM for environment vars */
103 #define CONFIG_ENV_IS_IN_EEPROM         1
104 /* environment starts at offset 0 */
105 #define CONFIG_ENV_OFFSET               0x000
106 /* 2KB should be more than enough */
107 #define CONFIG_ENV_SIZE                 0x800
108
109 #undef CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW
110 /* 64 bytes page write mode on 24C256 */
111 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 6
112 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS 10
113
114 /*
115  * Hardware drivers
116  */
117 #define CONFIG_CS8900                   /* we have a CS8900 on-board */
118 #define CONFIG_CS8900_BASE              0x20000300
119 #define CONFIG_CS8900_BUS16
120
121 /*
122  * select serial console configuration
123  */
124 #define CONFIG_S3C24X0_SERIAL
125 #define CONFIG_SERIAL1          1       /* we use SERIAL 1 on VCMA9 */
126
127 /* USB support (currently only works with D-cache off) */
128 #define CONFIG_USB_OHCI
129 #define CONFIG_USB_KEYBOARD
130 #define CONFIG_USB_STORAGE
131 #define CONFIG_DOS_PARTITION
132
133 /* Enable needed helper functions */
134 #define CONFIG_SYS_STDIO_DEREGISTER     /* needs stdio_deregister */
135
136 /* RTC */
137 #define CONFIG_RTC_S3C24X0
138
139
140 /* allow to overwrite serial and ethaddr */
141 #define CONFIG_ENV_OVERWRITE
142
143 #define CONFIG_BAUDRATE                 9600
144
145 #define CONFIG_BOOTDELAY                5
146 #define CONFIG_BOOT_RETRY_TIME          -1
147 #define CONFIG_RESET_TO_RETRY
148 #define CONFIG_ZERO_BOOTDELAY_CHECK
149
150 #define CONFIG_NETMASK                  255.255.255.0
151 #define CONFIG_IPADDR                   10.0.0.110
152 #define CONFIG_SERVERIP                 10.0.0.1
153
154 #if defined(CONFIG_CMD_KGDB)
155 /* speed to run kgdb serial port */
156 #define CONFIG_KGDB_BAUDRATE            115200
157 /* what's this ? it's not used anywhere */
158 #define CONFIG_KGDB_SER_INDEX           2       /* which serial port to use */
159 #endif
160
161 /* Miscellaneous configurable options */
162 #define CONFIG_SYS_LONGHELP             /* undef to save memory */
163 #define CONFIG_SYS_PROMPT               "VCMA9 # "
164 #define CONFIG_SYS_CBSIZE               256
165 /* Print Buffer Size */
166 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)
167 #define CONFIG_SYS_MAXARGS              16
168 /* Boot Argument Buffer Size */
169 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE
170
171 #define CONFIG_DISPLAY_CPUINFO                          /* Display cpu info */
172 #define CONFIG_DISPLAY_BOARDINFO                        /* Display board info */
173
174 #define CONFIG_SYS_MEMTEST_START        0x30000000      /* memtest works on */
175 #define CONFIG_SYS_MEMTEST_END          0x31FFFFFF      /* 32 MB in DRAM */
176
177 #define CONFIG_SYS_ALT_MEMTEST
178 #define CONFIG_SYS_LOAD_ADDR            0x30800000
179
180 /* we configure PWM Timer 4 to 1ms 1000Hz  */
181 #define CONFIG_SYS_HZ                   1000
182
183 /* support additional compression methods */
184 #define CONFIG_BZIP2
185 #define CONFIG_LZO
186 #define CONFIG_LZMA
187
188 /* Ident */
189 /*#define VERSION_TAG "released"*/
190 #define VERSION_TAG "unstable"
191 #define CONFIG_IDENT_STRING "\n(c) 2003 - 2011 by MPL AG Switzerland, " \
192                             "MEV-10080-001 " VERSION_TAG
193
194 /*
195  * Stack sizes
196  * The stack sizes are set up in start.S using the settings below
197  */
198 #define CONFIG_STACKSIZE        (128 * 1024)    /* regular stack */
199 #ifdef CONFIG_USE_IRQ
200 #define CONFIG_STACKSIZE_IRQ    (4 * 1024)      /* IRQ stack */
201 #define CONFIG_STACKSIZE_FIQ    (4 * 1024)      /* FIQ stack */
202 #endif
203
204 /* Physical Memory Map */
205 #define CONFIG_NR_DRAM_BANKS    1               /* we have 1 bank of DRAM */
206 #define PHYS_SDRAM_1            0x30000000      /* SDRAM Bank #1 */
207 #define PHYS_FLASH_1            0x00000000      /* Flash Bank #1 */
208
209 #define CONFIG_SYS_FLASH_BASE   PHYS_FLASH_1
210
211 /* FLASH and environment organization */
212
213 #define CONFIG_SYS_FLASH_CFI
214 #define CONFIG_FLASH_CFI_DRIVER
215 #define CONFIG_FLASH_CFI_LEGACY
216 #define CONFIG_SYS_FLASH_LEGACY_512Kx16
217 #define CONFIG_FLASH_SHOW_PROGRESS      45
218 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks */
219 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
220 #define CONFIG_SYS_MAX_FLASH_SECT       (19)
221
222 /*
223  * Size of malloc() pool
224  * BZIP2 / LZO / LZMA need a lot of RAM
225  */
226 #define CONFIG_SYS_MALLOC_LEN           (4 * 1024 * 1024)
227 #define CONFIG_SYS_MONITOR_LEN          (512 * 1024)
228 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_FLASH_BASE
229
230 /* NAND configuration */
231 #ifdef CONFIG_CMD_NAND
232 #define CONFIG_NAND_S3C2410
233 #define CONFIG_SYS_S3C2410_NAND_HWECC
234 #define CONFIG_SYS_MAX_NAND_DEVICE      1
235 #define CONFIG_SYS_NAND_BASE            0x4E000000
236 #define CONFIG_S3C24XX_CUSTOM_NAND_TIMING
237 #define CONFIG_S3C24XX_TACLS            1
238 #define CONFIG_S3C24XX_TWRPH0           5
239 #define CONFIG_S3C24XX_TWRPH1           3
240 #endif
241
242 #define MULTI_PURPOSE_SOCKET_ADDR       0x08000000
243
244 /* File system */
245 #define CONFIG_CMD_FAT
246 #define CONFIG_CMD_EXT2
247 #define CONFIG_CMD_UBI
248 #define CONFIG_CMD_UBIFS
249 #define CONFIG_CMD_JFFS2
250 #define CONFIG_YAFFS2
251 #define CONFIG_RBTREE
252 #define CONFIG_MTD_DEVICE               /* needed for mtdparts commands */
253 #define CONFIG_MTD_PARTITIONS
254 #define CONFIG_CMD_MTDPARTS
255 #define CONFIG_LZO
256
257 #define CONFIG_SYS_SDRAM_BASE           PHYS_SDRAM_1
258 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_SDRAM_BASE + 0x1000 - \
259                                         GENERATED_GBL_DATA_SIZE)
260
261 #define CONFIG_BOARD_EARLY_INIT_F
262
263 #endif /* __CONFIG_H */