47f24be52069f05c8753b21cfffb311a02052fa7
[platform/kernel/u-boot.git] / include / configs / Total5200.h
1 /*
2  * (C) Copyright 2003-2004
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * (C) Copyright 2004
6  * Mark Jonas, Freescale Semiconductor, mark.jonas@freescale.com.
7  *
8  * See file CREDITS for list of people who contributed to this
9  * project.
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27 #ifndef __CONFIG_H
28 #define __CONFIG_H
29
30 /*
31  * Check valid setting of revision define.
32  * Total5100 and Total5200 Rev.1 are identical except for the processor.
33  */
34 #if (CONFIG_TOTAL5200_REV!=1 && CONFIG_TOTAL5200_REV!=2)
35 #error CONFIG_TOTAL5200_REV must be 1 or 2
36 #endif
37
38 /*
39  * High Level Configuration Options
40  * (easy to change)
41  */
42
43 #define CONFIG_MPC5xxx          1       /* This is an MPC5xxx CPU */
44 #define CONFIG_TOTAL5200        1       /* ... on Total5200 board */
45
46 #define CFG_MPC5XXX_CLKIN       33000000 /* ... running at 33.000000MHz */
47
48 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH  */
49 #define BOOTFLAG_WARM           0x02    /* Software reboot           */
50
51 #define CFG_CACHELINE_SIZE      32      /* For MPC5xxx CPUs */
52 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
53 #  define CFG_CACHELINE_SHIFT   5       /* log base 2 of the above value */
54 #endif
55
56 /*
57  * Serial console configuration
58  */
59 #define CONFIG_PSC_CONSOLE      3       /* console is on PSC3 */
60 #define CONFIG_BAUDRATE         115200  /* ... at 115200 bps */
61 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200, 230400 }
62
63 /*
64  * Video console
65  */
66 #if 1
67 #define CONFIG_VIDEO
68 #define CONFIG_VIDEO_SED13806
69 #define CONFIG_VIDEO_SED13806_16BPP
70
71 #define CONFIG_CFB_CONSOLE
72 #define CONFIG_VIDEO_LOGO
73 /* #define CONFIG_VIDEO_BMP_LOGO */
74 #define CONFIG_CONSOLE_EXTRA_INFO
75 #define CONFIG_VGA_AS_SINGLE_DEVICE
76 #define CONFIG_VIDEO_SW_CURSOR
77 #define CONFIG_SPLASH_SCREEN
78
79 #define ADD_VIDEO_CMD   CFG_CMD_BMP
80 #else
81 #define ADD_VIDEO_CMD   0
82 #endif
83
84 #ifdef CONFIG_MPC5200   /* MGT5100 PCI is not supported yet. */
85 /*
86  * PCI Mapping:
87  * 0x40000000 - 0x4fffffff - PCI Memory
88  * 0x50000000 - 0x50ffffff - PCI IO Space
89  */
90 #define CONFIG_PCI              1
91 #define CONFIG_PCI_PNP          1
92 #define CONFIG_PCI_SCAN_SHOW    1
93
94 #define CONFIG_PCI_MEM_BUS      0x40000000
95 #define CONFIG_PCI_MEM_PHYS     CONFIG_PCI_MEM_BUS
96 #define CONFIG_PCI_MEM_SIZE     0x10000000
97
98 #define CONFIG_PCI_IO_BUS       0x50000000
99 #define CONFIG_PCI_IO_PHYS      CONFIG_PCI_IO_BUS
100 #define CONFIG_PCI_IO_SIZE      0x01000000
101
102 #define CONFIG_NET_MULTI        1
103 #define CONFIG_EEPRO100         1
104 #define CFG_RX_ETH_BUFFER       8  /* use 8 rx buffer on eepro100  */
105 #define CONFIG_NS8382X          1
106
107 #define ADD_PCI_CMD             CFG_CMD_PCI
108
109 #else   /* MGT5100 */
110
111 #define ADD_PCI_CMD             0  /* no CFG_CMD_PCI */
112
113 #endif
114
115 /* Partitions */
116 #define CONFIG_MAC_PARTITION
117 #define CONFIG_DOS_PARTITION
118
119 /* USB */
120 #if 1
121 #define CONFIG_USB_OHCI
122 #define ADD_USB_CMD             CFG_CMD_USB | CFG_CMD_FAT
123 #define CONFIG_USB_STORAGE
124 #else
125 #define ADD_USB_CMD             0
126 #endif
127
128 /*
129  * Supported commands
130  */
131 #define CONFIG_COMMANDS         (CONFIG_CMD_DFL | \
132                                  CFG_CMD_PING   | \
133                                  CFG_CMD_I2C    | \
134                                  CFG_CMD_EEPROM | \
135                                  CFG_CMD_FAT    | \
136                                  CFG_CMD_IDE    | \
137                                  ADD_VIDEO_CMD  | \
138                                  ADD_PCI_CMD    | \
139                                  ADD_USB_CMD)
140
141 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
142 #include <cmd_confdefs.h>
143
144 #if (TEXT_BASE == 0xFE000000)           /* Boot low */
145 #   define CFG_LOWBOOT          1
146 #endif
147
148 /*
149  * Autobooting
150  */
151 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds */
152
153 #define CONFIG_PREBOOT  \
154         "setenv stdout serial;setenv stderr serial;" \
155         "echo;" \
156         "echo Type \"run flash_nfs\" to mount root filesystem over NFS;" \
157         "echo"
158
159 #undef  CONFIG_BOOTARGS
160
161 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
162         "netdev=eth0\0"                                                 \
163         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
164                 "nfsroot=$(serverip):$(rootpath)\0"                     \
165         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
166         "addip=setenv bootargs $(bootargs) "                            \
167                 "ip=$(ipaddr):$(serverip):$(gatewayip):$(netmask)"      \
168                 ":$(hostname):$(netdev):off panic=1\0"                  \
169         "flash_nfs=run nfsargs addip;"                                  \
170                 "bootm $(kernel_addr)\0"                                \
171         "flash_self=run ramargs addip;"                                 \
172                 "bootm $(kernel_addr) $(ramdisk_addr)\0"                \
173         "net_nfs=tftp 200000 $(bootfile);run nfsargs addip;bootm\0"     \
174         "rootpath=/opt/eldk/ppc_82xx\0"                                 \
175         "bootfile=/tftpboot/MPC5200/uImage\0"                           \
176         "console=serial\0"                              \
177         ""
178
179 #define CONFIG_BOOTCOMMAND      "run flash_self"
180
181 #if defined(CONFIG_MPC5200)
182 /*
183  * IPB Bus clocking configuration.
184  */
185 #undef CFG_IPBSPEED_133                 /* define for 133MHz speed */
186 #endif
187
188 /*
189  * I2C configuration
190  */
191 #define CONFIG_HARD_I2C         1       /* I2C with hardware support */
192 #define CFG_I2C_MODULE          1       /* Select I2C module #1 or #2 */
193
194 #define CFG_I2C_SPEED           100000 /* 100 kHz */
195 #define CFG_I2C_SLAVE           0x7F
196
197 /*
198  * EEPROM configuration
199  */
200 #define CFG_I2C_EEPROM_ADDR             0x50    /* 1010000x */
201 #define CFG_I2C_EEPROM_ADDR_LEN         1
202 #define CFG_EEPROM_PAGE_WRITE_BITS      3
203 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  70
204
205 /*
206  * Flash configuration
207  */
208 #define CFG_FLASH_CFI           1       /* Flash is CFI conformant */
209 #define CFG_FLASH_CFI_DRIVER    1       /* Use the common driver */
210 #if CONFIG_TOTAL5200_REV==2
211 #   define CFG_MAX_FLASH_BANKS  3       /* max num of flash banks */
212 #   define CFG_FLASH_BANKS_LIST { CFG_CS5_START, CFG_CS4_START, CFG_BOOTCS_START }
213 #else
214 #   define CFG_MAX_FLASH_BANKS  1       /* max num of flash banks  */
215 #   define CFG_FLASH_BANKS_LIST { CFG_BOOTCS_START }
216 #endif
217 #define CFG_FLASH_EMPTY_INFO
218 #define CFG_MAX_FLASH_SECT      128     /* max num of sects on one chip */
219
220 #if CONFIG_TOTAL5200_REV==1
221 #   define CFG_FLASH_BASE       0xFE000000
222 #   define CFG_FLASH_SIZE       0x02000000
223 #elif CONFIG_TOTAL5200_REV==2
224 #   define CFG_FLASH_BASE       0xFA000000
225 #   define CFG_FLASH_SIZE       0x06000000
226 #endif /* CONFIG_TOTAL5200_REV */
227
228 #if defined(CFG_LOWBOOT)
229 #   define CFG_ENV_ADDR         0xFE040000
230 #else   /* CFG_LOWBOOT */
231 #   define CFG_ENV_ADDR         0xFFF40000
232 #endif  /* CFG_LOWBOOT */
233
234 /*
235  * Environment settings
236  */
237 #define CFG_ENV_IS_IN_FLASH     1
238 #define CFG_ENV_SIZE            0x40000
239 #define CFG_ENV_SECT_SIZE       0x40000
240 #define CONFIG_ENV_OVERWRITE    1
241
242 /*
243  * Memory map
244  */
245 #define CFG_SDRAM_BASE          0x00000000
246 #define CFG_DEFAULT_MBAR        0x80000000
247 #define CFG_MBAR                0xF0000000      /*   64 kB */
248 #define CFG_FPGA_BASE           0xF0010000      /*   64 kB */
249 #define CFG_CPLD_BASE           0xF0020000      /*   64 kB */
250 #define CFG_LCD_BASE            0xF1000000      /* 4096 kB */
251
252 /* Use SRAM until RAM will be available */
253 #define CFG_INIT_RAM_ADDR       MPC5XXX_SRAM
254 #define CFG_INIT_RAM_END        MPC5XXX_SRAM_SIZE       /* End of used area in DPRAM */
255
256 #define CFG_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
257 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
258 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
259
260 #define CFG_MONITOR_BASE    TEXT_BASE
261 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
262 #   define CFG_RAMBOOT          1
263 #endif
264
265 #define CFG_MONITOR_LEN         (192 << 10)     /* Reserve 192 kB for Monitor   */
266 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
267 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
268
269 /*
270  * Ethernet configuration
271  */
272 #define CONFIG_MPC5xxx_FEC      1
273 /* dummy, 7-wire FEC does not have phy address */
274 #define CONFIG_PHY_ADDR         0x00
275
276 /*
277  * GPIO configuration
278  *
279  * CS1:   SDRAM CS1 disabled, gpio_wkup_6 enabled                0
280  * Reserved                                                      0
281  * ALTs:  CAN1/2 on PSC2, SPI on PSC3                            00
282  * CS7:   Interrupt GPIO on PSC3_5                               0
283  * CS8:   Interrupt GPIO on PSC3_4                               0
284  * ATA:   reset default, changed in ATA driver                   00
285  * IR_USB_CLK: IrDA/USB 48MHz clock gen. int., pin is GPIO       0
286  * IRDA:  reset default, changed in IrDA driver                  000
287  * ETHER: reset default, changed in Ethernet driver              0000
288  * PCI_DIS: reset default, changed in PCI driver                 0
289  * USB_SE: reset default, changed in USB driver                  0
290  * USB:   reset default, changed in USB driver                   00
291  * PSC3:  SPI and UART functionality without CD                  1100
292  * Reserved                                                      0
293  * PSC2:  CAN1/2                                                 001
294  * Reserved                                                      0
295  * PSC1:  reset default, changed in AC'97 driver                 000
296  *
297  */
298 #define CFG_GPS_PORT_CONFIG     0x00000C10
299
300 /*
301  * Miscellaneous configurable options
302  */
303 #define CFG_LONGHELP                    /* undef to save memory     */
304 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt   */
305 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
306 #define CFG_CBSIZE              1024    /* Console I/O Buffer Size  */
307 #else
308 #define CFG_CBSIZE              256     /* Console I/O Buffer Size  */
309 #endif
310 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16)   /* Print Buffer Size */
311 #define CFG_MAXARGS             16              /* max number of command args   */
312 #define CFG_BARGSIZE            CFG_CBSIZE      /* Boot Argument Buffer Size    */
313
314 #define CFG_MEMTEST_START       0x00100000      /* memtest works on */
315 #define CFG_MEMTEST_END         0x00f00000      /* 1 ... 15 MB in DRAM  */
316
317 #define CFG_LOAD_ADDR           0x100000        /* default load address */
318
319 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
320
321 /*
322  * Various low-level settings
323  */
324 #if defined(CONFIG_MPC5200)
325 #define CFG_HID0_INIT           HID0_ICE | HID0_ICFI
326 #define CFG_HID0_FINAL          HID0_ICE
327 #else
328 #define CFG_HID0_INIT           0
329 #define CFG_HID0_FINAL          0
330 #endif
331
332 #if defined (CONFIG_MGT5100)
333 #   define CONFIG_BOARD_EARLY_INIT_R    /* switch from CS_BOOT to CS0 */
334 #endif
335
336 #if CONFIG_TOTAL5200_REV==1
337 #   define CFG_BOOTCS_START     CFG_FLASH_BASE
338 #   define CFG_BOOTCS_SIZE      0x02000000      /* 32 MB */
339 #   define CFG_BOOTCS_CFG       0x0004DF00      /* 4WS, MX, AL, CE, AS_25, DS_32 */
340 #   define CFG_CS0_START        CFG_FLASH_BASE
341 #   define CFG_CS0_SIZE         0x02000000      /* 32 MB */
342 #else
343 #   define CFG_BOOTCS_START     (CFG_CS4_START + CFG_CS4_SIZE)
344 #   define CFG_BOOTCS_SIZE      0x02000000      /* 32 MB */
345 #   define CFG_BOOTCS_CFG       0x0004DF00      /* 4WS, MX, AL, CE, AS_25, DS_32 */
346 #   define CFG_CS4_START        (CFG_CS5_START + CFG_CS5_SIZE)
347 #   define CFG_CS4_SIZE         0x02000000      /* 32 MB */
348 #   define CFG_CS4_CFG          0x0004DF00      /* 4WS, MX, AL, CE, AS_25, DS_32 */
349 #   define CFG_CS5_START        CFG_FLASH_BASE
350 #   define CFG_CS5_SIZE         0x02000000      /* 32 MB */
351 #   define CFG_CS5_CFG          0x0004DF00      /* 4WS, MX, AL, CE, AS_25, DS_32 */
352 #endif
353
354 #define CFG_CS1_START           CFG_FPGA_BASE
355 #define CFG_CS1_SIZE            0x00010000      /* 64 kB */
356 #define CFG_CS1_CFG             0x0019FF00      /* 25WS, MX, AL, AA, CE, AS_25, DS_32 */
357
358 #define CFG_CS2_START           CFG_LCD_BASE
359 #define CFG_CS2_SIZE            0x00400000      /* 4096 kB */
360 #define CFG_CS2_CFG             0x0032FD00      /* 50WS, MX, AL, AA, CE, AS_25, DS_16 */
361
362 #if CONFIG_TOTAL5200_REV==1
363 #   define CFG_CS3_START        CFG_CPLD_BASE
364 #   define CFG_CS3_SIZE         0x00010000      /* 64 kB */
365 #   define CFG_CS3_CFG          0x000ADF00      /* 10WS, MX, AL, CE, AS_25, DS_32 */
366 #else
367 #   define CFG_CS3_START        CFG_CPLD_BASE
368 #   define CFG_CS3_SIZE         0x00010000      /* 64 kB */
369 #   define CFG_CS3_CFG          0x000AD800      /* 10WS, MX, AL, CE, AS_24, DS_8 */
370 #endif
371
372 #define CFG_CS_BURST            0x00000000
373 #define CFG_CS_DEADCYCLE        0x33333333
374
375 /*-----------------------------------------------------------------------
376  * USB stuff
377  *-----------------------------------------------------------------------
378  */
379 #define CONFIG_USB_CLOCK        0x0001BBBB
380 #define CONFIG_USB_CONFIG       0x00001000
381
382 /*-----------------------------------------------------------------------
383  * IDE/ATA stuff Supports IDE harddisk
384  *-----------------------------------------------------------------------
385  */
386
387 #undef  CONFIG_IDE_8xx_PCCARD           /* Use IDE with PC Card Adapter */
388
389 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
390 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
391
392 #define CONFIG_IDE_RESET                /* reset for ide supported      */
393 #define CONFIG_IDE_PREINIT
394
395 #define CFG_IDE_MAXBUS          1       /* max. 1 IDE bus               */
396 #define CFG_IDE_MAXDEVICE       1       /* max. 1 drive per IDE bus     */
397
398 #define CFG_ATA_IDE0_OFFSET     0x0000
399
400 #define CFG_ATA_BASE_ADDR       MPC5XXX_ATA
401
402 /* Offset for data I/O                  */
403 #define CFG_ATA_DATA_OFFSET     (0x0060)
404
405 /* Offset for normal register accesses  */
406 #define CFG_ATA_REG_OFFSET      (CFG_ATA_DATA_OFFSET)
407
408 /* Offset for alternate registers       */
409 #define CFG_ATA_ALT_OFFSET      (0x005C)
410
411 /* Interval between registers                                                */
412 #define CFG_ATA_STRIDE          4
413
414 #endif /* __CONFIG_H */