CONFIG_SYS_BAUDRATE_TABLE: Add <config_fallbacks.h>, place there
[platform/kernel/u-boot.git] / include / configs / TQM823L.h
1 /*
2  * (C) Copyright 2000-2008
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_MPC823           1       /* This is a MPC823 CPU         */
37 #define CONFIG_TQM823L          1       /* ...on a TQM8xxL module       */
38
39 #define CONFIG_SYS_TEXT_BASE    0x40000000
40
41 #ifdef  CONFIG_LCD                      /* with LCD controller ?        */
42 #define CONFIG_LCD_LOGO         1       /* print our logo on the LCD    */
43 #define CONFIG_LCD_INFO         1       /* ... and some board info      */
44 #define CONFIG_SPLASH_SCREEN            /* ... with splashscreen support*/
45 #endif
46
47 #define CONFIG_8xx_CONS_SMC1    1       /* Console is on SMC1           */
48 #define CONFIG_SYS_SMC_RXBUFLEN 128
49 #define CONFIG_SYS_MAXIDLE      10
50 #define CONFIG_BAUDRATE         115200  /* console baudrate = 115kbps   */
51
52 #define CONFIG_BOOTCOUNT_LIMIT
53
54 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
55
56 #define CONFIG_BOARD_TYPES      1       /* support board types          */
57
58 #define CONFIG_PREBOOT  "echo;echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;echo"
59
60 #undef  CONFIG_BOOTARGS
61
62 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
63         "netdev=eth0\0"                                                 \
64         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
65                 "nfsroot=${serverip}:${rootpath}\0"                     \
66         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
67         "addip=setenv bootargs ${bootargs} "                            \
68                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
69                 ":${hostname}:${netdev}:off panic=1\0"                  \
70         "flash_nfs=run nfsargs addip;"                                  \
71                 "bootm ${kernel_addr}\0"                                \
72         "flash_self=run ramargs addip;"                                 \
73                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
74         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip;bootm\0"     \
75         "rootpath=/opt/eldk/ppc_8xx\0"                                  \
76         "hostname=TQM823L\0"                                            \
77         "bootfile=TQM823L/uImage\0"                                     \
78         "fdt_addr=40040000\0"                                           \
79         "kernel_addr=40060000\0"                                        \
80         "ramdisk_addr=40200000\0"                                       \
81         "u-boot=TQM823L/u-image.bin\0"                                  \
82         "load=tftp 200000 ${u-boot}\0"                                  \
83         "update=prot off 40000000 +${filesize};"                        \
84                 "era 40000000 +${filesize};"                            \
85                 "cp.b 200000 40000000 ${filesize};"                     \
86                 "sete filesize;save\0"                                  \
87         ""
88 #define CONFIG_BOOTCOMMAND      "run flash_self"
89
90 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
91 #undef  CONFIG_SYS_LOADS_BAUD_CHANGE            /* don't allow baudrate change  */
92
93 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
94
95 #if defined(CONFIG_LCD)
96 # undef  CONFIG_STATUS_LED              /* disturbs display             */
97 #else
98 # define CONFIG_STATUS_LED      1       /* Status LED enabled           */
99 #endif  /* CONFIG_LCD */
100
101 #undef  CONFIG_CAN_DRIVER               /* CAN Driver support disabled  */
102
103 /*
104  * BOOTP options
105  */
106 #define CONFIG_BOOTP_SUBNETMASK
107 #define CONFIG_BOOTP_GATEWAY
108 #define CONFIG_BOOTP_HOSTNAME
109 #define CONFIG_BOOTP_BOOTPATH
110 #define CONFIG_BOOTP_BOOTFILESIZE
111
112
113 #define CONFIG_MAC_PARTITION
114 #define CONFIG_DOS_PARTITION
115
116 #define CONFIG_RTC_MPC8xx               /* use internal RTC of MPC8xx   */
117
118
119 /*
120  * Command line configuration.
121  */
122 #include <config_cmd_default.h>
123
124 #define CONFIG_CMD_ASKENV
125 #define CONFIG_CMD_DATE
126 #define CONFIG_CMD_DHCP
127 #define CONFIG_CMD_ELF
128 #define CONFIG_CMD_EXT2
129 #define CONFIG_CMD_IDE
130 #define CONFIG_CMD_JFFS2
131 #define CONFIG_CMD_NFS
132 #define CONFIG_CMD_SNTP
133
134 #ifdef  CONFIG_SPLASH_SCREEN
135     #define CONFIG_CMD_BMP
136 #endif
137
138
139 #define CONFIG_NETCONSOLE
140
141 /*
142  * Miscellaneous configurable options
143  */
144 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
145 #define CONFIG_SYS_PROMPT               "=> "   /* Monitor Command Prompt       */
146
147 #define CONFIG_CMDLINE_EDITING  1       /* add command line history     */
148 #define CONFIG_SYS_HUSH_PARSER          1       /* Use the HUSH parser          */
149 #ifdef  CONFIG_SYS_HUSH_PARSER
150 #define CONFIG_SYS_PROMPT_HUSH_PS2      "> "
151 #endif
152
153 #if defined(CONFIG_CMD_KGDB)
154 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size      */
155 #else
156 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size      */
157 #endif
158 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
159 #define CONFIG_SYS_MAXARGS              16      /* max number of command args   */
160 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
161
162 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
163 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
164
165 #define CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
166
167 #define CONFIG_SYS_HZ                   1000    /* decrementer freq: 1 ms ticks */
168
169 /*
170  * Low Level Configuration Settings
171  * (address mappings, register initial values, etc.)
172  * You should know what you are doing if you make changes here.
173  */
174 /*-----------------------------------------------------------------------
175  * Internal Memory Mapped Register
176  */
177 #define CONFIG_SYS_IMMR         0xFFF00000
178
179 /*-----------------------------------------------------------------------
180  * Definitions for initial stack pointer and data area (in DPRAM)
181  */
182 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_IMMR
183 #define CONFIG_SYS_INIT_RAM_SIZE        0x2F00  /* Size of used area in DPRAM   */
184 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
185 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
186
187 /*-----------------------------------------------------------------------
188  * Start addresses for the final memory configuration
189  * (Set up by the startup code)
190  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
191  */
192 #define CONFIG_SYS_SDRAM_BASE           0x00000000
193 #define CONFIG_SYS_FLASH_BASE           0x40000000
194 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor   */
195 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
196 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* Reserve 128 kB for malloc()  */
197
198 /*
199  * For booting Linux, the board info and command line data
200  * have to be in the first 8 MB of memory, since this is
201  * the maximum mapped by the Linux kernel during initialization.
202  */
203 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
204
205 /*-----------------------------------------------------------------------
206  * FLASH organization
207  */
208
209 /* use CFI flash driver */
210 #define CONFIG_SYS_FLASH_CFI            1       /* Flash is CFI conformant */
211 #define CONFIG_FLASH_CFI_DRIVER 1       /* Use the common driver */
212 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE, CONFIG_SYS_FLASH_BASE+flash_info[0].size }
213 #define CONFIG_SYS_FLASH_EMPTY_INFO
214 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE       1
215 #define CONFIG_SYS_MAX_FLASH_BANKS      2       /* max number of memory banks */
216 #define CONFIG_SYS_MAX_FLASH_SECT       71      /* max number of sectors on one chip */
217
218 #define CONFIG_ENV_IS_IN_FLASH  1
219 #define CONFIG_ENV_OFFSET               0x8000  /*   Offset   of Environment Sector     */
220 #define CONFIG_ENV_SIZE         0x4000  /* Total Size of Environment Sector     */
221
222 /* Address and size of Redundant Environment Sector     */
223 #define CONFIG_ENV_OFFSET_REDUND        (CONFIG_ENV_OFFSET+CONFIG_ENV_SIZE)
224 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
225
226 #define CONFIG_SYS_USE_PPCENV                   /* Environment embedded in sect .ppcenv */
227
228 #define CONFIG_MISC_INIT_R              /* Make sure to remap flashes correctly */
229
230 /*-----------------------------------------------------------------------
231  * Dynamic MTD partition support
232  */
233 #define CONFIG_CMD_MTDPARTS
234 #define CONFIG_MTD_DEVICE               /* needed for mtdparts commands */
235 #define CONFIG_FLASH_CFI_MTD
236 #define MTDIDS_DEFAULT          "nor0=TQM8xxL-0"
237
238 #define MTDPARTS_DEFAULT        "mtdparts=TQM8xxL-0:256k(u-boot),"      \
239                                                 "128k(dtb),"            \
240                                                 "1664k(kernel),"        \
241                                                 "2m(rootfs),"           \
242                                                 "4m(data)"
243
244 /*-----------------------------------------------------------------------
245  * Hardware Information Block
246  */
247 #define CONFIG_SYS_HWINFO_OFFSET        0x0003FFC0      /* offset of HW Info block */
248 #define CONFIG_SYS_HWINFO_SIZE          0x00000040      /* size   of HW Info block */
249 #define CONFIG_SYS_HWINFO_MAGIC 0x54514D38      /* 'TQM8' */
250
251 /*-----------------------------------------------------------------------
252  * Cache Configuration
253  */
254 #define CONFIG_SYS_CACHELINE_SIZE       16      /* For all MPC8xx CPUs                  */
255 #if defined(CONFIG_CMD_KGDB)
256 #define CONFIG_SYS_CACHELINE_SHIFT      4       /* log base 2 of the above value        */
257 #endif
258
259 /*-----------------------------------------------------------------------
260  * SYPCR - System Protection Control                            11-9
261  * SYPCR can only be written once after reset!
262  *-----------------------------------------------------------------------
263  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
264  */
265 #if defined(CONFIG_WATCHDOG)
266 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
267                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
268 #else
269 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
270 #endif
271
272 /*-----------------------------------------------------------------------
273  * SIUMCR - SIU Module Configuration                            11-6
274  *-----------------------------------------------------------------------
275  * PCMCIA config., multi-function pin tri-state
276  */
277 #ifndef CONFIG_CAN_DRIVER
278 #define CONFIG_SYS_SIUMCR       (SIUMCR_DBGC00 | SIUMCR_DBPC00 | SIUMCR_MLRC01)
279 #else   /* we must activate GPL5 in the SIUMCR for CAN */
280 #define CONFIG_SYS_SIUMCR       (SIUMCR_DBGC11 | SIUMCR_DBPC00 | SIUMCR_MLRC01)
281 #endif  /* CONFIG_CAN_DRIVER */
282
283 /*-----------------------------------------------------------------------
284  * TBSCR - Time Base Status and Control                         11-26
285  *-----------------------------------------------------------------------
286  * Clear Reference Interrupt Status, Timebase freezing enabled
287  */
288 #define CONFIG_SYS_TBSCR        (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
289
290 /*-----------------------------------------------------------------------
291  * RTCSC - Real-Time Clock Status and Control Register          11-27
292  *-----------------------------------------------------------------------
293  */
294 #define CONFIG_SYS_RTCSC        (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)
295
296 /*-----------------------------------------------------------------------
297  * PISCR - Periodic Interrupt Status and Control                11-31
298  *-----------------------------------------------------------------------
299  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
300  */
301 #define CONFIG_SYS_PISCR        (PISCR_PS | PISCR_PITF)
302
303 /*-----------------------------------------------------------------------
304  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
305  *-----------------------------------------------------------------------
306  * Reset PLL lock status sticky bit, timer expired status bit and timer
307  * interrupt status bit
308  */
309 #define CONFIG_SYS_PLPRCR       (PLPRCR_SPLSS | PLPRCR_TEXPS | PLPRCR_TMIST)
310
311 /*-----------------------------------------------------------------------
312  * SCCR - System Clock and reset Control Register               15-27
313  *-----------------------------------------------------------------------
314  * Set clock output, timebase and RTC source and divider,
315  * power management and some other internal clocks
316  */
317 #define SCCR_MASK       SCCR_EBDF11
318 #define CONFIG_SYS_SCCR (SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
319                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \
320                          SCCR_DFALCD00)
321
322 /*-----------------------------------------------------------------------
323  * PCMCIA stuff
324  *-----------------------------------------------------------------------
325  *
326  */
327 #define CONFIG_SYS_PCMCIA_MEM_ADDR      (0xE0000000)
328 #define CONFIG_SYS_PCMCIA_MEM_SIZE      ( 64 << 20 )
329 #define CONFIG_SYS_PCMCIA_DMA_ADDR      (0xE4000000)
330 #define CONFIG_SYS_PCMCIA_DMA_SIZE      ( 64 << 20 )
331 #define CONFIG_SYS_PCMCIA_ATTRB_ADDR    (0xE8000000)
332 #define CONFIG_SYS_PCMCIA_ATTRB_SIZE    ( 64 << 20 )
333 #define CONFIG_SYS_PCMCIA_IO_ADDR       (0xEC000000)
334 #define CONFIG_SYS_PCMCIA_IO_SIZE       ( 64 << 20 )
335
336 /*-----------------------------------------------------------------------
337  * IDE/ATA stuff (Supports IDE harddisk on PCMCIA Adapter)
338  *-----------------------------------------------------------------------
339  */
340
341 #define CONFIG_IDE_8xx_PCCARD   1       /* Use IDE with PC Card Adapter */
342
343 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
344 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
345 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
346
347 #define CONFIG_SYS_IDE_MAXBUS           1       /* max. 1 IDE bus               */
348 #define CONFIG_SYS_IDE_MAXDEVICE        1       /* max. 1 drive per IDE bus     */
349
350 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x0000
351
352 #define CONFIG_SYS_ATA_BASE_ADDR        CONFIG_SYS_PCMCIA_MEM_ADDR
353
354 /* Offset for data I/O                  */
355 #define CONFIG_SYS_ATA_DATA_OFFSET      (CONFIG_SYS_PCMCIA_MEM_SIZE + 0x320)
356
357 /* Offset for normal register accesses  */
358 #define CONFIG_SYS_ATA_REG_OFFSET       (2 * CONFIG_SYS_PCMCIA_MEM_SIZE + 0x320)
359
360 /* Offset for alternate registers       */
361 #define CONFIG_SYS_ATA_ALT_OFFSET       0x0100
362
363 /*-----------------------------------------------------------------------
364  *
365  *-----------------------------------------------------------------------
366  *
367  */
368 #define CONFIG_SYS_DER  0
369
370 /*
371  * Init Memory Controller:
372  *
373  * BR0/1 and OR0/1 (FLASH)
374  */
375
376 #define FLASH_BASE0_PRELIM      0x40000000      /* FLASH bank #0        */
377 #define FLASH_BASE1_PRELIM      0x60000000      /* FLASH bank #0        */
378
379 /* used to re-map FLASH both when starting from SRAM or FLASH:
380  * restrict access enough to keep SRAM working (if any)
381  * but not too much to meddle with FLASH accesses
382  */
383 #define CONFIG_SYS_REMAP_OR_AM          0x80000000      /* OR addr mask */
384 #define CONFIG_SYS_PRELIM_OR_AM 0xE0000000      /* OR addr mask */
385
386 /*
387  * FLASH timing:
388  */
389 #define CONFIG_SYS_OR_TIMING_FLASH      (OR_ACS_DIV1  | OR_TRLX | OR_CSNT_SAM | \
390                                  OR_SCY_3_CLK | OR_EHTR | OR_BI)
391
392 #define CONFIG_SYS_OR0_REMAP    (CONFIG_SYS_REMAP_OR_AM  | CONFIG_SYS_OR_TIMING_FLASH)
393 #define CONFIG_SYS_OR0_PRELIM   (CONFIG_SYS_PRELIM_OR_AM | CONFIG_SYS_OR_TIMING_FLASH)
394 #define CONFIG_SYS_BR0_PRELIM   ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_V )
395
396 #define CONFIG_SYS_OR1_REMAP    CONFIG_SYS_OR0_REMAP
397 #define CONFIG_SYS_OR1_PRELIM   CONFIG_SYS_OR0_PRELIM
398 #define CONFIG_SYS_BR1_PRELIM   ((FLASH_BASE1_PRELIM & BR_BA_MSK) | BR_V )
399
400 /*
401  * BR2/3 and OR2/3 (SDRAM)
402  *
403  */
404 #define SDRAM_BASE2_PRELIM      0x00000000      /* SDRAM bank #0        */
405 #define SDRAM_BASE3_PRELIM      0x20000000      /* SDRAM bank #1        */
406 #define SDRAM_MAX_SIZE          0x04000000      /* max 64 MB per bank   */
407
408 /* SDRAM timing: Multiplexed addresses, GPL5 output to GPL5_A (don't care)      */
409 #define CONFIG_SYS_OR_TIMING_SDRAM      0x00000A00
410
411 #define CONFIG_SYS_OR2_PRELIM   (CONFIG_SYS_PRELIM_OR_AM | CONFIG_SYS_OR_TIMING_SDRAM )
412 #define CONFIG_SYS_BR2_PRELIM   ((SDRAM_BASE2_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
413
414 #ifndef CONFIG_CAN_DRIVER
415 #define CONFIG_SYS_OR3_PRELIM   CONFIG_SYS_OR2_PRELIM
416 #define CONFIG_SYS_BR3_PRELIM   ((SDRAM_BASE3_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
417 #else   /* CAN uses CS3#, so we can have only one SDRAM bank anyway */
418 #define CONFIG_SYS_CAN_BASE             0xC0000000      /* CAN mapped at 0xC0000000     */
419 #define CONFIG_SYS_CAN_OR_AM            0xFFFF8000      /* 32 kB address mask           */
420 #define CONFIG_SYS_OR3_CAN              (CONFIG_SYS_CAN_OR_AM | OR_G5LA | OR_BI)
421 #define CONFIG_SYS_BR3_CAN              ((CONFIG_SYS_CAN_BASE & BR_BA_MSK) | \
422                                         BR_PS_8 | BR_MS_UPMB | BR_V )
423 #endif  /* CONFIG_CAN_DRIVER */
424
425 /*
426  * Memory Periodic Timer Prescaler
427  *
428  * The Divider for PTA (refresh timer) configuration is based on an
429  * example SDRAM configuration (64 MBit, one bank). The adjustment to
430  * the number of chip selects (NCS) and the actually needed refresh
431  * rate is done by setting MPTPR.
432  *
433  * PTA is calculated from
434  *      PTA = (gclk * Trefresh) / ((2 ^ (2 * DFBRG)) * PTP * NCS)
435  *
436  *      gclk      CPU clock (not bus clock!)
437  *      Trefresh  Refresh cycle * 4 (four word bursts used)
438  *
439  * 4096  Rows from SDRAM example configuration
440  * 1000  factor s -> ms
441  *   32  PTP (pre-divider from MPTPR) from SDRAM example configuration
442  *    4  Number of refresh cycles per period
443  *   64  Refresh cycle in ms per number of rows
444  * --------------------------------------------
445  * Divider = 4096 * 32 * 1000 / (4 * 64) = 512000
446  *
447  * 50 MHz => 50.000.000 / Divider =  98
448  * 66 Mhz => 66.000.000 / Divider = 129
449  * 80 Mhz => 80.000.000 / Divider = 156
450  */
451
452 #define CONFIG_SYS_PTA_PER_CLK  ((4096 * 32 * 1000) / (4 * 64))
453 #define CONFIG_SYS_MAMR_PTA     98
454
455 /*
456  * For 16 MBit, refresh rates could be 31.3 us
457  * (= 64 ms / 2K = 125 / quad bursts).
458  * For a simpler initialization, 15.6 us is used instead.
459  *
460  * #define CONFIG_SYS_MPTPR_2BK_2K      MPTPR_PTP_DIV32         for 2 banks
461  * #define CONFIG_SYS_MPTPR_1BK_2K      MPTPR_PTP_DIV64         for 1 bank
462  */
463 #define CONFIG_SYS_MPTPR_2BK_4K MPTPR_PTP_DIV16         /* setting for 2 banks  */
464 #define CONFIG_SYS_MPTPR_1BK_4K MPTPR_PTP_DIV32         /* setting for 1 bank   */
465
466 /* refresh rate 7.8 us (= 64 ms / 8K = 31.2 / quad bursts) for 256 MBit         */
467 #define CONFIG_SYS_MPTPR_2BK_8K MPTPR_PTP_DIV8          /* setting for 2 banks  */
468 #define CONFIG_SYS_MPTPR_1BK_8K MPTPR_PTP_DIV16         /* setting for 1 bank   */
469
470 /*
471  * MAMR settings for SDRAM
472  */
473
474 /* 8 column SDRAM */
475 #define CONFIG_SYS_MAMR_8COL    ((CONFIG_SYS_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE       |   \
476                          MAMR_AMA_TYPE_0 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A11 |   \
477                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
478 /* 9 column SDRAM */
479 #define CONFIG_SYS_MAMR_9COL    ((CONFIG_SYS_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE       |   \
480                          MAMR_AMA_TYPE_1 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A10 |   \
481                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
482
483 /* pass open firmware flat tree */
484 #define CONFIG_OF_LIBFDT        1
485 #define CONFIG_OF_BOARD_SETUP   1
486 #define CONFIG_HWCONFIG         1
487
488 #endif  /* __CONFIG_H */