Merge branch 'master' of git://git.denx.de/u-boot-i2c
[platform/kernel/u-boot.git] / include / configs / Sandpoint8245.h
1 /*
2  * (C) Copyright 2001-2005
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /* ------------------------------------------------------------------------- */
9
10 /*
11  * board/config.h - configuration options, board specific
12  */
13
14 #ifndef __CONFIG_H
15 #define __CONFIG_H
16
17 /*
18  * High Level Configuration Options
19  * (easy to change)
20  */
21
22 #define CONFIG_MPC824X          1
23 #define CONFIG_MPC8245          1
24 #define CONFIG_SANDPOINT        1
25
26 #define CONFIG_SYS_TEXT_BASE    0xFFF00000
27 #define CONFIG_SYS_LDSCRIPT     "board/sandpoint/u-boot.lds"
28
29 #if 0
30 #define USE_DINK32              1
31 #else
32 #undef USE_DINK32
33 #endif
34
35 #define CONFIG_CONS_INDEX     3               /* set to '3' for on-chip DUART */
36 #define CONFIG_BAUDRATE         9600
37 #define CONFIG_DRAM_SPEED       100             /* MHz                          */
38
39 #define CONFIG_TIMESTAMP                /* Print image info with timestamp */
40
41
42 /*
43  * BOOTP options
44  */
45 #define CONFIG_BOOTP_BOOTFILESIZE
46 #define CONFIG_BOOTP_BOOTPATH
47 #define CONFIG_BOOTP_GATEWAY
48 #define CONFIG_BOOTP_HOSTNAME
49
50
51 /*
52  * Command line configuration.
53  */
54 #include <config_cmd_default.h>
55
56 #define CONFIG_CMD_DHCP
57 #define CONFIG_CMD_ELF
58 #define CONFIG_CMD_I2C
59 #define CONFIG_CMD_EEPROM
60 #define CONFIG_CMD_NFS
61 #define CONFIG_CMD_PCI
62 #define CONFIG_CMD_SNTP
63
64
65 /*
66  * Miscellaneous configurable options
67  */
68 #define CONFIG_SYS_LONGHELP             1               /* undef to save memory         */
69 #define CONFIG_SYS_CBSIZE               256             /* Console I/O Buffer Size      */
70 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)      /* Print Buffer Size    */
71 #define CONFIG_SYS_MAXARGS              16              /* max number of command args   */
72 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
73 #define CONFIG_SYS_LOAD_ADDR            0x00100000      /* default load address         */
74
75 /*-----------------------------------------------------------------------
76  * PCI stuff
77  *-----------------------------------------------------------------------
78  */
79 #define CONFIG_PCI                              /* include pci support          */
80 #define CONFIG_PCI_INDIRECT_BRIDGE      /* indirect PCI bridge support */
81 #undef CONFIG_PCI_PNP
82
83
84 #define CONFIG_EEPRO100
85 #define CONFIG_SYS_RX_ETH_BUFFER        8               /* use 8 rx buffer on eepro100  */
86 #define CONFIG_NATSEMI
87 #define CONFIG_NS8382X
88
89 #define PCI_ENET0_IOADDR        0x80000000
90 #define PCI_ENET0_MEMADDR       0x80000000
91 #define PCI_ENET1_IOADDR        0x81000000
92 #define PCI_ENET1_MEMADDR       0x81000000
93
94
95 /*-----------------------------------------------------------------------
96  * Start addresses for the final memory configuration
97  * (Set up by the startup code)
98  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
99  */
100 #define CONFIG_SYS_SDRAM_BASE           0x00000000
101 #define CONFIG_SYS_MAX_RAM_SIZE 0x10000000
102
103 #define CONFIG_SYS_RESET_ADDRESS        0xFFF00100
104
105 #if defined (USE_DINK32)
106 #define CONFIG_SYS_MONITOR_LEN          0x00030000
107 #define CONFIG_SYS_MONITOR_BASE 0x00090000
108 #define CONFIG_SYS_RAMBOOT              1
109 #define CONFIG_SYS_INIT_RAM_ADDR        (CONFIG_SYS_MONITOR_BASE + CONFIG_SYS_MONITOR_LEN)
110 #define CONFIG_SYS_INIT_RAM_SIZE        0x10000
111 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
112 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
113 #else
114 #undef  CONFIG_SYS_RAMBOOT
115 #define CONFIG_SYS_MONITOR_LEN          0x00030000
116 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE
117
118
119 #define CONFIG_SYS_INIT_RAM_ADDR     0x40000000
120 #define CONFIG_SYS_INIT_RAM_SIZE      0x1000
121 #define CONFIG_SYS_GBL_DATA_OFFSET  (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
122
123 #endif
124
125 #define CONFIG_SYS_FLASH_BASE           0xFFF00000
126 #if 0
127 #define CONFIG_SYS_FLASH_SIZE           (512 * 1024)    /* sandpoint has tiny eeprom    */
128 #else
129 #define CONFIG_SYS_FLASH_SIZE           (1024 * 1024)   /* Unity has onboard 1MByte flash */
130 #endif
131 #define CONFIG_ENV_IS_IN_FLASH  1
132 #define CONFIG_ENV_OFFSET               0x00004000      /* Offset of Environment Sector */
133 #define CONFIG_ENV_SIZE         0x00002000      /* Total Size of Environment Sector */
134
135 #define CONFIG_SYS_MALLOC_LEN           (512 << 10)     /* Reserve 512 kB for malloc()  */
136
137 #define CONFIG_SYS_MEMTEST_START        0x00000000      /* memtest works on             */
138 #define CONFIG_SYS_MEMTEST_END          0x04000000      /* 0 ... 32 MB in DRAM          */
139
140 #define CONFIG_SYS_EUMB_ADDR            0xFC000000
141
142 #define CONFIG_SYS_ISA_MEM              0xFD000000
143 #define CONFIG_SYS_ISA_IO               0xFE000000
144
145 #define CONFIG_SYS_FLASH_RANGE_BASE     0xFF000000      /* flash memory address range   */
146 #define CONFIG_SYS_FLASH_RANGE_SIZE     0x01000000
147 #define FLASH_BASE0_PRELIM      0xFFF00000      /* sandpoint flash              */
148 #define FLASH_BASE1_PRELIM      0xFF000000      /* PMC onboard flash            */
149
150 /*
151  * select i2c support configuration
152  *
153  * Supported configurations are {none, software, hardware} drivers.
154  * If the software driver is chosen, there are some additional
155  * configuration items that the driver uses to drive the port pins.
156  */
157 #define CONFIG_HARD_I2C         1               /* To enable I2C support */
158 #undef  CONFIG_SYS_I2C_SOFT
159 #define CONFIG_SYS_I2C_SPEED    400000
160 #define CONFIG_SYS_I2C_SLAVE    0x7F
161
162 #ifdef CONFIG_SYS_I2C_SOFT
163 #error "Soft I2C is not configured properly.  Please review!"
164 #define CONFIG_SYS_I2C
165 #define CONFIG_SYS_I2C_SOFT_SPEED       50000
166 #define CONFIG_SYS_I2C_SOFT_SLAVE       0xFE
167 #define I2C_PORT                3               /* Port A=0, B=1, C=2, D=3 */
168 #define I2C_ACTIVE              (iop->pdir |=  0x00010000)
169 #define I2C_TRISTATE            (iop->pdir &= ~0x00010000)
170 #define I2C_READ                ((iop->pdat & 0x00010000) != 0)
171 #define I2C_SDA(bit)            if(bit) iop->pdat |=  0x00010000; \
172                                 else    iop->pdat &= ~0x00010000
173 #define I2C_SCL(bit)            if(bit) iop->pdat |=  0x00020000; \
174                                 else    iop->pdat &= ~0x00020000
175 #define I2C_DELAY               udelay(5)       /* 1/4 I2C clock duration */
176 #endif /* CONFIG_SYS_I2C_SOFT */
177
178 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x57            /* EEPROM IS24C02               */
179 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN  1               /* Bytes of address             */
180 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       3
181 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10      /* and takes up to 10 msec */
182
183 #define CONFIG_SYS_FLASH_BANKS          { FLASH_BASE0_PRELIM , FLASH_BASE1_PRELIM }
184
185 /*-----------------------------------------------------------------------
186  * Definitions for initial stack pointer and data area (in DPRAM)
187  */
188
189
190 /* #define CONFIG_WINBOND_83C553        1       / *has a winbond bridge                 */
191 #define CONFIG_SYS_USE_WINBOND_IDE      0       /*use winbond 83c553 internal IDE ctrlr */
192 #define CONFIG_SYS_WINBOND_ISA_CFG_ADDR    0x80005800   /*pci-isa bridge config addr    */
193 #define CONFIG_SYS_WINBOND_IDE_CFG_ADDR    0x80005900   /*ide config addr               */
194
195 #define CONFIG_SYS_IDE_MAXBUS           2   /* max. 2 IDE busses        */
196 #define CONFIG_SYS_IDE_MAXDEVICE        (CONFIG_SYS_IDE_MAXBUS*2) /* max. 2 drives per IDE bus */
197
198 /*
199  * NS87308 Configuration
200  */
201 #define CONFIG_NS87308                  /* Nat Semi super-io controller on ISA bus */
202
203 #define CONFIG_SYS_NS87308_BADDR_10     1
204
205 #define CONFIG_SYS_NS87308_DEVS ( CONFIG_SYS_NS87308_UART1   | \
206                                   CONFIG_SYS_NS87308_UART2   | \
207                                   CONFIG_SYS_NS87308_POWRMAN | \
208                                   CONFIG_SYS_NS87308_RTC_APC )
209
210 #undef  CONFIG_SYS_NS87308_PS2MOD
211
212 #define CONFIG_SYS_NS87308_CS0_BASE     0x0076
213 #define CONFIG_SYS_NS87308_CS0_CONF     0x30
214 #define CONFIG_SYS_NS87308_CS1_BASE     0x0075
215 #define CONFIG_SYS_NS87308_CS1_CONF     0x30
216 #define CONFIG_SYS_NS87308_CS2_BASE     0x0074
217 #define CONFIG_SYS_NS87308_CS2_CONF     0x30
218
219 /*
220  * NS16550 Configuration
221  */
222 #define CONFIG_SYS_NS16550
223 #define CONFIG_SYS_NS16550_SERIAL
224
225 #define CONFIG_SYS_NS16550_REG_SIZE     1
226
227 #if (CONFIG_CONS_INDEX > 2)
228 #define CONFIG_SYS_NS16550_CLK         CONFIG_DRAM_SPEED*1000000
229 #else
230 #define CONFIG_SYS_NS16550_CLK         1843200
231 #endif
232
233 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_ISA_IO + CONFIG_SYS_NS87308_UART1_BASE)
234 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_ISA_IO + CONFIG_SYS_NS87308_UART2_BASE)
235 #define CONFIG_SYS_NS16550_COM3 (CONFIG_SYS_EUMB_ADDR + 0x4500)
236 #define CONFIG_SYS_NS16550_COM4 (CONFIG_SYS_EUMB_ADDR + 0x4600)
237
238 /*
239  * Low Level Configuration Settings
240  * (address mappings, register initial values, etc.)
241  * You should know what you are doing if you make changes here.
242  */
243
244 #define CONFIG_SYS_CLK_FREQ  33333333   /* external frequency to pll */
245
246 #define CONFIG_SYS_ROMNAL               7       /*rom/flash next access time            */
247 #define CONFIG_SYS_ROMFAL               11      /*rom/flash access time                 */
248
249 #define CONFIG_SYS_REFINT       430     /* no of clock cycles between CBR refresh cycles */
250
251 /* the following are for SDRAM only*/
252 #define CONFIG_SYS_BSTOPRE      121     /* Burst To Precharge, sets open page interval */
253 #define CONFIG_SYS_REFREC               8       /* Refresh to activate interval         */
254 #define CONFIG_SYS_RDLAT                4       /* data latency from read command       */
255 #define CONFIG_SYS_PRETOACT             3       /* Precharge to activate interval       */
256 #define CONFIG_SYS_ACTTOPRE             5       /* Activate to Precharge interval       */
257 #define CONFIG_SYS_ACTORW               3       /* Activate to R/W                      */
258 #define CONFIG_SYS_SDMODE_CAS_LAT       3       /* SDMODE CAS latency                   */
259 #define CONFIG_SYS_SDMODE_WRAP          0       /* SDMODE wrap type                     */
260 #if 0
261 #define CONFIG_SYS_SDMODE_BURSTLEN      2       /* OBSOLETE!  SDMODE Burst length 2=4, 3=8              */
262 #endif
263
264 #define CONFIG_SYS_REGISTERD_TYPE_BUFFER   1
265 #define CONFIG_SYS_EXTROM 1
266 #define CONFIG_SYS_REGDIMM 0
267
268
269 /* memory bank settings*/
270 /*
271  * only bits 20-29 are actually used from these vales to set the
272  * start/end address the upper two bits will be 0, and the lower 20
273  * bits will be set to 0x00000 for a start address, or 0xfffff for an
274  * end address
275  */
276 #define CONFIG_SYS_BANK0_START          0x00000000
277 #define CONFIG_SYS_BANK0_END            (CONFIG_SYS_MAX_RAM_SIZE - 1)
278 #define CONFIG_SYS_BANK0_ENABLE 1
279 #define CONFIG_SYS_BANK1_START          0x3ff00000
280 #define CONFIG_SYS_BANK1_END            0x3fffffff
281 #define CONFIG_SYS_BANK1_ENABLE 0
282 #define CONFIG_SYS_BANK2_START          0x3ff00000
283 #define CONFIG_SYS_BANK2_END            0x3fffffff
284 #define CONFIG_SYS_BANK2_ENABLE 0
285 #define CONFIG_SYS_BANK3_START          0x3ff00000
286 #define CONFIG_SYS_BANK3_END            0x3fffffff
287 #define CONFIG_SYS_BANK3_ENABLE 0
288 #define CONFIG_SYS_BANK4_START          0x00000000
289 #define CONFIG_SYS_BANK4_END            0x00000000
290 #define CONFIG_SYS_BANK4_ENABLE 0
291 #define CONFIG_SYS_BANK5_START          0x00000000
292 #define CONFIG_SYS_BANK5_END            0x00000000
293 #define CONFIG_SYS_BANK5_ENABLE 0
294 #define CONFIG_SYS_BANK6_START          0x00000000
295 #define CONFIG_SYS_BANK6_END            0x00000000
296 #define CONFIG_SYS_BANK6_ENABLE 0
297 #define CONFIG_SYS_BANK7_START          0x00000000
298 #define CONFIG_SYS_BANK7_END            0x00000000
299 #define CONFIG_SYS_BANK7_ENABLE 0
300 /*
301  * Memory bank enable bitmask, specifying which of the banks defined above
302  are actually present. MSB is for bank #7, LSB is for bank #0.
303  */
304 #define CONFIG_SYS_BANK_ENABLE          0x01
305
306 #define CONFIG_SYS_ODCR         0xff    /* configures line driver impedances,   */
307                                         /* see 8240 book for bit definitions    */
308 #define CONFIG_SYS_PGMAX                0x32    /* how long the 8240 retains the        */
309                                         /* currently accessed page in memory    */
310                                         /* see 8240 book for details            */
311
312 /* SDRAM 0 - 256MB */
313 #define CONFIG_SYS_IBAT0L       (CONFIG_SYS_SDRAM_BASE | BATL_PP_10 | BATL_MEMCOHERENCE)
314 #define CONFIG_SYS_IBAT0U       (CONFIG_SYS_SDRAM_BASE | BATU_BL_256M | BATU_VS | BATU_VP)
315
316 /* stack in DCACHE @ 1GB (no backing mem) */
317 #if defined(USE_DINK32)
318 #define CONFIG_SYS_IBAT1L       (0x40000000 | BATL_PP_00 )
319 #define CONFIG_SYS_IBAT1U       (0x40000000 | BATU_BL_128K )
320 #else
321 #define CONFIG_SYS_IBAT1L       (CONFIG_SYS_INIT_RAM_ADDR | BATL_PP_10 | BATL_MEMCOHERENCE)
322 #define CONFIG_SYS_IBAT1U       (CONFIG_SYS_INIT_RAM_ADDR | BATU_BL_128K | BATU_VS | BATU_VP)
323 #endif
324
325 /* PCI memory */
326 #define CONFIG_SYS_IBAT2L       (0x80000000 | BATL_PP_10 | BATL_CACHEINHIBIT)
327 #define CONFIG_SYS_IBAT2U       (0x80000000 | BATU_BL_256M | BATU_VS | BATU_VP)
328
329 /* Flash, config addrs, etc */
330 #define CONFIG_SYS_IBAT3L       (0xF0000000 | BATL_PP_10 | BATL_CACHEINHIBIT)
331 #define CONFIG_SYS_IBAT3U       (0xF0000000 | BATU_BL_256M | BATU_VS | BATU_VP)
332
333 #define CONFIG_SYS_DBAT0L       CONFIG_SYS_IBAT0L
334 #define CONFIG_SYS_DBAT0U       CONFIG_SYS_IBAT0U
335 #define CONFIG_SYS_DBAT1L       CONFIG_SYS_IBAT1L
336 #define CONFIG_SYS_DBAT1U       CONFIG_SYS_IBAT1U
337 #define CONFIG_SYS_DBAT2L       CONFIG_SYS_IBAT2L
338 #define CONFIG_SYS_DBAT2U       CONFIG_SYS_IBAT2U
339 #define CONFIG_SYS_DBAT3L       CONFIG_SYS_IBAT3L
340 #define CONFIG_SYS_DBAT3U       CONFIG_SYS_IBAT3U
341
342 /*
343  * For booting Linux, the board info and command line data
344  * have to be in the first 8 MB of memory, since this is
345  * the maximum mapped by the Linux kernel during initialization.
346  */
347 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
348 /*-----------------------------------------------------------------------
349  * FLASH organization
350  */
351 #define CONFIG_SYS_MAX_FLASH_BANKS      2       /* max number of memory banks           */
352 #define CONFIG_SYS_MAX_FLASH_SECT       20      /* max number of sectors on one chip    */
353
354 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
355 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
356
357 /*-----------------------------------------------------------------------
358  * Cache Configuration
359  */
360 #define CONFIG_SYS_CACHELINE_SIZE       32      /* For MPC8240 CPU                      */
361 #if defined(CONFIG_CMD_KGDB)
362 #  define CONFIG_SYS_CACHELINE_SHIFT    5       /* log base 2 of the above value */
363 #endif
364
365 /* values according to the manual */
366
367 #define CONFIG_DRAM_50MHZ       1
368 #define CONFIG_SDRAM_50MHZ
369
370 #undef  NR_8259_INTS
371 #define NR_8259_INTS            1
372
373
374 #define CONFIG_DISK_SPINUP_TIME 1000000
375
376
377 #endif  /* __CONFIG_H */