Add support for the second Ethernet interface for the 'PPChameleon' board.
[platform/kernel/u-boot.git] / include / configs / PPChameleonEVB.h
1 /*
2  * (C) Copyright 2003
3  * DAVE Srl
4  *
5  * http://www.dave-tech.it
6  * http://www.wawnet.biz
7  * mailto:info@wawnet.biz
8  *
9  * Credits: Stefan Roese, Wolfgang Denk
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27 /*
28  * board/config.h - configuration options, board specific
29  */
30
31 #ifndef __CONFIG_H
32 #define __CONFIG_H
33
34 #define CONFIG_PPCHAMELEON_MODULE_BA    0       /* Basic    Model */
35 #define CONFIG_PPCHAMELEON_MODULE_ME    1       /* Medium   Model */
36 #define CONFIG_PPCHAMELEON_MODULE_HI    2       /* High-End Model */
37 #ifndef CONFIG_PPCHAMELEON_MODULE_MODEL
38 #define CONFIG_PPCHAMELEON_MODULE_MODEL CONFIG_PPCHAMELEON_MODULE_BA
39 #endif
40
41 /*
42  * Debug stuff
43  */
44 #undef  __DEBUG_START_FROM_SRAM__
45 #define __DISABLE_MACHINE_EXCEPTION__
46
47 #ifdef __DEBUG_START_FROM_SRAM__
48 #define CFG_DUMMY_FLASH_SIZE            1024*1024*4
49 #endif
50
51 /*
52  * High Level Configuration Options
53  * (easy to change)
54  */
55
56 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
57 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
58 #define CONFIG_PPCHAMELEONEVB   1       /* ...on a PPChameleonEVB board */
59
60 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
61 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
62
63 #define CONFIG_SYS_CLK_FREQ     33333333 /* external frequency to pll   */
64
65 #define CONFIG_BAUDRATE         115200
66 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
67
68 #undef  CONFIG_BOOTARGS
69
70 /* Ethernet stuff */
71 #define CONFIG_ENV_OVERWRITE /* Let the user to change the Ethernet MAC addresses */
72 #define CONFIG_ETHADDR  00:50:c2:1e:af:fe
73 #define CONFIG_ETH1ADDR 00:50:c2:1e:af:fd
74
75 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
76 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
77
78
79 #undef CONFIG_EXT_PHY
80 #define CONFIG_NET_MULTI        1
81
82 #define CONFIG_MII              1       /* MII PHY management           */
83 #ifndef  CONFIG_EXT_PHY
84 #define CONFIG_PHY_ADDR         0       /* EMAC0 PHY address                    */
85 #define CONFIG_PHY1_ADDR    1   /* EMAC1 PHY address                    */
86 #else
87 #define CONFIG_PHY_ADDR         2       /* PHY address                  */
88 #endif
89 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ
90
91 #define CONFIG_COMMANDS       ( CONFIG_CMD_DFL  | \
92                                 CFG_CMD_DATE    | \
93                                 CFG_CMD_ELF     | \
94                                 CFG_CMD_EEPROM  | \
95                                 CFG_CMD_I2C     | \
96                                 CFG_CMD_IRQ     | \
97                                 CFG_CMD_JFFS2   | \
98                                 CFG_CMD_MII     | \
99                                 CFG_CMD_NAND    | \
100                                 CFG_CMD_PCI     )
101
102 #define CONFIG_MAC_PARTITION
103 #define CONFIG_DOS_PARTITION
104
105 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
106 #include <cmd_confdefs.h>
107
108 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
109
110 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible*/
111 #define CFG_RTC_REG_BASE_ADDR    0xF0000500 /* RTC Base Address         */
112
113 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
114
115 /*
116  * Miscellaneous configurable options
117  */
118 #define CFG_LONGHELP                    /* undef to save memory         */
119 #define CFG_PROMPT              "=> "   /* Monitor Command Prompt       */
120
121 #undef  CFG_HUSH_PARSER                 /* use "hush" command parser    */
122 #ifdef  CFG_HUSH_PARSER
123 #define CFG_PROMPT_HUSH_PS2     "> "
124 #endif
125
126 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
127 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
128 #else
129 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
130 #endif
131 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
132 #define CFG_MAXARGS     16              /* max number of command args   */
133 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
134
135 #define CFG_DEVICE_NULLDEV      1       /* include nulldev device       */
136
137 #define CFG_CONSOLE_INFO_QUIET  1       /* don't print console @ startup*/
138
139 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
140 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
141
142 #undef  CFG_EXT_SERIAL_CLOCK            /* no external serial clock used */
143 #define CFG_IGNORE_405_UART_ERRATA_59   /* ignore ppc405gp errata #59   */
144 #define CFG_BASE_BAUD           691200
145
146 /* The following table includes the supported baudrates */
147 #define CFG_BAUDRATE_TABLE      \
148         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
149          57600, 115200, 230400, 460800, 921600 }
150
151 #define CFG_LOAD_ADDR   0x100000        /* default load address */
152 #define CFG_EXTBDINFO   1               /* To use extended board_into (bd_t) */
153
154 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
155
156 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
157
158 /*-----------------------------------------------------------------------
159  * NAND-FLASH stuff
160  *-----------------------------------------------------------------------
161  */
162 #define CFG_NAND0_BASE 0xFF400000
163 #define CFG_NAND1_BASE 0xFF000000
164
165 #define CFG_MAX_NAND_DEVICE     2       /* Max number of NAND devices           */
166 #define SECTORSIZE 512
167 #define NAND_NO_RB
168
169 #define ADDR_COLUMN 1
170 #define ADDR_PAGE 2
171 #define ADDR_COLUMN_PAGE 3
172
173 #define NAND_ChipID_UNKNOWN     0x00
174 #define NAND_MAX_FLOORS 1
175 #define NAND_MAX_CHIPS 1
176
177 #define CFG_NAND0_CE  (0x80000000 >> 1)  /* our CE is GPIO1 */
178 #define CFG_NAND0_CLE (0x80000000 >> 2)  /* our CLE is GPIO2 */
179 #define CFG_NAND0_ALE (0x80000000 >> 3)  /* our ALE is GPIO3 */
180 #define CFG_NAND0_RDY (0x80000000 >> 4)  /* our RDY is GPIO4 */
181
182 #define CFG_NAND1_CE  (0x80000000 >> 14)  /* our CE is GPIO14 */
183 #define CFG_NAND1_CLE (0x80000000 >> 15)  /* our CLE is GPIO15 */
184 #define CFG_NAND1_ALE (0x80000000 >> 16)  /* our ALE is GPIO16 */
185 #define CFG_NAND1_RDY (0x80000000 >> 31)  /* our RDY is GPIO31 */
186
187
188 #define NAND_DISABLE_CE(nand) do \
189 { \
190         switch((unsigned long)(((struct nand_chip *)nand)->IO_ADDR)) \
191         { \
192             case CFG_NAND0_BASE: \
193                 out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND0_CE); \
194                 break; \
195             case CFG_NAND1_BASE: \
196                 out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND1_CE); \
197                 break; \
198         } \
199 } while(0)
200
201 #define NAND_ENABLE_CE(nand) do \
202 { \
203         switch((unsigned long)(((struct nand_chip *)nand)->IO_ADDR)) \
204         { \
205             case CFG_NAND0_BASE: \
206                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND0_CE); \
207                 break; \
208             case CFG_NAND1_BASE: \
209                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND1_CE); \
210                 break; \
211         } \
212 } while(0)
213
214
215 #define NAND_CTL_CLRALE(nandptr) do \
216 { \
217         switch((unsigned long)nandptr) \
218         { \
219             case CFG_NAND0_BASE: \
220                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND0_ALE); \
221                 break; \
222             case CFG_NAND1_BASE: \
223                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND1_ALE); \
224                 break; \
225         } \
226 } while(0)
227
228 #define NAND_CTL_SETALE(nandptr) do \
229 { \
230         switch((unsigned long)nandptr) \
231         { \
232             case CFG_NAND0_BASE: \
233                 out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND0_ALE); \
234                 break; \
235             case CFG_NAND1_BASE: \
236                 out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND1_ALE); \
237                 break; \
238         } \
239 } while(0)
240
241 #define NAND_CTL_CLRCLE(nandptr) do \
242 { \
243         switch((unsigned long)nandptr) \
244         { \
245             case CFG_NAND0_BASE: \
246                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND0_CLE); \
247                 break; \
248             case CFG_NAND1_BASE: \
249                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND1_CLE); \
250                 break; \
251         } \
252 } while(0)
253
254 #define NAND_CTL_SETCLE(nandptr) do { \
255         switch((unsigned long)nandptr) { \
256         case CFG_NAND0_BASE: \
257                 out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND0_CLE); \
258                 break; \
259         case CFG_NAND1_BASE: \
260                 out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND1_CLE); \
261                 break; \
262         } \
263 } while(0)
264
265 #ifdef NAND_NO_RB
266 /* constant delay (see also tR in the datasheet) */
267 #define NAND_WAIT_READY(nand) do { \
268         udelay(12); \
269 } while (0)
270 #else
271 /* use the R/B pin */
272 /* TBD */
273 #endif
274
275 #define WRITE_NAND_COMMAND(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)(d); } while(0)
276 #define WRITE_NAND_ADDRESS(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)(d); } while(0)
277 #define WRITE_NAND(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)d; } while(0)
278 #define READ_NAND(adr) ((volatile unsigned char)(*(volatile __u8 *)(unsigned long)adr))
279
280 /*-----------------------------------------------------------------------
281  * PCI stuff
282  *-----------------------------------------------------------------------
283  */
284 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
285 #define PCI_HOST_FORCE  1               /* configure as pci host        */
286 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
287
288 #define CONFIG_PCI                      /* include pci support          */
289 #define CONFIG_PCI_HOST PCI_HOST_FORCE   /* select pci host function     */
290 #undef  CONFIG_PCI_PNP                  /* do pci plug-and-play         */
291                                         /* resource configuration       */
292
293 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
294
295 #define CFG_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh      */
296 #define CFG_PCI_SUBSYS_DEVICEID 0x0405  /* PCI Device ID: CPCI-405      */
297 #define CFG_PCI_CLASSCODE       0x0b20  /* PCI Class Code: Processor/PPC*/
298 #define CFG_PCI_PTM1LA  0x00000000      /* point to sdram               */
299 #define CFG_PCI_PTM1MS  0xfc000001      /* 64MB, enable hard-wired to 1 */
300 #define CFG_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
301 #define CFG_PCI_PTM2LA  0xffc00000      /* point to flash               */
302 #define CFG_PCI_PTM2MS  0xffc00001      /* 4MB, enable                  */
303 #define CFG_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
304
305 /*-----------------------------------------------------------------------
306  * Start addresses for the final memory configuration
307  * (Set up by the startup code)
308  * Please note that CFG_SDRAM_BASE _must_ start at 0
309  */
310 #define CFG_SDRAM_BASE          0x00000000
311 #define CFG_FLASH_BASE          0xFFFC0000
312 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
313 #define CFG_MONITOR_LEN         (256 * 1024)    /* Reserve 256 kB for Monitor   */
314 #define CFG_MALLOC_LEN          (256 * 1024)    /* Reserve 256 kB for malloc()  */
315
316 /*
317  * For booting Linux, the board info and command line data
318  * have to be in the first 8 MB of memory, since this is
319  * the maximum mapped by the Linux kernel during initialization.
320  */
321 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
322 /*-----------------------------------------------------------------------
323  * FLASH organization
324  */
325 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
326 #define CFG_MAX_FLASH_SECT      256     /* max number of sectors on one chip    */
327
328 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
329 #define CFG_FLASH_WRITE_TOUT    1000    /* Timeout for Flash Write (in ms)      */
330
331 #define CFG_FLASH_WORD_SIZE     unsigned short  /* flash word size (width)      */
332 #define CFG_FLASH_ADDR0         0x5555  /* 1st address for flash config cycles  */
333 #define CFG_FLASH_ADDR1         0x2AAA  /* 2nd address for flash config cycles  */
334 /*
335  * The following defines are added for buggy IOP480 byte interface.
336  * All other boards should use the standard values (CPCI405 etc.)
337  */
338 #define CFG_FLASH_READ0         0x0000  /* 0 is standard                        */
339 #define CFG_FLASH_READ1         0x0001  /* 1 is standard                        */
340 #define CFG_FLASH_READ2         0x0002  /* 2 is standard                        */
341
342 #define CFG_FLASH_EMPTY_INFO            /* print 'E' for empty sector on flinfo */
343
344 #if 0 /* test-only */
345 #define CFG_JFFS2_FIRST_BANK    0        /* use for JFFS2 */
346 #define CFG_JFFS2_NUM_BANKS     1        /* ! second bank contains U-Boot */
347 #endif
348
349 /*-----------------------------------------------------------------------
350  * Environment Variable setup
351  */
352 #define CFG_ENV_IS_IN_FLASH     1       /* use FLASH for environment vars */
353 #define CFG_ENV_ADDR            0xFFFF8000      /* environment starts at the first small sector */
354 #define CFG_ENV_SECT_SIZE       0x2000  /* 8196 bytes may be used for env vars*/
355 #define CFG_ENV_ADDR_REDUND     0xFFFFA000
356 #define CFG_ENV_SIZE_REDUND     0x2000
357
358 #define CFG_NVRAM_BASE_ADDR     0xF0000500              /* NVRAM base address   */
359 #define CFG_NVRAM_SIZE          242                     /* NVRAM size           */
360
361 /*-----------------------------------------------------------------------
362  * I2C EEPROM (CAT24WC16) for environment
363  */
364 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
365 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address */
366 #define CFG_I2C_SLAVE           0x7F
367
368 #define CFG_I2C_EEPROM_ADDR     0x50    /* EEPROM CAT28WC08             */
369 #define CFG_I2C_EEPROM_ADDR_LEN 1       /* Bytes of address             */
370 /* mask of address bits that overflow into the "EEPROM chip address"    */
371 /*#define CFG_I2C_EEPROM_ADDR_OVERFLOW  0x07*/
372 #define CFG_EEPROM_PAGE_WRITE_BITS 4    /* The Catalyst CAT24WC08 has   */
373                                         /* 16 byte page write mode using*/
374                                         /* last 4 bits of the address   */
375 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10   /* and takes up to 10 msec */
376 #define CFG_EEPROM_PAGE_WRITE_ENABLE
377
378 /*-----------------------------------------------------------------------
379  * Cache Configuration
380  */
381 #define CFG_DCACHE_SIZE         16384   /* For IBM 405 CPUs, older 405 ppc's    */
382                                         /* have only 8kB, 16kB is save here     */
383 #define CFG_CACHELINE_SIZE      32      /* ...                  */
384 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
385 #define CFG_CACHELINE_SHIFT     5       /* log base 2 of the above value        */
386 #endif
387
388 /*
389  * Init Memory Controller:
390  *
391  * BR0/1 and OR0/1 (FLASH)
392  */
393
394 #define FLASH_BASE0_PRELIM      0xFFC00000      /* FLASH bank #0        */
395
396 /*-----------------------------------------------------------------------
397  * External Bus Controller (EBC) Setup
398  */
399
400 /* Memory Bank 0 (Flash Bank 0, NOR-FLASH) initialization                       */
401 #define CFG_EBC_PB0AP           0x92015480
402 #define CFG_EBC_PB0CR           0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
403
404 /* Memory Bank 1 (External SRAM) initialization                                 */
405 /* Since this must replace NOR Flash, we use the same settings for CS0          */
406 #define CFG_EBC_PB1AP           0x92015480
407 #define CFG_EBC_PB1CR           0xFF85A000  /* BAS=0xFF8,BS=4MB,BU=R/W,BW=8bit  */
408
409 /* Memory Bank 2 (Flash Bank 1, NAND-FLASH) initialization                      */
410 #define CFG_EBC_PB2AP           0x92015480
411 #define CFG_EBC_PB2CR           0xFF458000  /* BAS=0xFF4,BS=4MB,BU=R/W,BW=8bit  */
412
413 /* Memory Bank 3 (Flash Bank 2, NAND-FLASH) initialization                      */
414 #define CFG_EBC_PB3AP           0x92015480
415 #define CFG_EBC_PB3CR           0xFF058000  /* BAS=0xFF0,BS=4MB,BU=R/W,BW=8bit  */
416
417
418 #if 0 /* Roese */
419 /* Memory Bank 1 (Flash Bank 1, NAND-FLASH) initialization                      */
420 #define CFG_EBC_PB1AP           0x92015480
421 #define CFG_EBC_PB1CR           0xFF858000  /* BAS=0xFF8,BS=4MB,BU=R/W,BW=8bit  */
422
423 /* Memory Bank 2 (CAN0, 1) initialization                                       */
424 #define CFG_EBC_PB2AP           0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
425 #define CFG_EBC_PB2CR           0xF0018000  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
426
427 /* Memory Bank 3 (CompactFlash IDE) initialization                              */
428 #define CFG_EBC_PB3AP           0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
429 #define CFG_EBC_PB3CR           0xF011A000  /* BAS=0xF01,BS=1MB,BU=R/W,BW=16bit */
430
431 /* Memory Bank 4 (NVRAM/RTC) initialization                                     */
432 #define CFG_EBC_PB4AP           0x01005280  /* TWT=2,WBN=1,WBF=1,TH=1,SOR=1     */
433 #define CFG_EBC_PB4CR           0xF0218000  /* BAS=0xF02,BS=1MB,BU=R/W,BW=8bit  */
434 #endif
435
436 /*-----------------------------------------------------------------------
437  * FPGA stuff
438  */
439 /* FPGA internal regs */
440 #define CFG_FPGA_MODE           0x00
441 #define CFG_FPGA_STATUS         0x02
442 #define CFG_FPGA_TS             0x04
443 #define CFG_FPGA_TS_LOW         0x06
444 #define CFG_FPGA_TS_CAP0        0x10
445 #define CFG_FPGA_TS_CAP0_LOW    0x12
446 #define CFG_FPGA_TS_CAP1        0x14
447 #define CFG_FPGA_TS_CAP1_LOW    0x16
448 #define CFG_FPGA_TS_CAP2        0x18
449 #define CFG_FPGA_TS_CAP2_LOW    0x1a
450 #define CFG_FPGA_TS_CAP3        0x1c
451 #define CFG_FPGA_TS_CAP3_LOW    0x1e
452
453 /* FPGA Mode Reg */
454 #define CFG_FPGA_MODE_CF_RESET  0x0001
455 #define CFG_FPGA_MODE_TS_IRQ_ENABLE 0x0100
456 #define CFG_FPGA_MODE_TS_IRQ_CLEAR  0x1000
457 #define CFG_FPGA_MODE_TS_CLEAR  0x2000
458
459 /* FPGA Status Reg */
460 #define CFG_FPGA_STATUS_DIP0    0x0001
461 #define CFG_FPGA_STATUS_DIP1    0x0002
462 #define CFG_FPGA_STATUS_DIP2    0x0004
463 #define CFG_FPGA_STATUS_FLASH   0x0008
464 #define CFG_FPGA_STATUS_TS_IRQ  0x1000
465
466 #define CFG_FPGA_SPARTAN2       1               /* using Xilinx Spartan 2 now    */
467 #define CFG_FPGA_MAX_SIZE       128*1024        /* 128kByte is enough for XC2S50E*/
468
469 /* FPGA program pin configuration */
470 #define CFG_FPGA_PRG            0x04000000      /* FPGA program pin (ppc output) */
471 #define CFG_FPGA_CLK            0x02000000      /* FPGA clk pin (ppc output)     */
472 #define CFG_FPGA_DATA           0x01000000      /* FPGA data pin (ppc output)    */
473 #define CFG_FPGA_INIT           0x00010000      /* FPGA init pin (ppc input)     */
474 #define CFG_FPGA_DONE           0x00008000      /* FPGA done pin (ppc input)     */
475
476 /*-----------------------------------------------------------------------
477  * Definitions for initial stack pointer and data area (in data cache)
478  */
479 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
480 #define CFG_TEMP_STACK_OCM      1
481
482 /* On Chip Memory location */
483 #define CFG_OCM_DATA_ADDR       0xF8000000
484 #define CFG_OCM_DATA_SIZE       0x1000
485 #define CFG_INIT_RAM_ADDR       CFG_OCM_DATA_ADDR /* inside of SDRAM            */
486 #define CFG_INIT_RAM_END        CFG_OCM_DATA_SIZE /* End of used area in RAM    */
487
488 #define CFG_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
489 #define CFG_GBL_DATA_OFFSET    (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
490 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
491
492 /*-----------------------------------------------------------------------
493  * Definitions for GPIO setup (PPC405EP specific)
494  *
495  * GPIO0[0]     - External Bus Controller BLAST output
496  * GPIO0[1-9]   - Instruction trace outputs -> GPIO
497  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
498  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs -> GPIO
499  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
500  * GPIO0[24-27] - UART0 control signal inputs/outputs
501  * GPIO0[28-29] - UART1 data signal input/output
502  * GPIO0[30]    - EMAC0 input
503  * GPIO0[31]    - EMAC1 reject packet as output
504  */
505 #define CFG_GPIO0_OSRH          0x40000550
506 #define CFG_GPIO0_OSRL          0x00000110
507 #define CFG_GPIO0_ISR1H         0x00000000
508 /*#define CFG_GPIO0_ISR1L         0x15555445*/
509 #define CFG_GPIO0_ISR1L         0x15555444
510 #define CFG_GPIO0_TSRH          0x00000000
511 #define CFG_GPIO0_TSRL          0x00000000
512 #define CFG_GPIO0_TCR           0xF7FF8014
513
514 /*
515  * Internal Definitions
516  *
517  * Boot Flags
518  */
519 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
520 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
521
522
523 #define CONFIG_NO_SERIAL_EEPROM
524 /*#undef CONFIG_NO_SERIAL_EEPROM*/
525 /*--------------------------------------------------------------------*/
526 #ifdef CONFIG_NO_SERIAL_EEPROM
527
528
529 /*
530 !-----------------------------------------------------------------------
531 ! Defines for entry options.
532 ! Note: Because the 405EP SDRAM controller does not support ECC, ECC DIMMs that
533 !       are plugged in the board will be utilized as non-ECC DIMMs.
534 !-----------------------------------------------------------------------
535 */
536 #undef          AUTO_MEMORY_CONFIG
537 #define         DIMM_READ_ADDR 0xAB
538 #define         DIMM_WRITE_ADDR 0xAA
539
540
541 #define CPC0_PLLMR0  (CNTRL_DCR_BASE+0x0)  /* PLL mode 0 register               */
542 #define CPC0_BOOT    (CNTRL_DCR_BASE+0x1)  /* Chip Clock Status register        */
543 #define CPC0_CR1     (CNTRL_DCR_BASE+0x2)  /* Chip Control 1 register           */
544 #define CPC0_EPRCSR  (CNTRL_DCR_BASE+0x3)  /* EMAC PHY Rcv Clk Src register     */
545 #define CPC0_PLLMR1  (CNTRL_DCR_BASE+0x4)  /* PLL mode 1 register               */
546 #define CPC0_UCR     (CNTRL_DCR_BASE+0x5)  /* UART Control register             */
547 #define CPC0_SRR     (CNTRL_DCR_BASE+0x6)  /* Soft Reset register               */
548 #define CPC0_JTAGID  (CNTRL_DCR_BASE+0x7)  /* JTAG ID register                  */
549 #define CPC0_SPARE   (CNTRL_DCR_BASE+0x8)  /* Spare DCR                         */
550 #define CPC0_PCI     (CNTRL_DCR_BASE+0x9)  /* PCI Control register              */
551
552 /* Defines for CPC0_PLLMR1 Register fields */
553 #define PLL_ACTIVE              0x80000000
554 #define CPC0_PLLMR1_SSCS        0x80000000
555 #define PLL_RESET               0x40000000
556 #define CPC0_PLLMR1_PLLR        0x40000000
557     /* Feedback multiplier */
558 #define PLL_FBKDIV              0x00F00000
559 #define CPC0_PLLMR1_FBDV        0x00F00000
560 #define PLL_FBKDIV_16           0x00000000
561 #define PLL_FBKDIV_1            0x00100000
562 #define PLL_FBKDIV_2            0x00200000
563 #define PLL_FBKDIV_3            0x00300000
564 #define PLL_FBKDIV_4            0x00400000
565 #define PLL_FBKDIV_5            0x00500000
566 #define PLL_FBKDIV_6            0x00600000
567 #define PLL_FBKDIV_7            0x00700000
568 #define PLL_FBKDIV_8            0x00800000
569 #define PLL_FBKDIV_9            0x00900000
570 #define PLL_FBKDIV_10           0x00A00000
571 #define PLL_FBKDIV_11           0x00B00000
572 #define PLL_FBKDIV_12           0x00C00000
573 #define PLL_FBKDIV_13           0x00D00000
574 #define PLL_FBKDIV_14           0x00E00000
575 #define PLL_FBKDIV_15           0x00F00000
576     /* Forward A divisor */
577 #define PLL_FWDDIVA             0x00070000
578 #define CPC0_PLLMR1_FWDVA       0x00070000
579 #define PLL_FWDDIVA_8           0x00000000
580 #define PLL_FWDDIVA_7           0x00010000
581 #define PLL_FWDDIVA_6           0x00020000
582 #define PLL_FWDDIVA_5           0x00030000
583 #define PLL_FWDDIVA_4           0x00040000
584 #define PLL_FWDDIVA_3           0x00050000
585 #define PLL_FWDDIVA_2           0x00060000
586 #define PLL_FWDDIVA_1           0x00070000
587     /* Forward B divisor */
588 #define PLL_FWDDIVB             0x00007000
589 #define CPC0_PLLMR1_FWDVB       0x00007000
590 #define PLL_FWDDIVB_8           0x00000000
591 #define PLL_FWDDIVB_7           0x00001000
592 #define PLL_FWDDIVB_6           0x00002000
593 #define PLL_FWDDIVB_5           0x00003000
594 #define PLL_FWDDIVB_4           0x00004000
595 #define PLL_FWDDIVB_3           0x00005000
596 #define PLL_FWDDIVB_2           0x00006000
597 #define PLL_FWDDIVB_1           0x00007000
598     /* PLL tune bits */
599 #define PLL_TUNE_MASK           0x000003FF
600 #define PLL_TUNE_2_M_3          0x00000133      /*  2 <= M <= 3                 */
601 #define PLL_TUNE_4_M_6          0x00000134      /*  3 <  M <= 6                 */
602 #define PLL_TUNE_7_M_10         0x00000138      /*  6 <  M <= 10                */
603 #define PLL_TUNE_11_M_14        0x0000013C      /* 10 <  M <= 14                */
604 #define PLL_TUNE_15_M_40        0x0000023E      /* 14 <  M <= 40                */
605 #define PLL_TUNE_VCO_LOW        0x00000000      /* 500MHz <= VCO <=  800MHz     */
606 #define PLL_TUNE_VCO_HI         0x00000080      /* 800MHz <  VCO <= 1000MHz     */
607
608 /* Defines for CPC0_PLLMR0 Register fields */
609     /* CPU divisor */
610 #define PLL_CPUDIV              0x00300000
611 #define CPC0_PLLMR0_CCDV        0x00300000
612 #define PLL_CPUDIV_1            0x00000000
613 #define PLL_CPUDIV_2            0x00100000
614 #define PLL_CPUDIV_3            0x00200000
615 #define PLL_CPUDIV_4            0x00300000
616     /* PLB divisor */
617 #define PLL_PLBDIV              0x00030000
618 #define CPC0_PLLMR0_CBDV        0x00030000
619 #define PLL_PLBDIV_1            0x00000000
620 #define PLL_PLBDIV_2            0x00010000
621 #define PLL_PLBDIV_3            0x00020000
622 #define PLL_PLBDIV_4            0x00030000
623     /* OPB divisor */
624 #define PLL_OPBDIV              0x00003000
625 #define CPC0_PLLMR0_OPDV        0x00003000
626 #define PLL_OPBDIV_1            0x00000000
627 #define PLL_OPBDIV_2            0x00001000
628 #define PLL_OPBDIV_3            0x00002000
629 #define PLL_OPBDIV_4            0x00003000
630     /* EBC divisor */
631 #define PLL_EXTBUSDIV           0x00000300
632 #define CPC0_PLLMR0_EPDV        0x00000300
633 #define PLL_EXTBUSDIV_2         0x00000000
634 #define PLL_EXTBUSDIV_3         0x00000100
635 #define PLL_EXTBUSDIV_4         0x00000200
636 #define PLL_EXTBUSDIV_5         0x00000300
637     /* MAL divisor */
638 #define PLL_MALDIV              0x00000030
639 #define CPC0_PLLMR0_MPDV        0x00000030
640 #define PLL_MALDIV_1            0x00000000
641 #define PLL_MALDIV_2            0x00000010
642 #define PLL_MALDIV_3            0x00000020
643 #define PLL_MALDIV_4            0x00000030
644     /* PCI divisor */
645 #define PLL_PCIDIV              0x00000003
646 #define CPC0_PLLMR0_PPFD        0x00000003
647 #define PLL_PCIDIV_1            0x00000000
648 #define PLL_PCIDIV_2            0x00000001
649 #define PLL_PCIDIV_3            0x00000002
650 #define PLL_PCIDIV_4            0x00000003
651
652 /* CPU - PLB/SDRAM - EBC - OPB - PCI (assuming a 33.3MHz input clock to the 405EP) */
653 #define PLLMR0_133_133_33_66_33  (PLL_CPUDIV_1 | PLL_PLBDIV_1 |  \
654                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |      \
655                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
656 #define PLLMR1_133_133_33_66_33  (PLL_FBKDIV_4  |  \
657                                   PLL_FWDDIVA_6 | PLL_FWDDIVB_6 |  \
658                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
659 #define PLLMR0_200_100_50_33     (PLL_CPUDIV_1 | PLL_PLBDIV_2 |  \
660                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |      \
661                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
662 #define PLLMR1_200_100_50_33     (PLL_FBKDIV_6  |  \
663                                   PLL_FWDDIVA_4 | PLL_FWDDIVB_4 |  \
664                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
665 #define PLLMR0_266_133_33_66_33  (PLL_CPUDIV_1 | PLL_PLBDIV_2 | \
666                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |      \
667                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
668 #define PLLMR1_266_133_33_66_33  (PLL_FBKDIV_8  |  \
669                                   PLL_FWDDIVA_3 | PLL_FWDDIVB_3 |  \
670                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
671 #define PLLMR0_333_111_37_55_55  (PLL_CPUDIV_1 | PLL_PLBDIV_3 | \
672                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |      \
673                                   PLL_MALDIV_1 | PLL_PCIDIV_2)
674 #define PLLMR1_333_111_37_55_55  (PLL_FBKDIV_10 |  \
675                                   PLL_FWDDIVA_3 | PLL_FWDDIVB_3 |  \
676                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_HI)
677
678 #if   (CONFIG_PPCHAMELEON_MODULE_MODEL == CONFIG_PPCHAMELEON_MODULE_HI)
679 /* Model HI */
680 #define PLLMR0_DEFAULT   PLLMR0_333_111_37_55_55
681 #define PLLMR1_DEFAULT   PLLMR1_333_111_37_55_55
682 /* Model ME */
683 #elif (CONFIG_PPCHAMELEON_MODULE_MODEL == CONFIG_PPCHAMELEON_MODULE_ME)
684 #define PLLMR0_DEFAULT   PLLMR0_266_133_33_66_33
685 #define PLLMR1_DEFAULT   PLLMR1_266_133_33_66_33
686 #else
687 /* Model BA (default) */
688 #define PLLMR0_DEFAULT   PLLMR0_133_133_33_66_33
689 #define PLLMR1_DEFAULT   PLLMR1_133_133_33_66_33
690
691 #endif
692
693 #endif /* CONFIG_NO_SERIAL_EEPROM */
694
695 #define CONFIG_JFFS2_NAND 1                     /* jffs2 on nand support */
696 #define CONFIG_JFFS2_NAND_DEV 0                 /* nand device jffs2 lives on */
697 #define CONFIG_JFFS2_NAND_OFF 0                 /* start of jffs2 partition */
698 #define CONFIG_JFFS2_NAND_SIZE 2*1024*1024      /* size of jffs2 partition */
699 #define NAND_CACHE_PAGES 16                     /* size of nand cache in 512 bytes pages */
700
701 #endif  /* __CONFIG_H */