f9b20143a0051f207e8a83cd82793eeeb34994c5
[kernel/u-boot.git] / include / configs / PPChameleonEVB.h
1 /*
2  * (C) Copyright 2003-2005
3  * Wolfgang Denk, DENX Software Engineering, <wd@denx.de>
4  *
5  * (C) Copyright 2003
6  * DAVE Srl
7  *
8  * http://www.dave-tech.it
9  * http://www.wawnet.biz
10  * mailto:info@wawnet.biz
11  *
12  * Credits: Stefan Roese, Wolfgang Denk
13  *
14  * This program is free software; you can redistribute it and/or
15  * modify it under the terms of the GNU General Public License as
16  * published by the Free Software Foundation; either version 2 of
17  * the License, or (at your option) any later version.
18  *
19  * This program is distributed in the hope that it will be useful,
20  * but WITHOUT ANY WARRANTY; without even the implied warranty of
21  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
22  * GNU General Public License for more details.
23  *
24  * You should have received a copy of the GNU General Public License
25  * along with this program; if not, write to the Free Software
26  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
27  * MA 02111-1307 USA
28  */
29
30 /*
31  * board/config.h - configuration options, board specific
32  */
33
34 #ifndef __CONFIG_H
35 #define __CONFIG_H
36
37 #define CONFIG_PPCHAMELEON_MODULE_BA    0       /* Basic    Model */
38 #define CONFIG_PPCHAMELEON_MODULE_ME    1       /* Medium   Model */
39 #define CONFIG_PPCHAMELEON_MODULE_HI    2       /* High-End Model */
40 #ifndef CONFIG_PPCHAMELEON_MODULE_MODEL
41 #define CONFIG_PPCHAMELEON_MODULE_MODEL CONFIG_PPCHAMELEON_MODULE_BA
42 #endif
43
44
45 /* Only one of the following two symbols must be defined (default is 25 MHz)
46  * CONFIG_PPCHAMELEON_CLK_25
47  * CONFIG_PPCHAMELEON_CLK_33
48  */
49 #if (!defined(CONFIG_PPCHAMELEON_CLK_25) && !defined(CONFIG_PPCHAMELEON_CLK_33))
50 #define CONFIG_PPCHAMELEON_CLK_25
51 #endif
52
53 #if (defined(CONFIG_PPCHAMELEON_CLK_25) && defined(CONFIG_PPCHAMELEON_CLK_33))
54 #error "* Two external frequencies (SysClk) are defined! *"
55 #endif
56
57 #undef  CONFIG_PPCHAMELEON_SMI712
58
59 /*
60  * Debug stuff
61  */
62 #undef  __DEBUG_START_FROM_SRAM__
63 #define __DISABLE_MACHINE_EXCEPTION__
64
65 #ifdef __DEBUG_START_FROM_SRAM__
66 #define CONFIG_SYS_DUMMY_FLASH_SIZE             1024*1024*4
67 #endif
68
69 /*
70  * High Level Configuration Options
71  * (easy to change)
72  */
73
74 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
75 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
76 #define CONFIG_PPCHAMELEONEVB   1       /* ...on a PPChameleonEVB board */
77
78 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
79 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
80
81
82 #ifdef CONFIG_PPCHAMELEON_CLK_25
83 # define CONFIG_SYS_CLK_FREQ    25000000 /* external frequency to pll   */
84 #elif (defined (CONFIG_PPCHAMELEON_CLK_33))
85 # define CONFIG_SYS_CLK_FREQ    33333333 /* external frequency to pll   */
86 #else
87 # error "* External frequency (SysClk) not defined! *"
88 #endif
89
90 #define CONFIG_BAUDRATE         115200
91 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
92
93 #undef  CONFIG_BOOTARGS
94
95 /* Ethernet stuff */
96 #define CONFIG_ENV_OVERWRITE /* Let the user to change the Ethernet MAC addresses */
97 #define CONFIG_ETHADDR  00:50:c2:1e:af:fe
98 #define CONFIG_HAS_ETH1
99 #define CONFIG_ETH1ADDR 00:50:c2:1e:af:fd
100
101 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
102 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
103
104 #undef CONFIG_EXT_PHY
105 #define CONFIG_NET_MULTI        1
106
107 #define CONFIG_PPC4xx_EMAC
108 #define CONFIG_MII              1       /* MII PHY management           */
109 #ifndef  CONFIG_EXT_PHY
110 #define CONFIG_PHY_ADDR         1       /* EMAC0 PHY address            */
111 #define CONFIG_PHY1_ADDR        2       /* EMAC1 PHY address            */
112 #else
113 #define CONFIG_PHY_ADDR         2       /* PHY address                  */
114 #endif
115 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ
116
117
118 /*
119  * BOOTP options
120  */
121 #define CONFIG_BOOTP_BOOTFILESIZE
122 #define CONFIG_BOOTP_BOOTPATH
123 #define CONFIG_BOOTP_GATEWAY
124 #define CONFIG_BOOTP_HOSTNAME
125
126
127 /*
128  * Command line configuration.
129  */
130 #include <config_cmd_default.h>
131
132 #define CONFIG_CMD_DATE
133 #define CONFIG_CMD_DHCP
134 #define CONFIG_CMD_ELF
135 #define CONFIG_CMD_EEPROM
136 #define CONFIG_CMD_I2C
137 #define CONFIG_CMD_IRQ
138 #define CONFIG_CMD_JFFS2
139 #define CONFIG_CMD_MII
140 #define CONFIG_CMD_NAND
141 #define CONFIG_CMD_NFS
142 #define CONFIG_CMD_PCI
143 #define CONFIG_CMD_SNTP
144
145
146 #define CONFIG_MAC_PARTITION
147 #define CONFIG_DOS_PARTITION
148
149 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
150
151 #define CONFIG_RTC_M41T11       1       /* uses a M41T00 RTC            */
152 #define CONFIG_SYS_I2C_RTC_ADDR 0x68
153 #define CONFIG_SYS_M41T11_BASE_YEAR     1900
154
155 /*
156  * SDRAM configuration (please see cpu/ppc/sdram.[ch])
157  */
158 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
159
160 /* SDRAM timings used in datasheet */
161 #define CONFIG_SYS_SDRAM_CL            2
162 #define CONFIG_SYS_SDRAM_tRP           20
163 #define CONFIG_SYS_SDRAM_tRC           65
164 #define CONFIG_SYS_SDRAM_tRCD          20
165 #undef  CONFIG_SYS_SDRAM_tRFC
166
167 /*
168  * Miscellaneous configurable options
169  */
170 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
171 #define CONFIG_SYS_PROMPT               "=> "   /* Monitor Command Prompt       */
172
173 #undef  CONFIG_SYS_HUSH_PARSER                  /* use "hush" command parser    */
174 #ifdef  CONFIG_SYS_HUSH_PARSER
175 #define CONFIG_SYS_PROMPT_HUSH_PS2      "> "
176 #endif
177
178 #if defined(CONFIG_CMD_KGDB)
179 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
180 #else
181 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
182 #endif
183 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
184 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
185 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
186
187 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device       */
188
189 #define CONFIG_SYS_CONSOLE_INFO_QUIET   1       /* don't print console @ startup*/
190
191 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
192 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
193
194 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
195 #define CONFIG_SYS_NS16550
196 #define CONFIG_SYS_NS16550_SERIAL
197 #define CONFIG_SYS_NS16550_REG_SIZE     1
198 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
199
200 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK             /* no external serial clock used */
201 #define CONFIG_SYS_BASE_BAUD            691200
202
203 /* The following table includes the supported baudrates */
204 #define CONFIG_SYS_BAUDRATE_TABLE       \
205         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
206          57600, 115200, 230400, 460800, 921600 }
207
208 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
209 #define CONFIG_SYS_EXTBDINFO    1               /* To use extended board_into (bd_t) */
210
211 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
212
213 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
214
215 /*-----------------------------------------------------------------------
216  * NAND-FLASH stuff
217  *-----------------------------------------------------------------------
218  */
219
220 /*
221  * nand device 1 on dave (PPChameleonEVB) needs more time,
222  * so we just introduce additional wait in nand_wait(),
223  * effectively for both devices.
224  */
225 #define PPCHAMELON_NAND_TIMER_HACK
226
227 #define CONFIG_SYS_NAND0_BASE 0xFF400000
228 #define CONFIG_SYS_NAND1_BASE 0xFF000000
229 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND0_BASE, CONFIG_SYS_NAND1_BASE }
230 #define NAND_BIG_DELAY_US       25
231 #define CONFIG_SYS_MAX_NAND_DEVICE      2       /* Max number of NAND devices */
232
233 #define CONFIG_SYS_NAND0_CE  (0x80000000 >> 1)   /* our CE is GPIO1 */
234 #define CONFIG_SYS_NAND0_RDY (0x80000000 >> 4)   /* our RDY is GPIO4 */
235 #define CONFIG_SYS_NAND0_CLE (0x80000000 >> 2)   /* our CLE is GPIO2 */
236 #define CONFIG_SYS_NAND0_ALE (0x80000000 >> 3)   /* our ALE is GPIO3 */
237
238 #define CONFIG_SYS_NAND1_CE  (0x80000000 >> 14)  /* our CE is GPIO14 */
239 #define CONFIG_SYS_NAND1_RDY (0x80000000 >> 31)  /* our RDY is GPIO31 */
240 #define CONFIG_SYS_NAND1_CLE (0x80000000 >> 15)  /* our CLE is GPIO15 */
241 #define CONFIG_SYS_NAND1_ALE (0x80000000 >> 16)  /* our ALE is GPIO16 */
242
243 #define MACRO_NAND_DISABLE_CE(nandptr) do \
244 { \
245         switch((unsigned long)nandptr) \
246         { \
247             case CONFIG_SYS_NAND0_BASE: \
248                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND0_CE); \
249                 break; \
250             case CONFIG_SYS_NAND1_BASE: \
251                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND1_CE); \
252                 break; \
253         } \
254 } while(0)
255
256 #define MACRO_NAND_ENABLE_CE(nandptr) do \
257 { \
258         switch((unsigned long)nandptr) \
259         { \
260             case CONFIG_SYS_NAND0_BASE: \
261                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND0_CE); \
262                 break; \
263             case CONFIG_SYS_NAND1_BASE: \
264                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND1_CE); \
265                 break; \
266         } \
267 } while(0)
268
269 #define MACRO_NAND_CTL_CLRALE(nandptr) do \
270 { \
271         switch((unsigned long)nandptr) \
272         { \
273             case CONFIG_SYS_NAND0_BASE: \
274                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND0_ALE); \
275                 break; \
276             case CONFIG_SYS_NAND1_BASE: \
277                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND1_ALE); \
278                 break; \
279         } \
280 } while(0)
281
282 #define MACRO_NAND_CTL_SETALE(nandptr) do \
283 { \
284         switch((unsigned long)nandptr) \
285         { \
286             case CONFIG_SYS_NAND0_BASE: \
287                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND0_ALE); \
288                 break; \
289             case CONFIG_SYS_NAND1_BASE: \
290                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND1_ALE); \
291                 break; \
292         } \
293 } while(0)
294
295 #define MACRO_NAND_CTL_CLRCLE(nandptr) do \
296 { \
297         switch((unsigned long)nandptr) \
298         { \
299             case CONFIG_SYS_NAND0_BASE: \
300                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND0_CLE); \
301                 break; \
302             case CONFIG_SYS_NAND1_BASE: \
303                 out32(GPIO0_OR, in32(GPIO0_OR) & ~CONFIG_SYS_NAND1_CLE); \
304                 break; \
305         } \
306 } while(0)
307
308 #define MACRO_NAND_CTL_SETCLE(nandptr) do { \
309         switch((unsigned long)nandptr) { \
310         case CONFIG_SYS_NAND0_BASE: \
311                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND0_CLE); \
312                 break; \
313         case CONFIG_SYS_NAND1_BASE: \
314                 out32(GPIO0_OR, in32(GPIO0_OR) | CONFIG_SYS_NAND1_CLE); \
315                 break; \
316         } \
317 } while(0)
318
319 /*-----------------------------------------------------------------------
320  * PCI stuff
321  *-----------------------------------------------------------------------
322  */
323 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
324 #define PCI_HOST_FORCE  1               /* configure as pci host        */
325 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
326
327 #define CONFIG_PCI                      /* include pci support          */
328 #define CONFIG_PCI_HOST PCI_HOST_FORCE   /* select pci host function     */
329 #undef  CONFIG_PCI_PNP                  /* do pci plug-and-play         */
330                                         /* resource configuration       */
331
332 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
333
334 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x1014   /* PCI Vendor ID: IBM   */
335 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x0000   /* PCI Device ID: ---   */
336 #define CONFIG_SYS_PCI_CLASSCODE        0x0b20  /* PCI Class Code: Processor/PPC*/
337
338 #define CONFIG_SYS_PCI_PTM1LA   0x00000000      /* point to sdram               */
339 #define CONFIG_SYS_PCI_PTM1MS   0xfc000001      /* 64MB, enable hard-wired to 1 */
340 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000       /* Host: use this pci address   */
341 #define CONFIG_SYS_PCI_PTM2LA   0xffc00000      /* point to flash               */
342 #define CONFIG_SYS_PCI_PTM2MS   0xffc00001      /* 4MB, enable                  */
343 #define CONFIG_SYS_PCI_PTM2PCI 0x04000000       /* Host: use this pci address   */
344
345 /*-----------------------------------------------------------------------
346  * Start addresses for the final memory configuration
347  * (Set up by the startup code)
348  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
349  */
350 #define CONFIG_SYS_SDRAM_BASE           0x00000000
351
352 /* Reserve 256 kB for Monitor   */
353 /*
354 #define CONFIG_SYS_FLASH_BASE           0xFFFC0000
355 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
356 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)
357 */
358
359 /* Reserve 320 kB for Monitor   */
360 #define CONFIG_SYS_FLASH_BASE           0xFFFB0000
361 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
362 #define CONFIG_SYS_MONITOR_LEN          (320 * 1024)
363
364 #define CONFIG_SYS_MALLOC_LEN           (256 * 1024)    /* Reserve 256 kB for malloc()  */
365
366 /*
367  * For booting Linux, the board info and command line data
368  * have to be in the first 8 MB of memory, since this is
369  * the maximum mapped by the Linux kernel during initialization.
370  */
371 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
372 /*-----------------------------------------------------------------------
373  * FLASH organization
374  */
375 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
376 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max number of sectors on one chip    */
377
378 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
379 #define CONFIG_SYS_FLASH_WRITE_TOUT     1000    /* Timeout for Flash Write (in ms)      */
380
381 #define CONFIG_SYS_FLASH_WORD_SIZE      unsigned short  /* flash word size (width)      */
382 #define CONFIG_SYS_FLASH_ADDR0          0x5555  /* 1st address for flash config cycles  */
383 #define CONFIG_SYS_FLASH_ADDR1          0x2AAA  /* 2nd address for flash config cycles  */
384 /*
385  * The following defines are added for buggy IOP480 byte interface.
386  * All other boards should use the standard values (CPCI405 etc.)
387  */
388 #define CONFIG_SYS_FLASH_READ0          0x0000  /* 0 is standard                        */
389 #define CONFIG_SYS_FLASH_READ1          0x0001  /* 1 is standard                        */
390 #define CONFIG_SYS_FLASH_READ2          0x0002  /* 2 is standard                        */
391
392 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector on flinfo */
393
394 /*-----------------------------------------------------------------------
395  * Environment Variable setup
396  */
397 #ifdef ENVIRONMENT_IN_EEPROM
398
399 #define CONFIG_ENV_IS_IN_EEPROM 1       /* use EEPROM for environment vars */
400 #define CONFIG_ENV_OFFSET               0x100   /* environment starts at the beginning of the EEPROM */
401 #define CONFIG_ENV_SIZE         0x700   /* 2048-256 bytes may be used for env vars (total size of a CAT24WC16 is 2048 bytes)*/
402
403 #else   /* DEFAULT: environment in flash, using redundand flash sectors */
404
405 #define CONFIG_ENV_IS_IN_FLASH  1       /* use FLASH for environment vars */
406 #define CONFIG_ENV_ADDR         0xFFFF8000      /* environment starts at the first small sector */
407 #define CONFIG_ENV_SECT_SIZE    0x2000  /* 8196 bytes may be used for env vars*/
408 #define CONFIG_ENV_ADDR_REDUND  0xFFFFA000
409 #define CONFIG_ENV_SIZE_REDUND  0x2000
410
411 #define CONFIG_SYS_USE_PPCENV                   /* Environment embedded in sect .ppcenv */
412
413 #endif  /* ENVIRONMENT_IN_EEPROM */
414
415
416 #define CONFIG_SYS_NVRAM_BASE_ADDR      0xF0000500              /* NVRAM base address   */
417 #define CONFIG_SYS_NVRAM_SIZE           242                     /* NVRAM size           */
418
419 /*-----------------------------------------------------------------------
420  * I2C EEPROM (CAT24WC16) for environment
421  */
422 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
423 #define CONFIG_PPC4XX_I2C               /* use PPC4xx driver            */
424 #define CONFIG_SYS_I2C_SPEED            400000  /* I2C speed and slave address */
425 #define CONFIG_SYS_I2C_SLAVE            0x7F
426
427 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* EEPROM CAT28WC08             */
428 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1        /* Bytes of address             */
429 /* mask of address bits that overflow into the "EEPROM chip address"    */
430 /*#define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW   0x07*/
431 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 4     /* The Catalyst CAT24WC08 has   */
432                                         /* 16 byte page write mode using*/
433                                         /* last 4 bits of the address   */
434 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10   /* and takes up to 10 msec */
435
436 /*
437  * Init Memory Controller:
438  *
439  * BR0/1 and OR0/1 (FLASH)
440  */
441
442 #define FLASH_BASE0_PRELIM      0xFFC00000      /* FLASH bank #0        */
443
444 /*-----------------------------------------------------------------------
445  * External Bus Controller (EBC) Setup
446  */
447
448 /* Memory Bank 0 (Flash Bank 0, NOR-FLASH) initialization                       */
449 #define CONFIG_SYS_EBC_PB0AP            0x92015480
450 #define CONFIG_SYS_EBC_PB0CR            0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
451
452 /* Memory Bank 1 (External SRAM) initialization                                 */
453 /* Since this must replace NOR Flash, we use the same settings for CS0          */
454 #define CONFIG_SYS_EBC_PB1AP            0x92015480
455 #define CONFIG_SYS_EBC_PB1CR            0xFF85A000  /* BAS=0xFF8,BS=4MB,BU=R/W,BW=8bit  */
456
457 /* Memory Bank 2 (Flash Bank 1, NAND-FLASH) initialization                      */
458 #define CONFIG_SYS_EBC_PB2AP            0x92015480
459 #define CONFIG_SYS_EBC_PB2CR            0xFF458000  /* BAS=0xFF4,BS=4MB,BU=R/W,BW=8bit  */
460
461 /* Memory Bank 3 (Flash Bank 2, NAND-FLASH) initialization                      */
462 #define CONFIG_SYS_EBC_PB3AP            0x92015480
463 #define CONFIG_SYS_EBC_PB3CR            0xFF058000  /* BAS=0xFF0,BS=4MB,BU=R/W,BW=8bit  */
464
465 #ifdef CONFIG_PPCHAMELEON_SMI712
466 /*
467  * Video console (graphic: SMI LynxEM)
468  */
469 #define CONFIG_VIDEO
470 #define CONFIG_CFB_CONSOLE
471 #define CONFIG_VIDEO_SMI_LYNXEM
472 #define CONFIG_VIDEO_LOGO
473 /*#define CONFIG_VIDEO_BMP_LOGO*/
474 #define CONFIG_CONSOLE_EXTRA_INFO
475 #define CONFIG_VGA_AS_SINGLE_DEVICE
476 /* This is the base address (on 405EP-side) used to generate I/O accesses on PCI bus */
477 #define CONFIG_SYS_ISA_IO 0xE8000000
478 /* see also drivers/video/videomodes.c */
479 #define CONFIG_SYS_DEFAULT_VIDEO_MODE 0x303
480 #endif
481
482 /*-----------------------------------------------------------------------
483  * FPGA stuff
484  */
485 /* FPGA internal regs */
486 #define CONFIG_SYS_FPGA_MODE            0x00
487 #define CONFIG_SYS_FPGA_STATUS          0x02
488 #define CONFIG_SYS_FPGA_TS              0x04
489 #define CONFIG_SYS_FPGA_TS_LOW          0x06
490 #define CONFIG_SYS_FPGA_TS_CAP0 0x10
491 #define CONFIG_SYS_FPGA_TS_CAP0_LOW     0x12
492 #define CONFIG_SYS_FPGA_TS_CAP1 0x14
493 #define CONFIG_SYS_FPGA_TS_CAP1_LOW     0x16
494 #define CONFIG_SYS_FPGA_TS_CAP2 0x18
495 #define CONFIG_SYS_FPGA_TS_CAP2_LOW     0x1a
496 #define CONFIG_SYS_FPGA_TS_CAP3 0x1c
497 #define CONFIG_SYS_FPGA_TS_CAP3_LOW     0x1e
498
499 /* FPGA Mode Reg */
500 #define CONFIG_SYS_FPGA_MODE_CF_RESET   0x0001
501 #define CONFIG_SYS_FPGA_MODE_TS_IRQ_ENABLE 0x0100
502 #define CONFIG_SYS_FPGA_MODE_TS_IRQ_CLEAR  0x1000
503 #define CONFIG_SYS_FPGA_MODE_TS_CLEAR   0x2000
504
505 /* FPGA Status Reg */
506 #define CONFIG_SYS_FPGA_STATUS_DIP0     0x0001
507 #define CONFIG_SYS_FPGA_STATUS_DIP1     0x0002
508 #define CONFIG_SYS_FPGA_STATUS_DIP2     0x0004
509 #define CONFIG_SYS_FPGA_STATUS_FLASH    0x0008
510 #define CONFIG_SYS_FPGA_STATUS_TS_IRQ   0x1000
511
512 #define CONFIG_SYS_FPGA_SPARTAN2        1               /* using Xilinx Spartan 2 now    */
513 #define CONFIG_SYS_FPGA_MAX_SIZE        128*1024        /* 128kByte is enough for XC2S50E*/
514
515 /* FPGA program pin configuration */
516 #define CONFIG_SYS_FPGA_PRG             0x04000000      /* FPGA program pin (ppc output) */
517 #define CONFIG_SYS_FPGA_CLK             0x02000000      /* FPGA clk pin (ppc output)     */
518 #define CONFIG_SYS_FPGA_DATA            0x01000000      /* FPGA data pin (ppc output)    */
519 #define CONFIG_SYS_FPGA_INIT            0x00010000      /* FPGA init pin (ppc input)     */
520 #define CONFIG_SYS_FPGA_DONE            0x00008000      /* FPGA done pin (ppc input)     */
521
522 /*-----------------------------------------------------------------------
523  * Definitions for initial stack pointer and data area (in data cache)
524  */
525 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
526 #define CONFIG_SYS_TEMP_STACK_OCM       1
527
528 /* On Chip Memory location */
529 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
530 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
531 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* inside of SDRAM             */
532 #define CONFIG_SYS_INIT_RAM_END CONFIG_SYS_OCM_DATA_SIZE /* End of used area in RAM     */
533
534 #define CONFIG_SYS_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
535 #define CONFIG_SYS_GBL_DATA_OFFSET    (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
536 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
537
538 /*-----------------------------------------------------------------------
539  * Definitions for GPIO setup (PPC405EP specific)
540  *
541  * GPIO0[0]     - External Bus Controller BLAST output
542  * GPIO0[1-9]   - Instruction trace outputs -> GPIO
543  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
544  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs -> GPIO
545  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
546  * GPIO0[24-27] - UART0 control signal inputs/outputs
547  * GPIO0[28-29] - UART1 data signal input/output
548  * GPIO0[30]    - EMAC0 input
549  * GPIO0[31]    - EMAC1 reject packet as output
550  */
551 #define CONFIG_SYS_GPIO0_OSRL           0x40000550
552 #define CONFIG_SYS_GPIO0_OSRH           0x00000110
553 #define CONFIG_SYS_GPIO0_ISR1L          0x00000000
554 /*#define CONFIG_SYS_GPIO0_ISR1H        0x15555445*/
555 #define CONFIG_SYS_GPIO0_ISR1H          0x15555444
556 #define CONFIG_SYS_GPIO0_TSRL           0x00000000
557 #define CONFIG_SYS_GPIO0_TSRH           0x00000000
558 #define CONFIG_SYS_GPIO0_TCR            0xF7FF8014
559
560 /*
561  * Internal Definitions
562  *
563  * Boot Flags
564  */
565 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
566 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
567
568
569 #define CONFIG_NO_SERIAL_EEPROM
570
571 /*--------------------------------------------------------------------*/
572
573 #ifdef CONFIG_NO_SERIAL_EEPROM
574
575 /*
576 !-----------------------------------------------------------------------
577 ! Defines for entry options.
578 ! Note: Because the 405EP SDRAM controller does not support ECC, ECC DIMMs that
579 !       are plugged in the board will be utilized as non-ECC DIMMs.
580 !-----------------------------------------------------------------------
581 */
582 #undef          AUTO_MEMORY_CONFIG
583 #define         DIMM_READ_ADDR 0xAB
584 #define         DIMM_WRITE_ADDR 0xAA
585
586 /* Defines for CPC0_PLLMR1 Register fields */
587 #define PLL_ACTIVE              0x80000000
588 #define CPC0_PLLMR1_SSCS        0x80000000
589 #define PLL_RESET               0x40000000
590 #define CPC0_PLLMR1_PLLR        0x40000000
591     /* Feedback multiplier */
592 #define PLL_FBKDIV              0x00F00000
593 #define CPC0_PLLMR1_FBDV        0x00F00000
594 #define PLL_FBKDIV_16           0x00000000
595 #define PLL_FBKDIV_1            0x00100000
596 #define PLL_FBKDIV_2            0x00200000
597 #define PLL_FBKDIV_3            0x00300000
598 #define PLL_FBKDIV_4            0x00400000
599 #define PLL_FBKDIV_5            0x00500000
600 #define PLL_FBKDIV_6            0x00600000
601 #define PLL_FBKDIV_7            0x00700000
602 #define PLL_FBKDIV_8            0x00800000
603 #define PLL_FBKDIV_9            0x00900000
604 #define PLL_FBKDIV_10           0x00A00000
605 #define PLL_FBKDIV_11           0x00B00000
606 #define PLL_FBKDIV_12           0x00C00000
607 #define PLL_FBKDIV_13           0x00D00000
608 #define PLL_FBKDIV_14           0x00E00000
609 #define PLL_FBKDIV_15           0x00F00000
610     /* Forward A divisor */
611 #define PLL_FWDDIVA             0x00070000
612 #define CPC0_PLLMR1_FWDVA       0x00070000
613 #define PLL_FWDDIVA_8           0x00000000
614 #define PLL_FWDDIVA_7           0x00010000
615 #define PLL_FWDDIVA_6           0x00020000
616 #define PLL_FWDDIVA_5           0x00030000
617 #define PLL_FWDDIVA_4           0x00040000
618 #define PLL_FWDDIVA_3           0x00050000
619 #define PLL_FWDDIVA_2           0x00060000
620 #define PLL_FWDDIVA_1           0x00070000
621     /* Forward B divisor */
622 #define PLL_FWDDIVB             0x00007000
623 #define CPC0_PLLMR1_FWDVB       0x00007000
624 #define PLL_FWDDIVB_8           0x00000000
625 #define PLL_FWDDIVB_7           0x00001000
626 #define PLL_FWDDIVB_6           0x00002000
627 #define PLL_FWDDIVB_5           0x00003000
628 #define PLL_FWDDIVB_4           0x00004000
629 #define PLL_FWDDIVB_3           0x00005000
630 #define PLL_FWDDIVB_2           0x00006000
631 #define PLL_FWDDIVB_1           0x00007000
632     /* PLL tune bits */
633 #define PLL_TUNE_MASK           0x000003FF
634 #define PLL_TUNE_2_M_3          0x00000133      /*  2 <= M <= 3                 */
635 #define PLL_TUNE_4_M_6          0x00000134      /*  3 <  M <= 6                 */
636 #define PLL_TUNE_7_M_10         0x00000138      /*  6 <  M <= 10                */
637 #define PLL_TUNE_11_M_14        0x0000013C      /* 10 <  M <= 14                */
638 #define PLL_TUNE_15_M_40        0x0000023E      /* 14 <  M <= 40                */
639 #define PLL_TUNE_VCO_LOW        0x00000000      /* 500MHz <= VCO <=  800MHz     */
640 #define PLL_TUNE_VCO_HI         0x00000080      /* 800MHz <  VCO <= 1000MHz     */
641
642 /* Defines for CPC0_PLLMR0 Register fields */
643     /* CPU divisor */
644 #define PLL_CPUDIV              0x00300000
645 #define CPC0_PLLMR0_CCDV        0x00300000
646 #define PLL_CPUDIV_1            0x00000000
647 #define PLL_CPUDIV_2            0x00100000
648 #define PLL_CPUDIV_3            0x00200000
649 #define PLL_CPUDIV_4            0x00300000
650     /* PLB divisor */
651 #define PLL_PLBDIV              0x00030000
652 #define CPC0_PLLMR0_CBDV        0x00030000
653 #define PLL_PLBDIV_1            0x00000000
654 #define PLL_PLBDIV_2            0x00010000
655 #define PLL_PLBDIV_3            0x00020000
656 #define PLL_PLBDIV_4            0x00030000
657     /* OPB divisor */
658 #define PLL_OPBDIV              0x00003000
659 #define CPC0_PLLMR0_OPDV        0x00003000
660 #define PLL_OPBDIV_1            0x00000000
661 #define PLL_OPBDIV_2            0x00001000
662 #define PLL_OPBDIV_3            0x00002000
663 #define PLL_OPBDIV_4            0x00003000
664     /* EBC divisor */
665 #define PLL_EXTBUSDIV           0x00000300
666 #define CPC0_PLLMR0_EPDV        0x00000300
667 #define PLL_EXTBUSDIV_2         0x00000000
668 #define PLL_EXTBUSDIV_3         0x00000100
669 #define PLL_EXTBUSDIV_4         0x00000200
670 #define PLL_EXTBUSDIV_5         0x00000300
671     /* MAL divisor */
672 #define PLL_MALDIV              0x00000030
673 #define CPC0_PLLMR0_MPDV        0x00000030
674 #define PLL_MALDIV_1            0x00000000
675 #define PLL_MALDIV_2            0x00000010
676 #define PLL_MALDIV_3            0x00000020
677 #define PLL_MALDIV_4            0x00000030
678     /* PCI divisor */
679 #define PLL_PCIDIV              0x00000003
680 #define CPC0_PLLMR0_PPFD        0x00000003
681 #define PLL_PCIDIV_1            0x00000000
682 #define PLL_PCIDIV_2            0x00000001
683 #define PLL_PCIDIV_3            0x00000002
684 #define PLL_PCIDIV_4            0x00000003
685
686 #ifdef CONFIG_PPCHAMELEON_CLK_25
687 /* CPU - PLB/SDRAM - EBC - OPB - PCI (assuming a 25.0 MHz input clock to the 405EP) */
688 #define PPCHAMELEON_PLLMR0_133_133_33_66_33      (PLL_CPUDIV_1 | PLL_PLBDIV_1 |  \
689                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |  \
690                               PLL_MALDIV_1 | PLL_PCIDIV_4)
691 #define PPCHAMELEON_PLLMR1_133_133_33_66_33      (PLL_FBKDIV_8  |  \
692                               PLL_FWDDIVA_6 | PLL_FWDDIVB_4 |  \
693                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
694
695 #define PPCHAMELEON_PLLMR0_200_100_50_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |  \
696                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |  \
697                               PLL_MALDIV_1 | PLL_PCIDIV_4)
698 #define PPCHAMELEON_PLLMR1_200_100_50_33 (PLL_FBKDIV_8  |  \
699                               PLL_FWDDIVA_4 | PLL_FWDDIVB_4 |  \
700                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
701
702 #define PPCHAMELEON_PLLMR0_266_133_33_66_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |      \
703                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |  \
704                               PLL_MALDIV_1 | PLL_PCIDIV_4)
705 #define PPCHAMELEON_PLLMR1_266_133_33_66_33 (PLL_FBKDIV_8  |  \
706                               PLL_FWDDIVA_3 | PLL_FWDDIVB_4 |  \
707                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
708
709 #define PPCHAMELEON_PLLMR0_333_111_37_55_55 (PLL_CPUDIV_1 | PLL_PLBDIV_3 |      \
710                               PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |  \
711                               PLL_MALDIV_1 | PLL_PCIDIV_2)
712 #define PPCHAMELEON_PLLMR1_333_111_37_55_55 (PLL_FBKDIV_10      |  \
713                               PLL_FWDDIVA_3 | PLL_FWDDIVB_4 |  \
714                               PLL_TUNE_15_M_40 | PLL_TUNE_VCO_HI)
715
716 #elif (defined (CONFIG_PPCHAMELEON_CLK_33))
717
718 /* CPU - PLB/SDRAM - EBC - OPB - PCI (assuming a 33.3MHz input clock to the 405EP) */
719 #define PPCHAMELEON_PLLMR0_133_133_33_66_33      (PLL_CPUDIV_1 | PLL_PLBDIV_1 |  \
720                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |      \
721                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
722 #define PPCHAMELEON_PLLMR1_133_133_33_66_33      (PLL_FBKDIV_4  |  \
723                                   PLL_FWDDIVA_6 | PLL_FWDDIVB_6 |  \
724                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
725
726 #define PPCHAMELEON_PLLMR0_200_100_50_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |  \
727                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |      \
728                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
729 #define PPCHAMELEON_PLLMR1_200_100_50_33 (PLL_FBKDIV_6  |  \
730                                   PLL_FWDDIVA_4 | PLL_FWDDIVB_4 |  \
731                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
732
733 #define PPCHAMELEON_PLLMR0_266_133_33_66_33 (PLL_CPUDIV_1 | PLL_PLBDIV_2 |      \
734                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_4 |      \
735                                   PLL_MALDIV_1 | PLL_PCIDIV_4)
736 #define PPCHAMELEON_PLLMR1_266_133_33_66_33 (PLL_FBKDIV_8  |  \
737                                   PLL_FWDDIVA_3 | PLL_FWDDIVB_3 |  \
738                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
739
740 #define PPCHAMELEON_PLLMR0_333_111_37_55_55 (PLL_CPUDIV_1 | PLL_PLBDIV_3 |      \
741                                   PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |      \
742                                   PLL_MALDIV_1 | PLL_PCIDIV_2)
743 #define PPCHAMELEON_PLLMR1_333_111_37_55_55 (PLL_FBKDIV_10      |  \
744                                   PLL_FWDDIVA_3 | PLL_FWDDIVB_3 |  \
745                                   PLL_TUNE_15_M_40 | PLL_TUNE_VCO_HI)
746
747 #else
748 #error "* External frequency (SysClk) not defined! *"
749 #endif
750
751 #if   (CONFIG_PPCHAMELEON_MODULE_MODEL == CONFIG_PPCHAMELEON_MODULE_HI)
752 /* Model HI */
753 #define PLLMR0_DEFAULT  PPCHAMELEON_PLLMR0_333_111_37_55_55
754 #define PLLMR1_DEFAULT  PPCHAMELEON_PLLMR1_333_111_37_55_55
755 #define CONFIG_SYS_OPB_FREQ     55555555
756 /* Model ME */
757 #elif (CONFIG_PPCHAMELEON_MODULE_MODEL == CONFIG_PPCHAMELEON_MODULE_ME)
758 #define PLLMR0_DEFAULT  PPCHAMELEON_PLLMR0_266_133_33_66_33
759 #define PLLMR1_DEFAULT  PPCHAMELEON_PLLMR1_266_133_33_66_33
760 #define CONFIG_SYS_OPB_FREQ     66666666
761 #else
762 /* Model BA (default) */
763 #define PLLMR0_DEFAULT  PPCHAMELEON_PLLMR0_133_133_33_66_33
764 #define PLLMR1_DEFAULT  PPCHAMELEON_PLLMR1_133_133_33_66_33
765 #define CONFIG_SYS_OPB_FREQ     66666666
766 #endif
767
768 #endif /* CONFIG_NO_SERIAL_EEPROM */
769
770 #define CONFIG_JFFS2_NAND 1                     /* jffs2 on nand support */
771 #define NAND_CACHE_PAGES 16                     /* size of nand cache in 512 bytes pages */
772
773 /*
774  * JFFS2 partitions
775  */
776
777 /* No command line, one static partition */
778 #undef CONFIG_CMD_MTDPARTS
779 #define CONFIG_JFFS2_DEV                "nand0"
780 #define CONFIG_JFFS2_PART_SIZE          0x00400000
781 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
782
783 /* mtdparts command line support */
784 /*
785 #define CONFIG_CMD_MTDPARTS
786 #define MTDIDS_DEFAULT          "nor0=PPChameleon-0,nand0=ppchameleonevb-nand"
787 */
788
789 /* 256 kB U-boot image */
790 /*
791 #define MTDPARTS_DEFAULT        "mtdparts=PPChameleon-0:1m(kernel1),1m(kernel2)," \
792                                         "1792k(user),256k(u-boot);" \
793                                 "ppchameleonevb-nand:-(nand)"
794 */
795
796 /* 320 kB U-boot image */
797 /*
798 #define MTDPARTS_DEFAULT        "mtdparts=PPChameleon-0:1m(kernel1),1m(kernel2)," \
799                                         "1728k(user),320k(u-boot);" \
800                                 "ppchameleonevb-nand:-(nand)"
801 */
802
803 #endif  /* __CONFIG_H */