nitrogen6x: Enable support for ocotp
[platform/kernel/u-boot.git] / include / configs / PMC405.h
1 /*
2  * (C) Copyright 2001-2004
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 #ifndef __CONFIG_H
25 #define __CONFIG_H
26
27 /*
28  * High Level Configuration Options
29  */
30
31 #define CONFIG_405GP            1       /* This is a PPC405 CPU         */
32 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
33 #define CONFIG_PMC405           1       /* ...on a PMC405 board         */
34
35 #define CONFIG_SYS_TEXT_BASE    0xFFF80000
36
37 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
38 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
39
40 #define CONFIG_SYS_CLK_FREQ     33330000 /* external frequency to pll   */
41
42 #define CONFIG_BAUDRATE         9600
43 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
44
45 /* Only interrupt boot if space is pressed. */
46 #define CONFIG_AUTOBOOT_KEYED 1
47 #define CONFIG_AUTOBOOT_PROMPT  \
48         "Press SPACE to abort autoboot in %d seconds\n", bootdelay
49 #undef CONFIG_AUTOBOOT_DELAY_STR
50 #define CONFIG_AUTOBOOT_STOP_STR " "
51
52 #undef CONFIG_BOOTARGS
53 #undef CONFIG_BOOTCOMMAND
54
55 #define CONFIG_PREBOOT                  /* enable preboot variable      */
56
57 #define CFG_BOOTM_LEN           0x1000000 /* support booting of huge images */
58
59 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
60 #define CONFIG_SYS_LOADS_BAUD_CHANGE 1  /* allow baudrate change        */
61
62 #undef  CONFIG_HAS_ETH1
63
64 #define CONFIG_PPC4xx_EMAC
65 #define CONFIG_MII              1       /* MII PHY management           */
66 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
67 #define CONFIG_LXT971_NO_SLEEP  1       /* disable sleep mode in LXT971 */
68 #define CONFIG_RESET_PHY_R      1       /* use reset_phy()              */
69
70 /*
71  * BOOTP options
72  */
73 #define CONFIG_BOOTP_BOOTFILESIZE
74 #define CONFIG_BOOTP_BOOTPATH
75 #define CONFIG_BOOTP_GATEWAY
76 #define CONFIG_BOOTP_HOSTNAME
77
78 /*
79  * Command line configuration.
80  */
81 #include <config_cmd_default.h>
82
83 #define CONFIG_CMD_BSP
84 #define CONFIG_CMD_PCI
85 #define CONFIG_CMD_IRQ
86 #define CONFIG_CMD_ELF
87 #define CONFIG_CMD_DATE
88 #define CONFIG_CMD_JFFS2
89 #define CONFIG_CMD_MII
90 #define CONFIG_CMD_I2C
91 #define CONFIG_CMD_PING
92 #define CONFIG_CMD_UNIVERSE
93 #define CONFIG_CMD_EEPROM
94
95 #define CONFIG_MAC_PARTITION
96 #define CONFIG_DOS_PARTITION
97
98 #undef CONFIG_WATCHDOG                  /* watchdog disabled            */
99
100 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible */
101 #define CONFIG_SYS_RTC_REG_BASE_ADDR    0xF0000500 /* RTC Base Address */
102
103 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
104
105 /*
106  * Miscellaneous configurable options
107  */
108 #define CONFIG_SYS_LONGHELP                     /* undef to save memory */
109 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt */
110
111 #undef CONFIG_SYS_HUSH_PARSER                   /* use "hush" command parser */
112
113 #if defined(CONFIG_CMD_KGDB)
114 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size */
115 #else
116 #define CONFIG_SYS_CBSIZE       512             /* Console I/O Buffer Size */
117 #endif
118 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)
119 #define CONFIG_SYS_MAXARGS      16              /* max number of command args */
120 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE /* Boot Argument Buffer Sz */
121
122 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device */
123
124 #define CONFIG_SYS_CONSOLE_INFO_QUIET   1       /* don't print console info */
125
126 #define CONFIG_AUTO_COMPLETE            1       /* add autocompletion support */
127
128 #define CONFIG_SYS_MEMTEST_START        0x0400000 /* memtest works on */
129 #define CONFIG_SYS_MEMTEST_END          0x0C00000 /* 4 ... 12 MB in DRAM */
130
131 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
132 #define CONFIG_SYS_NS16550
133 #define CONFIG_SYS_NS16550_SERIAL
134 #define CONFIG_SYS_NS16550_REG_SIZE     1
135 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
136
137 #undef CONFIG_SYS_EXT_SERIAL_CLOCK              /* no external serial clock */
138 #define CONFIG_SYS_BASE_BAUD    806400
139
140 /* The following table includes the supported baudrates */
141 #define CONFIG_SYS_BAUDRATE_TABLE       \
142         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
143
144 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
145 #define CONFIG_SYS_EXTBDINFO    1       /* To use extended board_into (bd_t) */
146
147 #define CONFIG_SYS_HZ           1000    /* decrementer freq: 1 ms ticks */
148
149 #define CONFIG_CMDLINE_EDITING  1       /* add command line history */
150 #define CONFIG_LOOPW            1       /* enable loopw command */
151
152 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
153
154 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
155
156 #define CONFIG_SYS_RX_ETH_BUFFER        16
157
158 /*
159  * PCI stuff
160  */
161 #define PCI_HOST_ADAPTER        0       /* configure as pci adapter     */
162 #define PCI_HOST_FORCE          1       /* configure as pci host        */
163 #define PCI_HOST_AUTO           2       /* detected via arbiter enable  */
164
165 #define CONFIG_PCI                      /* include pci support          */
166 #define CONFIG_PCI_HOST PCI_HOST_AUTO   /* select pci host function     */
167 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
168                                         /* resource configuration       */
169
170 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
171
172 #define CONFIG_PCI_CONFIG_HOST_BRIDGE 1 /* don't skip host bridge config */
173
174 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh */
175 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID_NONMONARCH 0x0408 /* PCI Device ID */
176 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID_MONARCH 0x0409 /* PCI Device ID */
177 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID pmc405_pci_subsys_deviceid()
178
179 #define CONFIG_SYS_PCI_CLASSCODE       0x0b20 /* Processor/PPC */
180
181 #define CONFIG_SYS_PCI_PTM1LA  (bd->bi_memstart) /* point to sdram      */
182 #define CONFIG_SYS_PCI_PTM1MS  (~(bd->bi_memsize - 1) | 1) /* memsize, enable */
183 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000       /* Host: use this pci address */
184 #define CONFIG_SYS_PCI_PTM2LA  0xef000000       /* point to internal regs */
185 #define CONFIG_SYS_PCI_PTM2MS  0xff000001       /* 16MB, enable */
186 #define CONFIG_SYS_PCI_PTM2PCI 0x00000000       /* Host: use this pci address */
187
188 #define CONFIG_PCI_4xx_PTM_OVERWRITE    1 /* overwrite PTMx settings by env */
189
190 /*
191  * Start addresses for the final memory configuration
192  * (Set up by the startup code)
193  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
194  */
195 #define CONFIG_SYS_SDRAM_BASE           0x00000000
196 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_TEXT_BASE
197 #define CONFIG_SYS_MONITOR_LEN          (~(CONFIG_SYS_TEXT_BASE) + 1)
198 #define CONFIG_SYS_MALLOC_LEN           (128 * 1024) /* 128 kB for malloc() */
199
200 #define CONFIG_PRAM                     0 /* use pram variable to overwrite */
201
202 /*
203  * For booting Linux, the board info and command line data
204  * have to be in the first 8 MB of memory, since this is
205  * the maximum mapped by the Linux kernel during initialization.
206  */
207 #define CONFIG_SYS_BOOTMAPSZ    (8 << 20) /* Initial Memory map for Linux */
208
209 /*
210  * FLASH organization
211  */
212 #define CONFIG_SYS_FLASH_BASE           0xFE000000
213 #define CONFIG_SYS_FLASH_INCREMENT      0x01000000
214
215 #define CONFIG_SYS_FLASH_CFI            1 /* Flash is CFI conformant */
216 #define CONFIG_FLASH_CFI_DRIVER         1 /* Use the common driver */
217 #define CONFIG_SYS_FLASH_PROTECTION     1 /* don't use hardware protection */
218 #define CONFIG_SYS_FLASH_AUTOPROTECT_LIST {{0xfff80000, 0x80000}}
219 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1 /* use buffered writes (faster) */
220 #define CONFIG_SYS_MAX_FLASH_BANKS      2 /* max num of flash banks */
221 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_FLASH_BASE, \
222                         CONFIG_SYS_FLASH_BASE + CONFIG_SYS_FLASH_INCREMENT}
223 #define CONFIG_SYS_MAX_FLASH_SECT       128 /* max num of sects on one chip */
224 #define CONFIG_SYS_FLASH_EMPTY_INFO     /* print 'E' for empty sector on fli */
225
226 /*
227  * Environment Variable setup
228  */
229 #define CONFIG_ENV_IS_IN_EEPROM 1       /* use EEPROM for environment vars */
230
231 /* environment starts at the beginning of the EEPROM */
232 #define CONFIG_ENV_OFFSET       0x000
233 #define CONFIG_ENV_SIZE         0x800 /* 2048 bytes may be used for env vars */
234
235 #define CONFIG_SYS_NVRAM_BASE_ADDR      0xF0000500      /* NVRAM base address */
236 #define CONFIG_SYS_NVRAM_SIZE           242             /* NVRAM size */
237
238 /*
239  * I2C EEPROM (CAT24WC16) for environment
240  */
241 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
242 #define CONFIG_PPC4XX_I2C               /* use PPC4xx driver            */
243 #define CONFIG_SYS_I2C_SPEED            100000 /* I2C speed and slave address */
244 #define CONFIG_SYS_I2C_SLAVE            0x7F
245
246 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* EEPROM CAT24W16 */
247 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1        /* Bytes of address */
248 /* mask of address bits that overflow into the "EEPROM chip address" */
249 #define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW     0x07
250 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 4     /* The Catalyst CAT24W16 has */
251                                         /* 16 byte page write mode using*/
252                                         /* last 4 bits of the address */
253
254 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS 10 /* and takes up to 10 msec */
255
256 /*
257  * External Bus Controller (EBC) Setup
258  */
259 #define FLASH0_BA       0xFF000000      /* FLASH 0 Base Address */
260 #define FLASH1_BA       0xFE000000      /* FLASH 1 Base Address */
261 #define CAN_BA          0xF0000000      /* CAN Base Addres      */
262 #define RTC_BA          0xF0000500      /* RTC Base Address     */
263 #define NVRAM_BA        0xF0200000      /* NVRAM Base Address   */
264
265 /* Memory Bank 0 (Flash Bank 0) initialization */
266 #define CONFIG_SYS_EBC_PB0AP    0x92015480
267 /* BAS=0xFF0,BS=16MB,BU=R/W,BW=16bit */
268 #define CONFIG_SYS_EBC_PB0CR    (FLASH0_BA | 0x9A000)
269
270 /* Memory Bank 1 (Flash Bank 1) initialization */
271 #define CONFIG_SYS_EBC_PB1AP    0x92015480
272 /* BAS=0xFE0,BS=16MB,BU=R/W,BW=16bit*/
273 #define CONFIG_SYS_EBC_PB1CR    (FLASH1_BA | 0x9A000)
274
275 /* Memory Bank 2 (CAN0, 1, RTC) initialization */
276 /* TWT=5,TH=2,CSN=0,OEN=0,WBN=0,WBF=0      */
277 #define CONFIG_SYS_EBC_PB2AP    0x03000440
278 /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit */
279 #define CONFIG_SYS_EBC_PB2CR    (CAN_BA | 0x18000)
280
281 /* Memory Bank 3 -> unused */
282
283 /* Memory Bank 4 (NVRAM) initialization */
284 /* TWT=5,TH=2,CSN=0,OEN=0,WBN=0,WBF=0 */
285 #define CONFIG_SYS_EBC_PB4AP    0x03000440
286 /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit */
287 #define CONFIG_SYS_EBC_PB4CR    (NVRAM_BA | 0x18000)
288
289 /*
290  * FPGA stuff
291  */
292 /* FPGA program pin configuration */
293 #define CONFIG_SYS_FPGA_PRG             0x04000000 /* JTAG TMS pin (output) */
294 #define CONFIG_SYS_FPGA_CLK             0x02000000 /* JTAG TCK pin (output) */
295 #define CONFIG_SYS_FPGA_DATA            0x01000000 /* JTAG TDO pin (output) */
296 #define CONFIG_SYS_FPGA_INIT            0x00010000 /* unused (ppc input) */
297 #define CONFIG_SYS_FPGA_DONE            0x00008000 /* JTAG TDI pin (input) */
298
299 /* pass Ethernet MAC to VxWorks */
300 #define CONFIG_SYS_VXWORKS_MAC_PTR      0x00000000
301
302 /*
303  * GPIOs
304  */
305 #define CONFIG_SYS_VPEN                 (0x80000000 >>  3) /* GPIO3 */
306 #define CONFIG_SYS_NONMONARCH           (0x80000000 >> 14) /* GPIO14 */
307 #define CONFIG_SYS_XEREADY              (0x80000000 >> 15) /* GPIO15 */
308 #define CONFIG_SYS_INTA_FAKE            (0x80000000 >> 19) /* GPIO19 */
309 #define CONFIG_SYS_SELF_RST             (0x80000000 >> 21) /* GPIO21 */
310 #define CONFIG_SYS_REV1_2               (0x80000000 >> 23) /* GPIO23 */
311
312 /*
313  * Definitions for initial stack pointer and data area (in data cache)
314  */
315
316 /* use on chip memory (OCM) for temperary stack until sdram is tested */
317 #define CONFIG_SYS_TEMP_STACK_OCM       1
318
319 /* On Chip Memory location */
320 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
321 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
322
323 /* inside of SDRAM */
324 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR
325
326 /* End of used area in RAM */
327 #define CONFIG_SYS_INIT_RAM_SIZE                CONFIG_SYS_OCM_DATA_SIZE
328
329 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
330                                          GENERATED_GBL_DATA_SIZE)
331 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
332
333 #define CONFIG_OF_LIBFDT
334 #define CONFIG_OF_BOARD_SETUP
335
336 #endif /* __CONFIG_H */