omap3_beagle: support findfdt and loadfdt for devicetree support
[platform/kernel/u-boot.git] / include / configs / PMC405.h
1 /*
2  * (C) Copyright 2001-2004
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 #ifndef __CONFIG_H
9 #define __CONFIG_H
10
11 /*
12  * High Level Configuration Options
13  */
14
15 #define CONFIG_405GP            1       /* This is a PPC405 CPU         */
16 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
17 #define CONFIG_PMC405           1       /* ...on a PMC405 board         */
18
19 #define CONFIG_SYS_TEXT_BASE    0xFFF80000
20
21 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
22 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
23
24 #define CONFIG_SYS_CLK_FREQ     33330000 /* external frequency to pll   */
25
26 #define CONFIG_BAUDRATE         9600
27 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
28
29 /* Only interrupt boot if space is pressed. */
30 #define CONFIG_AUTOBOOT_KEYED 1
31 #define CONFIG_AUTOBOOT_PROMPT  \
32         "Press SPACE to abort autoboot in %d seconds\n", bootdelay
33 #undef CONFIG_AUTOBOOT_DELAY_STR
34 #define CONFIG_AUTOBOOT_STOP_STR " "
35
36 #undef CONFIG_BOOTARGS
37 #undef CONFIG_BOOTCOMMAND
38
39 #define CONFIG_PREBOOT                  /* enable preboot variable      */
40
41 #define CFG_BOOTM_LEN           0x1000000 /* support booting of huge images */
42
43 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
44 #define CONFIG_SYS_LOADS_BAUD_CHANGE 1  /* allow baudrate change        */
45
46 #undef  CONFIG_HAS_ETH1
47
48 #define CONFIG_PPC4xx_EMAC
49 #define CONFIG_MII              1       /* MII PHY management           */
50 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
51 #define CONFIG_LXT971_NO_SLEEP  1       /* disable sleep mode in LXT971 */
52 #define CONFIG_RESET_PHY_R      1       /* use reset_phy()              */
53
54 /*
55  * BOOTP options
56  */
57 #define CONFIG_BOOTP_BOOTFILESIZE
58 #define CONFIG_BOOTP_BOOTPATH
59 #define CONFIG_BOOTP_GATEWAY
60 #define CONFIG_BOOTP_HOSTNAME
61
62 /*
63  * Command line configuration.
64  */
65 #include <config_cmd_default.h>
66
67 #define CONFIG_CMD_BSP
68 #define CONFIG_CMD_PCI
69 #define CONFIG_CMD_IRQ
70 #define CONFIG_CMD_ELF
71 #define CONFIG_CMD_DATE
72 #define CONFIG_CMD_JFFS2
73 #define CONFIG_CMD_MII
74 #define CONFIG_CMD_I2C
75 #define CONFIG_CMD_PING
76 #define CONFIG_CMD_UNIVERSE
77 #define CONFIG_CMD_EEPROM
78
79 #define CONFIG_MAC_PARTITION
80 #define CONFIG_DOS_PARTITION
81
82 #undef CONFIG_WATCHDOG                  /* watchdog disabled            */
83
84 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible */
85 #define CONFIG_SYS_RTC_REG_BASE_ADDR    0xF0000500 /* RTC Base Address */
86
87 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
88
89 /*
90  * Miscellaneous configurable options
91  */
92 #define CONFIG_SYS_LONGHELP                     /* undef to save memory */
93 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt */
94
95 #undef CONFIG_SYS_HUSH_PARSER                   /* use "hush" command parser */
96
97 #if defined(CONFIG_CMD_KGDB)
98 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size */
99 #else
100 #define CONFIG_SYS_CBSIZE       512             /* Console I/O Buffer Size */
101 #endif
102 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)
103 #define CONFIG_SYS_MAXARGS      16              /* max number of command args */
104 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE /* Boot Argument Buffer Sz */
105
106 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device */
107
108 #define CONFIG_SYS_CONSOLE_INFO_QUIET   1       /* don't print console info */
109
110 #define CONFIG_AUTO_COMPLETE            1       /* add autocompletion support */
111
112 #define CONFIG_SYS_MEMTEST_START        0x0400000 /* memtest works on */
113 #define CONFIG_SYS_MEMTEST_END          0x0C00000 /* 4 ... 12 MB in DRAM */
114
115 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
116 #define CONFIG_SYS_NS16550
117 #define CONFIG_SYS_NS16550_SERIAL
118 #define CONFIG_SYS_NS16550_REG_SIZE     1
119 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
120
121 #undef CONFIG_SYS_EXT_SERIAL_CLOCK              /* no external serial clock */
122 #define CONFIG_SYS_BASE_BAUD    806400
123
124 /* The following table includes the supported baudrates */
125 #define CONFIG_SYS_BAUDRATE_TABLE       \
126         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
127
128 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
129 #define CONFIG_SYS_EXTBDINFO    1       /* To use extended board_into (bd_t) */
130
131 #define CONFIG_SYS_HZ           1000    /* decrementer freq: 1 ms ticks */
132
133 #define CONFIG_CMDLINE_EDITING  1       /* add command line history */
134 #define CONFIG_LOOPW            1       /* enable loopw command */
135
136 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
137
138 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
139
140 #define CONFIG_SYS_RX_ETH_BUFFER        16
141
142 /*
143  * PCI stuff
144  */
145 #define PCI_HOST_ADAPTER        0       /* configure as pci adapter     */
146 #define PCI_HOST_FORCE          1       /* configure as pci host        */
147 #define PCI_HOST_AUTO           2       /* detected via arbiter enable  */
148
149 #define CONFIG_PCI                      /* include pci support          */
150 #define CONFIG_PCI_INDIRECT_BRIDGE      /* indirect PCI bridge support */
151 #define CONFIG_PCI_HOST PCI_HOST_AUTO   /* select pci host function     */
152 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
153                                         /* resource configuration       */
154
155 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
156
157 #define CONFIG_PCI_CONFIG_HOST_BRIDGE 1 /* don't skip host bridge config */
158
159 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh */
160 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID_NONMONARCH 0x0408 /* PCI Device ID */
161 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID_MONARCH 0x0409 /* PCI Device ID */
162 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID pmc405_pci_subsys_deviceid()
163
164 #define CONFIG_SYS_PCI_CLASSCODE       0x0b20 /* Processor/PPC */
165
166 #define CONFIG_SYS_PCI_PTM1LA  (bd->bi_memstart) /* point to sdram      */
167 #define CONFIG_SYS_PCI_PTM1MS  (~(bd->bi_memsize - 1) | 1) /* memsize, enable */
168 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000       /* Host: use this pci address */
169 #define CONFIG_SYS_PCI_PTM2LA  0xef000000       /* point to internal regs */
170 #define CONFIG_SYS_PCI_PTM2MS  0xff000001       /* 16MB, enable */
171 #define CONFIG_SYS_PCI_PTM2PCI 0x00000000       /* Host: use this pci address */
172
173 #define CONFIG_PCI_4xx_PTM_OVERWRITE    1 /* overwrite PTMx settings by env */
174
175 /*
176  * Start addresses for the final memory configuration
177  * (Set up by the startup code)
178  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
179  */
180 #define CONFIG_SYS_SDRAM_BASE           0x00000000
181 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_TEXT_BASE
182 #define CONFIG_SYS_MONITOR_LEN          (~(CONFIG_SYS_TEXT_BASE) + 1)
183 #define CONFIG_SYS_MALLOC_LEN           (128 * 1024) /* 128 kB for malloc() */
184
185 #define CONFIG_PRAM                     0 /* use pram variable to overwrite */
186
187 /*
188  * For booting Linux, the board info and command line data
189  * have to be in the first 8 MB of memory, since this is
190  * the maximum mapped by the Linux kernel during initialization.
191  */
192 #define CONFIG_SYS_BOOTMAPSZ    (8 << 20) /* Initial Memory map for Linux */
193
194 /*
195  * FLASH organization
196  */
197 #define CONFIG_SYS_FLASH_BASE           0xFE000000
198 #define CONFIG_SYS_FLASH_INCREMENT      0x01000000
199
200 #define CONFIG_SYS_FLASH_CFI            1 /* Flash is CFI conformant */
201 #define CONFIG_FLASH_CFI_DRIVER         1 /* Use the common driver */
202 #define CONFIG_SYS_FLASH_PROTECTION     1 /* don't use hardware protection */
203 #define CONFIG_SYS_FLASH_AUTOPROTECT_LIST {{0xfff80000, 0x80000}}
204 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1 /* use buffered writes (faster) */
205 #define CONFIG_SYS_MAX_FLASH_BANKS      2 /* max num of flash banks */
206 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_FLASH_BASE, \
207                         CONFIG_SYS_FLASH_BASE + CONFIG_SYS_FLASH_INCREMENT}
208 #define CONFIG_SYS_MAX_FLASH_SECT       128 /* max num of sects on one chip */
209 #define CONFIG_SYS_FLASH_EMPTY_INFO     /* print 'E' for empty sector on fli */
210
211 /*
212  * Environment Variable setup
213  */
214 #define CONFIG_ENV_IS_IN_EEPROM 1       /* use EEPROM for environment vars */
215
216 /* environment starts at the beginning of the EEPROM */
217 #define CONFIG_ENV_OFFSET       0x000
218 #define CONFIG_ENV_SIZE         0x800 /* 2048 bytes may be used for env vars */
219
220 #define CONFIG_SYS_NVRAM_BASE_ADDR      0xF0000500      /* NVRAM base address */
221 #define CONFIG_SYS_NVRAM_SIZE           242             /* NVRAM size */
222
223 /*
224  * I2C EEPROM (CAT24WC16) for environment
225  */
226 #define CONFIG_SYS_I2C
227 #define CONFIG_SYS_I2C_PPC4XX
228 #define CONFIG_SYS_I2C_PPC4XX_CH0
229 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0           100000
230 #define CONFIG_SYS_I2C_PPC4XX_SLAVE_0           0x7F
231
232 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* EEPROM CAT24W16 */
233 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1        /* Bytes of address */
234 /* mask of address bits that overflow into the "EEPROM chip address" */
235 #define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW     0x07
236 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 4     /* The Catalyst CAT24W16 has */
237                                         /* 16 byte page write mode using*/
238                                         /* last 4 bits of the address */
239
240 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS 10 /* and takes up to 10 msec */
241
242 /*
243  * External Bus Controller (EBC) Setup
244  */
245 #define FLASH0_BA       0xFF000000      /* FLASH 0 Base Address */
246 #define FLASH1_BA       0xFE000000      /* FLASH 1 Base Address */
247 #define CAN_BA          0xF0000000      /* CAN Base Addres      */
248 #define RTC_BA          0xF0000500      /* RTC Base Address     */
249 #define NVRAM_BA        0xF0200000      /* NVRAM Base Address   */
250
251 /* Memory Bank 0 (Flash Bank 0) initialization */
252 #define CONFIG_SYS_EBC_PB0AP    0x92015480
253 /* BAS=0xFF0,BS=16MB,BU=R/W,BW=16bit */
254 #define CONFIG_SYS_EBC_PB0CR    (FLASH0_BA | 0x9A000)
255
256 /* Memory Bank 1 (Flash Bank 1) initialization */
257 #define CONFIG_SYS_EBC_PB1AP    0x92015480
258 /* BAS=0xFE0,BS=16MB,BU=R/W,BW=16bit*/
259 #define CONFIG_SYS_EBC_PB1CR    (FLASH1_BA | 0x9A000)
260
261 /* Memory Bank 2 (CAN0, 1, RTC) initialization */
262 /* TWT=5,TH=2,CSN=0,OEN=0,WBN=0,WBF=0      */
263 #define CONFIG_SYS_EBC_PB2AP    0x03000440
264 /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit */
265 #define CONFIG_SYS_EBC_PB2CR    (CAN_BA | 0x18000)
266
267 /* Memory Bank 3 -> unused */
268
269 /* Memory Bank 4 (NVRAM) initialization */
270 /* TWT=5,TH=2,CSN=0,OEN=0,WBN=0,WBF=0 */
271 #define CONFIG_SYS_EBC_PB4AP    0x03000440
272 /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit */
273 #define CONFIG_SYS_EBC_PB4CR    (NVRAM_BA | 0x18000)
274
275 /*
276  * FPGA stuff
277  */
278 /* FPGA program pin configuration */
279 #define CONFIG_SYS_FPGA_PRG             0x04000000 /* JTAG TMS pin (output) */
280 #define CONFIG_SYS_FPGA_CLK             0x02000000 /* JTAG TCK pin (output) */
281 #define CONFIG_SYS_FPGA_DATA            0x01000000 /* JTAG TDO pin (output) */
282 #define CONFIG_SYS_FPGA_INIT            0x00010000 /* unused (ppc input) */
283 #define CONFIG_SYS_FPGA_DONE            0x00008000 /* JTAG TDI pin (input) */
284
285 /* pass Ethernet MAC to VxWorks */
286 #define CONFIG_SYS_VXWORKS_MAC_PTR      0x00000000
287
288 /*
289  * GPIOs
290  */
291 #define CONFIG_SYS_VPEN                 (0x80000000 >>  3) /* GPIO3 */
292 #define CONFIG_SYS_NONMONARCH           (0x80000000 >> 14) /* GPIO14 */
293 #define CONFIG_SYS_XEREADY              (0x80000000 >> 15) /* GPIO15 */
294 #define CONFIG_SYS_INTA_FAKE            (0x80000000 >> 19) /* GPIO19 */
295 #define CONFIG_SYS_SELF_RST             (0x80000000 >> 21) /* GPIO21 */
296 #define CONFIG_SYS_REV1_2               (0x80000000 >> 23) /* GPIO23 */
297
298 /*
299  * Definitions for initial stack pointer and data area (in data cache)
300  */
301
302 /* use on chip memory (OCM) for temperary stack until sdram is tested */
303 #define CONFIG_SYS_TEMP_STACK_OCM       1
304
305 /* On Chip Memory location */
306 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
307 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
308
309 /* inside of SDRAM */
310 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR
311
312 /* End of used area in RAM */
313 #define CONFIG_SYS_INIT_RAM_SIZE                CONFIG_SYS_OCM_DATA_SIZE
314
315 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
316                                          GENERATED_GBL_DATA_SIZE)
317 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
318
319 #define CONFIG_OF_LIBFDT
320 #define CONFIG_OF_BOARD_SETUP
321
322 #endif /* __CONFIG_H */