Merge branch 'master' of git://git.denx.de/u-boot-arm
[platform/kernel/u-boot.git] / include / configs / PM828.h
1 /*
2  * (C) Copyright 2001-2005
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+ 
6  */
7
8 /*
9  * board/config.h - configuration options, board specific
10  */
11
12 #ifndef __CONFIG_H
13 #define __CONFIG_H
14
15 #undef CONFIG_SYS_RAMBOOT
16
17 /*
18  * High Level Configuration Options
19  * (easy to change)
20  */
21
22 #define CONFIG_MPC8260          1       /* This is a MPC8260 CPU        */
23 #define CONFIG_PM828            1       /* ...on a PM828 module */
24 #define CONFIG_CPM2             1       /* Has a CPM2 */
25
26 #ifndef CONFIG_SYS_TEXT_BASE
27 #define CONFIG_SYS_TEXT_BASE    0x40000000      /* Standard: boot 64-bit flash */
28 #endif
29
30 #undef CONFIG_DB_CR826_J30x_ON          /* J30x jumpers on D.B. carrier */
31
32 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
33
34 #define CONFIG_PREBOOT  "echo;echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;echo"
35
36 #undef  CONFIG_BOOTARGS
37 #define CONFIG_BOOTCOMMAND                                                      \
38         "bootp;"                                                                \
39         "setenv bootargs root=/dev/nfs rw nfsroot=${serverip}:${rootpath} "     \
40         "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off;"    \
41         "bootm"
42
43 /* enable I2C and select the hardware/software driver */
44 #define CONFIG_SYS_I2C
45 #define CONFIG_SYS_I2C_SOFT             /* I2C bit-banged */
46 #define CONFIG_SYS_I2C_SOFT_SPEED       50000
47 #define CONFIG_SYS_I2C_SOFT_SLAVE       0xFE
48 /*
49  * Software (bit-bang) I2C driver configuration
50  */
51 #define I2C_PORT        3               /* Port A=0, B=1, C=2, D=3 */
52 #define I2C_ACTIVE      (iop->pdir |=  0x00010000)
53 #define I2C_TRISTATE    (iop->pdir &= ~0x00010000)
54 #define I2C_READ        ((iop->pdat & 0x00010000) != 0)
55 #define I2C_SDA(bit)    if(bit) iop->pdat |=  0x00010000; \
56                         else    iop->pdat &= ~0x00010000
57 #define I2C_SCL(bit)    if(bit) iop->pdat |=  0x00020000; \
58                         else    iop->pdat &= ~0x00020000
59 #define I2C_DELAY       udelay(5)       /* 1/4 I2C clock duration */
60
61
62 #define CONFIG_RTC_PCF8563
63 #define CONFIG_SYS_I2C_RTC_ADDR 0x51
64
65 /*
66  * select serial console configuration
67  *
68  * if either CONFIG_CONS_ON_SMC or CONFIG_CONS_ON_SCC is selected, then
69  * CONFIG_CONS_INDEX must be set to the channel number (1-2 for SMC, 1-4
70  * for SCC).
71  *
72  * if CONFIG_CONS_NONE is defined, then the serial console routines must
73  * defined elsewhere (for example, on the cogent platform, there are serial
74  * ports on the motherboard which are used for the serial console - see
75  * cogent/cma101/serial.[ch]).
76  */
77 #define CONFIG_CONS_ON_SMC              /* define if console on SMC */
78 #undef  CONFIG_CONS_ON_SCC              /* define if console on SCC */
79 #undef  CONFIG_CONS_NONE                /* define if console on something else*/
80 #define CONFIG_CONS_INDEX       2       /* which serial channel for console */
81
82 /*
83  * select ethernet configuration
84  *
85  * if CONFIG_ETHER_ON_SCC is selected, then
86  *   - CONFIG_ETHER_INDEX must be set to the channel number (1-4)
87  *
88  * if CONFIG_ETHER_ON_FCC is selected, then
89  *   - one or more CONFIG_ETHER_ON_FCCx (x=1,2,3) must also be selected
90  *
91  * if CONFIG_ETHER_NONE is defined, then either the ethernet routines must be
92  * defined elsewhere (as for the console), or CONFIG_CMD_NET must be unset.
93  */
94 #undef  CONFIG_ETHER_NONE               /* define if ether on something else */
95
96 #undef  CONFIG_ETHER_ON_SCC             /* define if ether on SCC       */
97 #define CONFIG_ETHER_INDEX    1         /* which SCC channel for ethernet */
98
99 #define CONFIG_ETHER_ON_FCC             /* define if ether on FCC       */
100 /*
101  * - Rx-CLK is CLK11
102  * - Tx-CLK is CLK10
103  */
104 #define CONFIG_ETHER_ON_FCC1
105 # define CONFIG_SYS_CMXFCR_MASK1        (CMXFCR_FC1|CMXFCR_RF1CS_MSK|CMXFCR_TF1CS_MSK)
106 #ifndef CONFIG_DB_CR826_J30x_ON
107 # define CONFIG_SYS_CMXFCR_VALUE1       (CMXFCR_RF1CS_CLK11|CMXFCR_TF1CS_CLK10)
108 #else
109 # define CONFIG_SYS_CMXFCR_VALUE1       (CMXFCR_RF1CS_CLK11|CMXFCR_TF1CS_CLK12)
110 #endif
111 /*
112  * - Rx-CLK is CLK15
113  * - Tx-CLK is CLK14
114  */
115 #define CONFIG_ETHER_ON_FCC2
116 # define CONFIG_SYS_CMXFCR_MASK2        (CMXFCR_FC2|CMXFCR_RF2CS_MSK|CMXFCR_TF2CS_MSK)
117 # define CONFIG_SYS_CMXFCR_VALUE2       (CMXFCR_RF2CS_CLK13|CMXFCR_TF2CS_CLK14)
118 /*
119  * - RAM for BD/Buffers is on the 60x Bus (see 28-13)
120  * - Enable Full Duplex in FSMR
121  */
122 # define CONFIG_SYS_CPMFCR_RAMTYPE      0
123 # define CONFIG_SYS_FCC_PSMR            (FCC_PSMR_FDE|FCC_PSMR_LPB)
124
125 /* system clock rate (CLKIN) - equal to the 60x and local bus speed */
126 #define CONFIG_8260_CLKIN       100000000       /* in Hz */
127
128 #if defined(CONFIG_CONS_NONE) || defined(CONFIG_CONS_USE_EXTC)
129 #define CONFIG_BAUDRATE         230400
130 #else
131 #define CONFIG_BAUDRATE         9600
132 #endif
133
134 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
135 #undef  CONFIG_SYS_LOADS_BAUD_CHANGE            /* don't allow baudrate change  */
136
137 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
138
139 /*
140  * BOOTP options
141  */
142 #define CONFIG_BOOTP_SUBNETMASK
143 #define CONFIG_BOOTP_GATEWAY
144 #define CONFIG_BOOTP_HOSTNAME
145 #define CONFIG_BOOTP_BOOTPATH
146 #define CONFIG_BOOTP_BOOTFILESIZE
147
148
149 /*
150  * Command line configuration.
151  */
152 #include <config_cmd_default.h>
153
154 #define CONFIG_CMD_BEDBUG
155 #define CONFIG_CMD_DATE
156 #define CONFIG_CMD_DHCP
157 #define CONFIG_CMD_EEPROM
158 #define CONFIG_CMD_I2C
159 #define CONFIG_CMD_NFS
160 #define CONFIG_CMD_SNTP
161
162 #ifdef CONFIG_PCI
163 #define CONFIG_PCI_INDIRECT_BRIDGE
164 #define CONFIG_CMD_PCI
165 #endif
166
167 /*
168  * Miscellaneous configurable options
169  */
170 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
171 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt       */
172 #if defined(CONFIG_CMD_KGDB)
173 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
174 #else
175 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
176 #endif
177 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
178 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
179 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
180
181 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
182 #define CONFIG_SYS_MEMTEST_END 0x0C00000        /* 4 ... 12 MB in DRAM  */
183
184 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
185
186 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
187
188 #define CONFIG_SYS_RESET_ADDRESS 0xFDFFFFFC     /* "bad" address                */
189
190 /*
191  * For booting Linux, the board info and command line data
192  * have to be in the first 8 MB of memory, since this is
193  * the maximum mapped by the Linux kernel during initialization.
194  */
195 #define CONFIG_SYS_BOOTMAPSZ         (8 << 20)       /* Initial Memory map for Linux */
196
197 /*-----------------------------------------------------------------------
198  * Flash and Boot ROM mapping
199  */
200
201 #define CONFIG_SYS_BOOTROM_BASE 0xFF800000
202 #define CONFIG_SYS_BOOTROM_SIZE 0x00080000
203 #define CONFIG_SYS_FLASH0_BASE          0x40000000
204 #define CONFIG_SYS_FLASH0_SIZE          0x02000000
205 #define CONFIG_SYS_DOC_BASE             0xFF800000
206 #define CONFIG_SYS_DOC_SIZE             0x00100000
207
208
209 /* Flash bank size (for preliminary settings)
210  */
211 #define CONFIG_SYS_FLASH_SIZE CONFIG_SYS_FLASH0_SIZE
212
213 /*-----------------------------------------------------------------------
214  * FLASH organization
215  */
216 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max num of memory banks      */
217 #define CONFIG_SYS_MAX_FLASH_SECT       135     /* max num of sects on one chip */
218
219 #define CONFIG_SYS_FLASH_ERASE_TOUT     240000  /* Flash Erase Timeout (in ms)  */
220 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (in ms)  */
221
222 #if 0
223 /* Start port with environment in flash; switch to EEPROM later */
224 #define CONFIG_ENV_IS_IN_FLASH  1
225 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE+0x40000)
226 #define CONFIG_ENV_SIZE         0x40000
227 #define CONFIG_ENV_SECT_SIZE    0x40000
228 #else
229 /* Final version: environment in EEPROM */
230 #define CONFIG_ENV_IS_IN_EEPROM 1
231 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x58
232 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1
233 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       4
234 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10      /* and takes up to 10 msec */
235 #define CONFIG_ENV_OFFSET               512
236 #define CONFIG_ENV_SIZE         (2048 - 512)
237 #endif
238
239 /*-----------------------------------------------------------------------
240  * Hard Reset Configuration Words
241  *
242  * if you change bits in the HRCW, you must also change the CONFIG_SYS_*
243  * defines for the various registers affected by the HRCW e.g. changing
244  * HRCW_DPPCxx requires you to also change CONFIG_SYS_SIUMCR.
245  */
246 #if defined(CONFIG_BOOT_ROM)
247 #define CONFIG_SYS_HRCW_MASTER          (HRCW_BPS01 | HRCW_CIP | HRCW_ISB100 | HRCW_BMS)
248 #else
249 #define CONFIG_SYS_HRCW_MASTER          (HRCW_CIP | HRCW_ISB100 | HRCW_BMS)
250 #endif
251
252 /* no slaves so just fill with zeros */
253 #define CONFIG_SYS_HRCW_SLAVE1          0
254 #define CONFIG_SYS_HRCW_SLAVE2          0
255 #define CONFIG_SYS_HRCW_SLAVE3          0
256 #define CONFIG_SYS_HRCW_SLAVE4          0
257 #define CONFIG_SYS_HRCW_SLAVE5          0
258 #define CONFIG_SYS_HRCW_SLAVE6          0
259 #define CONFIG_SYS_HRCW_SLAVE7          0
260
261 /*-----------------------------------------------------------------------
262  * Internal Memory Mapped Register
263  */
264 #define CONFIG_SYS_IMMR         0xF0000000
265
266 /*-----------------------------------------------------------------------
267  * Definitions for initial stack pointer and data area (in DPRAM)
268  */
269 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_IMMR
270 #define CONFIG_SYS_INIT_RAM_SIZE        0x4000  /* Size of used area in DPRAM   */
271 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
272 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
273
274 /*-----------------------------------------------------------------------
275  * Start addresses for the final memory configuration
276  * (Set up by the startup code)
277  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
278  *
279  * 60x SDRAM is mapped at CONFIG_SYS_SDRAM_BASE, local SDRAM
280  * is mapped at SDRAM_BASE2_PRELIM.
281  */
282 #define CONFIG_SYS_SDRAM_BASE           0x00000000
283 #define CONFIG_SYS_FLASH_BASE           CONFIG_SYS_FLASH0_BASE
284 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE
285 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor */
286 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* Reserve 128 kB for malloc()*/
287
288 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
289 # define CONFIG_SYS_RAMBOOT
290 #endif
291
292 #ifdef  CONFIG_PCI
293 #define CONFIG_PCI_PNP
294 #define CONFIG_EEPRO100
295 #define CONFIG_SYS_RX_ETH_BUFFER        8               /* use 8 rx buffer on eepro100  */
296 #endif
297
298 /*-----------------------------------------------------------------------
299  * Cache Configuration
300  */
301 #define CONFIG_SYS_CACHELINE_SIZE       32      /* For MPC8260 CPU              */
302 #if defined(CONFIG_CMD_KGDB)
303 #  define CONFIG_SYS_CACHELINE_SHIFT    5       /* log base 2 of the above value */
304 #endif
305
306 /*-----------------------------------------------------------------------
307  * HIDx - Hardware Implementation-dependent Registers                    2-11
308  *-----------------------------------------------------------------------
309  * HID0 also contains cache control - initially enable both caches and
310  * invalidate contents, then the final state leaves only the instruction
311  * cache enabled. Note that Power-On and Hard reset invalidate the caches,
312  * but Soft reset does not.
313  *
314  * HID1 has only read-only information - nothing to set.
315  */
316 #define CONFIG_SYS_HID0_INIT    (HID0_ICE|HID0_DCE|HID0_ICFI|HID0_DCI|\
317                                 HID0_IFEM|HID0_ABE)
318 #define CONFIG_SYS_HID0_FINAL   (HID0_ICE|HID0_IFEM|HID0_ABE)
319 #define CONFIG_SYS_HID2 0
320
321 /*-----------------------------------------------------------------------
322  * RMR - Reset Mode Register                                     5-5
323  *-----------------------------------------------------------------------
324  * turn on Checkstop Reset Enable
325  */
326 #define CONFIG_SYS_RMR          RMR_CSRE
327
328 /*-----------------------------------------------------------------------
329  * BCR - Bus Configuration                                       4-25
330  *-----------------------------------------------------------------------
331  */
332
333 #define BCR_APD01       0x10000000
334 #define CONFIG_SYS_BCR          (BCR_APD01|BCR_ETM|BCR_LETM)    /* 8260 mode */
335
336 /*-----------------------------------------------------------------------
337  * SIUMCR - SIU Module Configuration                             4-31
338  *-----------------------------------------------------------------------
339  */
340 #if 0
341 #define CONFIG_SYS_SIUMCR       (SIUMCR_DPPC00|SIUMCR_APPC10|SIUMCR_CS10PC01)
342 #else
343 #define CONFIG_SYS_SIUMCR       (SIUMCR_DPPC10|SIUMCR_APPC10)
344 #endif
345
346
347 /*-----------------------------------------------------------------------
348  * SYPCR - System Protection Control                             4-35
349  * SYPCR can only be written once after reset!
350  *-----------------------------------------------------------------------
351  * Watchdog & Bus Monitor Timer max, 60x Bus Monitor enable
352  */
353 #if defined(CONFIG_WATCHDOG)
354 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC|SYPCR_BMT|SYPCR_PBME|SYPCR_LBME|\
355                          SYPCR_SWRI|SYPCR_SWP|SYPCR_SWE)
356 #else
357 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC|SYPCR_BMT|SYPCR_PBME|SYPCR_LBME|\
358                          SYPCR_SWRI|SYPCR_SWP)
359 #endif /* CONFIG_WATCHDOG */
360
361 /*-----------------------------------------------------------------------
362  * TMCNTSC - Time Counter Status and Control                     4-40
363  *-----------------------------------------------------------------------
364  * Clear once per Second and Alarm Interrupt Status, Set 32KHz timersclk,
365  * and enable Time Counter
366  */
367 #define CONFIG_SYS_TMCNTSC      (TMCNTSC_SEC|TMCNTSC_ALR|TMCNTSC_TCF|TMCNTSC_TCE)
368
369 /*-----------------------------------------------------------------------
370  * PISCR - Periodic Interrupt Status and Control                 4-42
371  *-----------------------------------------------------------------------
372  * Clear Periodic Interrupt Status, Set 32KHz timersclk, and enable
373  * Periodic timer
374  */
375 #define CONFIG_SYS_PISCR        (PISCR_PS|PISCR_PTF|PISCR_PTE)
376
377 /*-----------------------------------------------------------------------
378  * SCCR - System Clock Control                                   9-8
379  *-----------------------------------------------------------------------
380  */
381 #define CONFIG_SYS_SCCR (SCCR_DFBRG00)
382
383 /*-----------------------------------------------------------------------
384  * RCCR - RISC Controller Configuration                         13-7
385  *-----------------------------------------------------------------------
386  */
387 #define CONFIG_SYS_RCCR 0
388
389 /*
390  * Init Memory Controller:
391  *
392  * Bank Bus     Machine PortSz  Device
393  * ---- ---     ------- ------  ------
394  *  0   60x     GPCM    64 bit  FLASH
395  *  1   60x     SDRAM   64 bit  SDRAM
396  *
397  */
398
399         /* Initialize SDRAM on local bus
400          */
401 #define CONFIG_SYS_INIT_LOCAL_SDRAM
402
403
404 /* Minimum mask to separate preliminary
405  * address ranges for CS[0:2]
406  */
407 #define CONFIG_SYS_MIN_AM_MASK 0xC0000000
408
409 /*
410  * we use the same values for 32 MB and 128 MB SDRAM
411  * refresh rate = 7.68 uS (100 MHz Bus Clock)
412  */
413 #define CONFIG_SYS_MPTPR        0x2000
414 #define CONFIG_SYS_PSRT 0x16
415
416 #define CONFIG_SYS_MRS_OFFS     0x00000000
417
418
419 #if defined(CONFIG_BOOT_ROM)
420 /*
421  * Bank 0 - Boot ROM (8 bit wide)
422  */
423 #define CONFIG_SYS_BR0_PRELIM   ((CONFIG_SYS_BOOTROM_BASE & BRx_BA_MSK)|\
424                          BRx_PS_8                       |\
425                          BRx_MS_GPCM_P                  |\
426                          BRx_V)
427
428 #define CONFIG_SYS_OR0_PRELIM   (P2SZ_TO_AM(CONFIG_SYS_BOOTROM_SIZE)    |\
429                          ORxG_CSNT                      |\
430                          ORxG_ACS_DIV1                  |\
431                          ORxG_SCY_5_CLK                 |\
432                          ORxG_EHTR                      |\
433                          ORxG_TRLX)
434
435 /*
436  * Bank 1 - Flash (64 bit wide)
437  */
438 #define CONFIG_SYS_BR1_PRELIM   ((CONFIG_SYS_FLASH_BASE & BRx_BA_MSK)   |\
439                          BRx_PS_64                      |\
440                          BRx_MS_GPCM_P                  |\
441                          BRx_V)
442
443 #define CONFIG_SYS_OR1_PRELIM   (P2SZ_TO_AM(CONFIG_SYS_FLASH_SIZE)      |\
444                          ORxG_CSNT                      |\
445                          ORxG_ACS_DIV1                  |\
446                          ORxG_SCY_5_CLK                 |\
447                          ORxG_EHTR                      |\
448                          ORxG_TRLX)
449
450 #else   /* ! CONFIG_BOOT_ROM */
451
452 /*
453  * Bank 0 - Flash (64 bit wide)
454  */
455 #define CONFIG_SYS_BR0_PRELIM   ((CONFIG_SYS_FLASH_BASE & BRx_BA_MSK)   |\
456                          BRx_PS_64                      |\
457                          BRx_MS_GPCM_P                  |\
458                          BRx_V)
459
460 #define CONFIG_SYS_OR0_PRELIM   (P2SZ_TO_AM(CONFIG_SYS_FLASH_SIZE)      |\
461                          ORxG_CSNT                      |\
462                          ORxG_ACS_DIV1                  |\
463                          ORxG_SCY_5_CLK                 |\
464                          ORxG_EHTR                      |\
465                          ORxG_TRLX)
466
467 /*
468  * Bank 1 - Disk-On-Chip
469  */
470 #define CONFIG_SYS_BR1_PRELIM   ((CONFIG_SYS_DOC_BASE & BRx_BA_MSK)     |\
471                          BRx_PS_8                       |\
472                          BRx_MS_GPCM_P                  |\
473                          BRx_V)
474
475 #define CONFIG_SYS_OR1_PRELIM   (P2SZ_TO_AM(CONFIG_SYS_DOC_SIZE)        |\
476                          ORxG_CSNT                      |\
477                          ORxG_ACS_DIV1                  |\
478                          ORxG_SCY_5_CLK                 |\
479                          ORxG_EHTR                      |\
480                          ORxG_TRLX)
481
482 #endif /* CONFIG_BOOT_ROM */
483
484 /* Bank 2 - SDRAM
485  */
486
487 #ifndef CONFIG_SYS_RAMBOOT
488 #define CONFIG_SYS_BR2_PRELIM   ((CONFIG_SYS_SDRAM_BASE & BRx_BA_MSK)   |\
489                          BRx_PS_64                      |\
490                          BRx_MS_SDRAM_P                 |\
491                          BRx_V)
492
493         /* SDRAM initialization values for 8-column chips
494          */
495 #define CONFIG_SYS_OR2_8COL     (CONFIG_SYS_MIN_AM_MASK         |\
496                          ORxS_BPD_4                     |\
497                          ORxS_ROWST_PBI0_A9             |\
498                          ORxS_NUMR_12)
499
500 #define CONFIG_SYS_PSDMR_8COL   (PSDMR_SDAM_A13_IS_A5           |\
501                          PSDMR_BSMA_A14_A16             |\
502                          PSDMR_SDA10_PBI0_A10           |\
503                          PSDMR_RFRC_7_CLK               |\
504                          PSDMR_PRETOACT_2W              |\
505                          PSDMR_ACTTORW_2W               |\
506                          PSDMR_LDOTOPRE_1C              |\
507                          PSDMR_WRC_1C                   |\
508                          PSDMR_CL_2)
509
510         /* SDRAM initialization values for 9-column chips
511          */
512 #define CONFIG_SYS_OR2_9COL     (CONFIG_SYS_MIN_AM_MASK         |\
513                          ORxS_BPD_4                     |\
514                          ORxS_ROWST_PBI0_A7             |\
515                          ORxS_NUMR_13)
516
517 #define CONFIG_SYS_PSDMR_9COL   (PSDMR_SDAM_A14_IS_A5           |\
518                          PSDMR_BSMA_A13_A15             |\
519                          PSDMR_SDA10_PBI0_A9            |\
520                          PSDMR_RFRC_7_CLK               |\
521                          PSDMR_PRETOACT_2W              |\
522                          PSDMR_ACTTORW_2W               |\
523                          PSDMR_LDOTOPRE_1C              |\
524                          PSDMR_WRC_1C                   |\
525                          PSDMR_CL_2)
526
527 #define CONFIG_SYS_OR2_PRELIM    CONFIG_SYS_OR2_9COL
528 #define CONFIG_SYS_PSDMR         CONFIG_SYS_PSDMR_9COL
529
530 #endif /* CONFIG_SYS_RAMBOOT */
531
532 #endif  /* __CONFIG_H */