Merge with /home/wd/git/u-boot/master
[platform/kernel/u-boot.git] / include / configs / PLU405.h
1 /*
2  * (C) Copyright 2001-2003
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
37 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
38 #define CONFIG_PLU405           1       /* ...on a PLU405 board         */
39
40 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
41 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
42
43 #define CONFIG_SYS_CLK_FREQ     33333400 /* external frequency to pll   */
44
45 #define CONFIG_BAUDRATE         9600
46
47 #undef  CONFIG_BOOTARGS
48 #undef  CONFIG_BOOTCOMMAND
49
50 #define CONFIG_PREBOOT                  /* enable preboot variable      */
51
52 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
53
54 #define CONFIG_NET_MULTI        1
55 #undef  CONFIG_HAS_ETH1
56
57 #define CONFIG_MII              1       /* MII PHY management           */
58 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
59 #define CONFIG_LXT971_NO_SLEEP  1       /* disable sleep mode in LXT971 */
60 #define CONFIG_RESET_PHY_R      1       /* use reset_phy() to disable phy sleep mode */
61
62 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ /* 66 MHz OPB clock*/
63
64
65 /*
66  * BOOTP options
67  */
68 #define CONFIG_BOOTP_BOOTFILESIZE
69 #define CONFIG_BOOTP_BOOTPATH
70 #define CONFIG_BOOTP_GATEWAY
71 #define CONFIG_BOOTP_HOSTNAME
72
73
74 /*
75  * Command line configuration.
76  */
77 #include <config_cmd_default.h>
78
79 #define CONFIG_CMD_DHCP
80 #define CONFIG_CMD_PCI
81 #define CONFIG_CMD_IRQ
82 #define CONFIG_CMD_IDE
83 #define CONFIG_CMD_FAT
84 #define CONFIG_CMD_ELF
85 #define CONFIG_CMD_NAND
86 #define CONFIG_CMD_DATE
87 #define CONFIG_CMD_I2C
88 #define CONFIG_CMD_MII
89 #define CONFIG_CMD_PING
90 #define CONFIG_CMD_EEPROM
91
92
93 #define CONFIG_MAC_PARTITION
94 #define CONFIG_DOS_PARTITION
95
96 #define CONFIG_SUPPORT_VFAT
97
98 #define CONFIG_AUTO_UPDATE      1       /* autoupdate via compactflash  */
99
100 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
101
102 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible*/
103 #define CFG_RTC_REG_BASE_ADDR    0xF0000500 /* RTC Base Address         */
104
105 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
106
107 /*
108  * Miscellaneous configurable options
109  */
110 #define CFG_LONGHELP                    /* undef to save memory         */
111 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
112
113 #undef  CFG_HUSH_PARSER                 /* use "hush" command parser    */
114 #ifdef  CFG_HUSH_PARSER
115 #define CFG_PROMPT_HUSH_PS2     "> "
116 #endif
117
118 #if defined(CONFIG_CMD_KGDB)
119 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
120 #else
121 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
122 #endif
123 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
124 #define CFG_MAXARGS     16              /* max number of command args   */
125 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
126
127 #define CFG_DEVICE_NULLDEV      1       /* include nulldev device       */
128
129 #define CFG_CONSOLE_INFO_QUIET  1       /* don't print console @ startup*/
130
131 #define CONFIG_AUTO_COMPLETE    1       /* add autocompletion support   */
132
133 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
134 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
135
136 #undef  CFG_EXT_SERIAL_CLOCK           /* no external serial clock used */
137 #define CFG_IGNORE_405_UART_ERRATA_59   /* ignore ppc405gp errata #59   */
138 #define CFG_BASE_BAUD       691200
139 #undef  CONFIG_UART1_CONSOLE            /* define for uart1 as console  */
140
141 /* The following table includes the supported baudrates */
142 #define CFG_BAUDRATE_TABLE      \
143         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
144          57600, 115200, 230400, 460800, 921600 }
145
146 #define CFG_LOAD_ADDR   0x100000        /* default load address */
147 #define CFG_EXTBDINFO   1               /* To use extended board_into (bd_t) */
148
149 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
150
151 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
152 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
153
154 /* Only interrupt boot if space is pressed */
155 /* If a long serial cable is connected but */
156 /* other end is dead, garbage will be read */
157 #define CONFIG_AUTOBOOT_KEYED 1
158 #define CONFIG_AUTOBOOT_PROMPT "Press SPACE to abort autoboot in %d seconds\n"
159 #undef CONFIG_AUTOBOOT_DELAY_STR
160 #define CONFIG_AUTOBOOT_STOP_STR " "
161
162 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
163
164 #define CFG_RX_ETH_BUFFER       16      /* use 16 rx buffer on 405 emac */
165
166 /*-----------------------------------------------------------------------
167  * NAND-FLASH stuff
168  *-----------------------------------------------------------------------
169  */
170 #define CFG_NAND_BASE_LIST      { CFG_NAND_BASE }
171 #define NAND_MAX_CHIPS          1
172 #define CFG_MAX_NAND_DEVICE     1         /* Max number of NAND devices */
173 #define NAND_BIG_DELAY_US       25
174
175 #define CFG_NAND_CE             (0x80000000 >> 1)   /* our CE is GPIO1  */
176 #define CFG_NAND_RDY            (0x80000000 >> 4)   /* our RDY is GPIO4 */
177 #define CFG_NAND_CLE            (0x80000000 >> 2)   /* our CLE is GPIO2 */
178 #define CFG_NAND_ALE            (0x80000000 >> 3)   /* our ALE is GPIO3 */
179
180 #define CFG_NAND_SKIP_BAD_DOT_I      1  /* ".i" read skips bad blocks   */
181
182 /*-----------------------------------------------------------------------
183  * PCI stuff
184  *-----------------------------------------------------------------------
185  */
186 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
187 #define PCI_HOST_FORCE  1               /* configure as pci host        */
188 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
189
190 #define CONFIG_PCI                      /* include pci support          */
191 #define CONFIG_PCI_HOST PCI_HOST_HOST   /* select pci host function     */
192 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
193                                         /* resource configuration       */
194
195 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
196
197 #define CONFIG_PCI_CONFIG_HOST_BRIDGE 1 /* don't skip host bridge config*/
198
199 #define CFG_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh      */
200 #define CFG_PCI_SUBSYS_DEVICEID 0x0405  /* PCI Device ID: CPCI-405      */
201 #define CFG_PCI_CLASSCODE       0x0b20  /* PCI Class Code: Processor/PPC*/
202 #define CFG_PCI_PTM1LA  0x00000000      /* point to sdram               */
203 #define CFG_PCI_PTM1MS  0xf8000001      /* 128MB, enable hard-wired to 1 */
204 #define CFG_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
205 #define CFG_PCI_PTM2LA  0xffc00000      /* point to flash               */
206 #define CFG_PCI_PTM2MS  0xffc00001      /* 4MB, enable                  */
207 #define CFG_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
208
209 /*-----------------------------------------------------------------------
210  * IDE/ATA stuff
211  *-----------------------------------------------------------------------
212  */
213 #undef  CONFIG_IDE_8xx_DIRECT               /* no pcmcia interface required */
214 #undef  CONFIG_IDE_LED                  /* no led for ide supported     */
215 #define CONFIG_IDE_RESET        1       /* reset for ide supported      */
216
217 #define CFG_IDE_MAXBUS          1               /* max. 1 IDE busses    */
218 #define CFG_IDE_MAXDEVICE       (CFG_IDE_MAXBUS*1) /* max. 1 drives per IDE bus */
219
220 #define CFG_ATA_BASE_ADDR       0xF0100000
221 #define CFG_ATA_IDE0_OFFSET     0x0000
222
223 #define CFG_ATA_DATA_OFFSET     0x0000  /* Offset for data I/O                  */
224 #define CFG_ATA_REG_OFFSET      0x0000  /* Offset for normal register accesses  */
225 #define CFG_ATA_ALT_OFFSET      0x0000  /* Offset for alternate registers       */
226
227 /*
228  * For booting Linux, the board info and command line data
229  * have to be in the first 8 MB of memory, since this is
230  * the maximum mapped by the Linux kernel during initialization.
231  */
232 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
233 /*-----------------------------------------------------------------------
234  * FLASH organization
235  */
236 #define FLASH_BASE0_PRELIM      0xFFC00000      /* FLASH bank #0        */
237
238 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
239 #define CFG_MAX_FLASH_SECT      256     /* max number of sectors on one chip    */
240
241 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
242 #define CFG_FLASH_WRITE_TOUT    1000    /* Timeout for Flash Write (in ms)      */
243
244 #define CFG_FLASH_WORD_SIZE     unsigned short  /* flash word size (width)      */
245 #define CFG_FLASH_ADDR0         0x5555  /* 1st address for flash config cycles  */
246 #define CFG_FLASH_ADDR1         0x2AAA  /* 2nd address for flash config cycles  */
247 /*
248  * The following defines are added for buggy IOP480 byte interface.
249  * All other boards should use the standard values (CPCI405 etc.)
250  */
251 #define CFG_FLASH_READ0         0x0000  /* 0 is standard                        */
252 #define CFG_FLASH_READ1         0x0001  /* 1 is standard                        */
253 #define CFG_FLASH_READ2         0x0002  /* 2 is standard                        */
254
255 #define CFG_FLASH_EMPTY_INFO            /* print 'E' for empty sector on flinfo */
256
257 /*-----------------------------------------------------------------------
258  * Start addresses for the final memory configuration
259  * (Set up by the startup code)
260  * Please note that CFG_SDRAM_BASE _must_ start at 0
261  */
262 #define CFG_SDRAM_BASE          0x00000000
263 #define CFG_FLASH_BASE          0xFFFC0000
264 #define CFG_MONITOR_BASE        TEXT_BASE
265 #define CFG_MONITOR_LEN         (256 * 1024)    /* Reserve 256 kB for Monitor   */
266 #define CFG_MALLOC_LEN          (256 * 1024)    /* Reserve 256 kB for malloc()  */
267
268 #if (CFG_MONITOR_BASE < FLASH_BASE0_PRELIM)
269 # define CFG_RAMBOOT            1
270 #else
271 # undef CFG_RAMBOOT
272 #endif
273
274 /*-----------------------------------------------------------------------
275  * Environment Variable setup
276  */
277 #define CFG_ENV_IS_IN_EEPROM    1       /* use EEPROM for environment vars */
278 #define CFG_ENV_OFFSET          0x100   /* environment starts at the beginning of the EEPROM */
279 #define CFG_ENV_SIZE            0x700   /* 2048 bytes may be used for env vars*/
280                                    /* total size of a CAT24WC16 is 2048 bytes */
281
282 /*-----------------------------------------------------------------------
283  * I2C EEPROM (CAT24WC16) for environment
284  */
285 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
286 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address */
287 #define CFG_I2C_SLAVE           0x7F
288
289 #define CFG_I2C_EEPROM_ADDR     0x50    /* EEPROM CAT24WC08             */
290
291 /* CAT24WC08/16... */
292 #define CFG_I2C_EEPROM_ADDR_LEN 1       /* Bytes of address             */
293 /* mask of address bits that overflow into the "EEPROM chip address"    */
294 #define CFG_I2C_EEPROM_ADDR_OVERFLOW    0x07
295 #define CFG_EEPROM_PAGE_WRITE_BITS 4    /* The Catalyst CAT24WC08 has   */
296                                         /* 16 byte page write mode using*/
297                                         /* last 4 bits of the address   */
298 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10   /* and takes up to 10 msec */
299 #define CFG_EEPROM_PAGE_WRITE_ENABLE
300
301 /*-----------------------------------------------------------------------
302  * Cache Configuration
303  */
304 #define CFG_DCACHE_SIZE         16384   /* For AMCC 405 CPUs, older 405 ppc's   */
305                                         /* have only 8kB, 16kB is save here     */
306 #define CFG_CACHELINE_SIZE      32      /* ...                  */
307 #if defined(CONFIG_CMD_KGDB)
308 #define CFG_CACHELINE_SHIFT     5       /* log base 2 of the above value        */
309 #endif
310
311 /*-----------------------------------------------------------------------
312  * External Bus Controller (EBC) Setup
313  */
314
315 #define CAN_BA          0xF0000000          /* CAN Base Address                 */
316 #define DUART0_BA       0xF0000400          /* DUART Base Address               */
317 #define DUART1_BA       0xF0000408          /* DUART Base Address               */
318 #define RTC_BA          0xF0000500          /* RTC Base Address                 */
319 #define VGA_BA          0xF1000000          /* Epson VGA Base Address           */
320 #define CFG_NAND_BASE   0xF4000000          /* NAND FLASH Base Address          */
321
322 /* Memory Bank 0 (Flash Bank 0, NOR-FLASH) initialization                       */
323 #define CFG_EBC_PB0AP           0x92015480
324 /*#define CFG_EBC_PB0AP           0x08055880  /XXX* TWT=16,CSN=1,OEN=1,WBN=1,WBF=1,TH=4,SOR=1 */
325 #define CFG_EBC_PB0CR           0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
326
327 /* Memory Bank 1 (Flash Bank 1, NAND-FLASH) initialization                      */
328 #define CFG_EBC_PB1AP           0x92015480
329 #define CFG_EBC_PB1CR           0xF4018000  /* BAS=0xF40,BS=1MB,BU=R/W,BW=8bit  */
330
331 /* Memory Bank 2 (8 Bit Peripheral: CAN, UART, RTC) initialization              */
332 #define CFG_EBC_PB2AP           0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
333 #define CFG_EBC_PB2CR           0xF0018000  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
334
335 /* Memory Bank 3 (16 Bit Peripheral: FPGA internal, dig. IO) initialization     */
336 #define CFG_EBC_PB3AP           0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
337 #define CFG_EBC_PB3CR           0xF011A000  /* BAS=0xF01,BS=1MB,BU=R/W,BW=16bit */
338
339 /*-----------------------------------------------------------------------
340  * FPGA stuff
341  */
342
343 #define CFG_FPGA_BASE_ADDR 0xF0100100       /* FPGA internal Base Address       */
344
345 /* FPGA internal regs */
346 #define CFG_FPGA_CTRL           0x000
347
348 /* FPGA Control Reg */
349 #define CFG_FPGA_CTRL_CF_RESET  0x0001
350 #define CFG_FPGA_CTRL_WDI       0x0002
351 #define CFG_FPGA_CTRL_PS2_RESET 0x0020
352
353 #define CFG_FPGA_SPARTAN2       1           /* using Xilinx Spartan 2 now    */
354 #define CFG_FPGA_MAX_SIZE       128*1024    /* 128kByte is enough for XC2S50E*/
355
356 /* FPGA program pin configuration */
357 #define CFG_FPGA_PRG            0x04000000  /* FPGA program pin (ppc output) */
358 #define CFG_FPGA_CLK            0x02000000  /* FPGA clk pin (ppc output)     */
359 #define CFG_FPGA_DATA           0x01000000  /* FPGA data pin (ppc output)    */
360 #define CFG_FPGA_INIT           0x00010000  /* FPGA init pin (ppc input)     */
361 #define CFG_FPGA_DONE           0x00008000  /* FPGA done pin (ppc input)     */
362
363 /*-----------------------------------------------------------------------
364  * Definitions for initial stack pointer and data area (in data cache)
365  */
366 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
367 #define CFG_TEMP_STACK_OCM        1
368
369 /* On Chip Memory location */
370 #define CFG_OCM_DATA_ADDR       0xF8000000
371 #define CFG_OCM_DATA_SIZE       0x1000
372 #define CFG_INIT_RAM_ADDR       CFG_OCM_DATA_ADDR /* inside of SDRAM            */
373 #define CFG_INIT_RAM_END        CFG_OCM_DATA_SIZE /* End of used area in RAM    */
374
375 #define CFG_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
376 #define CFG_GBL_DATA_OFFSET    (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
377 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
378
379 /*-----------------------------------------------------------------------
380  * Definitions for GPIO setup (PPC405EP specific)
381  *
382  * GPIO0[0]     - External Bus Controller BLAST output
383  * GPIO0[1-9]   - Instruction trace outputs -> GPIO
384  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
385  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs -> GPIO
386  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
387  * GPIO0[24-27] - UART0 control signal inputs/outputs
388  * GPIO0[28-29] - UART1 data signal input/output
389  * GPIO0[30-31] - EMAC0 and EMAC1 reject packet inputs
390  */
391 #define CFG_GPIO0_OSRH          0x40000550
392 #define CFG_GPIO0_OSRL          0x00000110
393 #define CFG_GPIO0_ISR1H         0x00000000
394 #define CFG_GPIO0_ISR1L         0x15555445
395 #define CFG_GPIO0_TSRH          0x00000000
396 #define CFG_GPIO0_TSRL          0x00000000
397 #define CFG_GPIO0_TCR           0xF7FE0014
398
399 #define CFG_DUART_RST           (0x80000000 >> 14)
400
401 /*
402  * Internal Definitions
403  *
404  * Boot Flags
405  */
406 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
407 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
408
409 /*
410  * Default speed selection (cpu_plb_opb_ebc) in mhz.
411  * This value will be set if iic boot eprom is disabled.
412  */
413 #if 0
414 #define PLLMR0_DEFAULT   PLLMR0_266_133_66_33
415 #define PLLMR1_DEFAULT   PLLMR1_266_133_66_33
416 #endif
417 #if 0
418 #define PLLMR0_DEFAULT   PLLMR0_200_100_50_33
419 #define PLLMR1_DEFAULT   PLLMR1_200_100_50_33
420 #endif
421 #if 1
422 #define PLLMR0_DEFAULT   PLLMR0_133_66_66_33
423 #define PLLMR1_DEFAULT   PLLMR1_133_66_66_33
424 #endif
425
426 #endif  /* __CONFIG_H */