arm: atmel: at91sam9x5: cleanup unneeded undef
[platform/kernel/u-boot.git] / include / configs / NETTA2.h
1 /*
2  * (C) Copyright 2000-2004
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * Pantelis Antoniou, Intracom S.A., panto@intracom.gr
10  * U-Boot port on NetTA4 board
11  */
12
13 #ifndef __CONFIG_H
14 #define __CONFIG_H
15
16 #if !defined(CONFIG_NETTA2_VERSION) || CONFIG_NETTA2_VERSION > 2
17 #error Unsupported CONFIG_NETTA2 version
18 #endif
19
20 /*
21  * High Level Configuration Options
22  * (easy to change)
23  */
24
25 #define CONFIG_MPC870           1       /* This is a MPC885 CPU         */
26 #define CONFIG_NETTA2           1       /* ...on a NetTA2 board         */
27
28 #define CONFIG_SYS_TEXT_BASE    0x40000000
29
30 #define CONFIG_8xx_CONS_SMC1    1       /* Console is on SMC1           */
31 #undef  CONFIG_8xx_CONS_SMC2
32 #undef  CONFIG_8xx_CONS_NONE
33
34 #define CONFIG_BAUDRATE         115200  /* console baudrate = 115kbps   */
35
36 /* #define CONFIG_XIN            10000000 */
37 #define CONFIG_XIN               50000000
38 /* #define MPC8XX_HZ            120000000 */
39 #define MPC8XX_HZ                66666666
40
41 #define CONFIG_8xx_GCLK_FREQ    MPC8XX_HZ
42
43 #if 0
44 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled            */
45 #else
46 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
47 #endif
48
49 #undef  CONFIG_CLOCKS_IN_MHZ    /* clocks NOT passsed to Linux in MHz */
50
51 #define CONFIG_PREBOOT  "echo;"
52
53 #undef  CONFIG_BOOTARGS
54 #define CONFIG_BOOTCOMMAND                                                      \
55         "tftpboot; "                                                            \
56         "setenv bootargs root=/dev/nfs rw nfsroot=${serverip}:${rootpath} "     \
57         "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off; "   \
58         "bootm"
59
60 #define CONFIG_SOURCE
61 #define CONFIG_LOADS_ECHO       0       /* echo off for serial download */
62 #undef  CONFIG_SYS_LOADS_BAUD_CHANGE            /* don't allow baudrate change  */
63
64 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
65
66 #undef  CONFIG_CAN_DRIVER               /* CAN Driver support disabled  */
67
68 #define CONFIG_STATUS_LED       1       /* Status LED enabled           */
69 #define CONFIG_BOARD_SPECIFIC_LED       /* version has board specific leds */
70
71 /*
72  * BOOTP options
73  */
74 #define CONFIG_BOOTP_SUBNETMASK
75 #define CONFIG_BOOTP_GATEWAY
76 #define CONFIG_BOOTP_HOSTNAME
77 #define CONFIG_BOOTP_BOOTPATH
78 #define CONFIG_BOOTP_BOOTFILESIZE
79 #define CONFIG_BOOTP_NISDOMAIN
80
81
82 #undef CONFIG_MAC_PARTITION
83 #undef CONFIG_DOS_PARTITION
84
85 #define CONFIG_RTC_MPC8xx               /* use internal RTC of MPC8xx   */
86
87 #define FEC_ENET                1       /* eth.c needs it that way... */
88 #undef CONFIG_SYS_DISCOVER_PHY
89 #define CONFIG_MII              1
90 #define CONFIG_MII_INIT         1
91 #define CONFIG_RMII             1       /* use RMII interface */
92
93 #define CONFIG_ETHER_ON_FEC1    1
94 #define CONFIG_FEC1_PHY         8       /* phy address of FEC */
95 #define CONFIG_FEC1_PHY_NORXERR 1
96
97 #define CONFIG_ETHER_ON_FEC2    1
98 #define CONFIG_FEC2_PHY         4
99 #define CONFIG_FEC2_PHY_NORXERR 1
100
101 #define CONFIG_ENV_OVERWRITE    1       /* allow modification of vendor params */
102
103
104 /*
105  * Command line configuration.
106  */
107 #include <config_cmd_default.h>
108
109 #define CONFIG_CMD_DHCP
110 #define CONFIG_CMD_PING
111 #define CONFIG_CMD_MII
112 #define CONFIG_CMD_CDP
113
114
115 #define CONFIG_BOARD_EARLY_INIT_F       1
116 #define CONFIG_MISC_INIT_R
117
118 /*
119  * Miscellaneous configurable options
120  */
121 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
122
123 #define CONFIG_SYS_HUSH_PARSER  1
124
125 #if defined(CONFIG_CMD_KGDB)
126 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
127 #else
128 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
129 #endif
130 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
131 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
132 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
133
134 #define CONFIG_SYS_MEMTEST_START        0x0300000       /* memtest works on     */
135 #define CONFIG_SYS_MEMTEST_END          0x0700000       /* 3 ... 7 MB in DRAM   */
136
137 #define CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
138
139 /*
140  * Low Level Configuration Settings
141  * (address mappings, register initial values, etc.)
142  * You should know what you are doing if you make changes here.
143  */
144 /*-----------------------------------------------------------------------
145  * Internal Memory Mapped Register
146  */
147 #define CONFIG_SYS_IMMR         0xFF000000
148
149 /*-----------------------------------------------------------------------
150  * Definitions for initial stack pointer and data area (in DPRAM)
151  */
152 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_IMMR
153 #define CONFIG_SYS_INIT_RAM_SIZE        0x3000  /* Size of used area in DPRAM   */
154 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
155 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
156
157 /*-----------------------------------------------------------------------
158  * Start addresses for the final memory configuration
159  * (Set up by the startup code)
160  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
161  */
162 #define CONFIG_SYS_SDRAM_BASE           0x00000000
163 #define CONFIG_SYS_FLASH_BASE           0x40000000
164 #if defined(DEBUG)
165 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor   */
166 #else
167 #define CONFIG_SYS_MONITOR_LEN          (192 << 10)     /* Reserve 192 kB for Monitor   */
168 #endif
169 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
170 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* Reserve 128 kB for malloc()  */
171 #if CONFIG_NETTA2_VERSION == 2
172 #define CONFIG_SYS_FLASH_BASE4          0x40080000
173 #endif
174
175 #define CONFIG_SYS_RESET_ADDRESS   0x80000000
176
177 /*
178  * For booting Linux, the board info and command line data
179  * have to be in the first 8 MB of memory, since this is
180  * the maximum mapped by the Linux kernel during initialization.
181  */
182 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
183
184 /*-----------------------------------------------------------------------
185  * FLASH organization
186  */
187 #if CONFIG_NETTA2_VERSION == 1
188 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
189 #elif CONFIG_NETTA2_VERSION == 2
190 #define CONFIG_SYS_MAX_FLASH_BANKS      2       /* max number of memory banks           */
191 #endif
192 #define CONFIG_SYS_MAX_FLASH_SECT       8       /* max number of sectors on one chip    */
193
194 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
195 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
196
197 #define CONFIG_ENV_IS_IN_FLASH  1
198 #define CONFIG_ENV_SECT_SIZE    0x10000
199
200 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE + 0x60000)
201 #define CONFIG_ENV_OFFSET               0
202 #define CONFIG_ENV_SIZE         0x4000
203
204 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_SYS_FLASH_BASE + 0x70000)
205 #define CONFIG_ENV_OFFSET_REDUND        0
206 #define CONFIG_ENV_SIZE_REDUND  CONFIG_ENV_SIZE
207
208 /*-----------------------------------------------------------------------
209  * Cache Configuration
210  */
211 #define CONFIG_SYS_CACHELINE_SIZE       16      /* For all MPC8xx CPUs                  */
212 #if defined(CONFIG_CMD_KGDB)
213 #define CONFIG_SYS_CACHELINE_SHIFT      4       /* log base 2 of the above value        */
214 #endif
215
216 /*-----------------------------------------------------------------------
217  * SYPCR - System Protection Control                            11-9
218  * SYPCR can only be written once after reset!
219  *-----------------------------------------------------------------------
220  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
221  */
222 #if defined(CONFIG_WATCHDOG)
223 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
224                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
225 #else
226 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
227 #endif
228
229 /*-----------------------------------------------------------------------
230  * SIUMCR - SIU Module Configuration                            11-6
231  *-----------------------------------------------------------------------
232  * PCMCIA config., multi-function pin tri-state
233  */
234 #ifndef CONFIG_CAN_DRIVER
235 #define CONFIG_SYS_SIUMCR       (SIUMCR_DBGC00 | SIUMCR_DBPC00 | SIUMCR_MLRC01 | SIUMCR_FRC)
236 #else   /* we must activate GPL5 in the SIUMCR for CAN */
237 #define CONFIG_SYS_SIUMCR       (SIUMCR_DBGC11 | SIUMCR_DBPC00 | SIUMCR_MLRC01 | SIUMCR_FRC)
238 #endif  /* CONFIG_CAN_DRIVER */
239
240 /*-----------------------------------------------------------------------
241  * TBSCR - Time Base Status and Control                         11-26
242  *-----------------------------------------------------------------------
243  * Clear Reference Interrupt Status, Timebase freezing enabled
244  */
245 #define CONFIG_SYS_TBSCR        (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
246
247 /*-----------------------------------------------------------------------
248  * RTCSC - Real-Time Clock Status and Control Register          11-27
249  *-----------------------------------------------------------------------
250  */
251 #define CONFIG_SYS_RTCSC        (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)
252
253 /*-----------------------------------------------------------------------
254  * PISCR - Periodic Interrupt Status and Control                11-31
255  *-----------------------------------------------------------------------
256  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
257  */
258 #define CONFIG_SYS_PISCR        (PISCR_PS | PISCR_PITF)
259
260 /*-----------------------------------------------------------------------
261  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
262  *-----------------------------------------------------------------------
263  * Reset PLL lock status sticky bit, timer expired status bit and timer
264  * interrupt status bit
265  *
266  */
267
268 #if CONFIG_XIN == 10000000
269
270 #if MPC8XX_HZ == 120000000
271 #define CONFIG_SYS_PLPRCR       ((0 << PLPRCR_MFN_SHIFT) | (0 << PLPRCR_MFD_SHIFT) | \
272                          (0 << PLPRCR_S_SHIFT) | (12 << PLPRCR_MFI_SHIFT) | (0 << PLPRCR_PDF_SHIFT) | \
273                          PLPRCR_TEXPS)
274 #elif MPC8XX_HZ == 100000000
275 #define CONFIG_SYS_PLPRCR       ((0 << PLPRCR_MFN_SHIFT) | (0 << PLPRCR_MFD_SHIFT) | \
276                          (0 << PLPRCR_S_SHIFT) | (10 << PLPRCR_MFI_SHIFT) | (0 << PLPRCR_PDF_SHIFT) | \
277                          PLPRCR_TEXPS)
278 #elif MPC8XX_HZ == 50000000
279 #define CONFIG_SYS_PLPRCR       ((0 << PLPRCR_MFN_SHIFT) | (0 << PLPRCR_MFD_SHIFT) | \
280                          (1 << PLPRCR_S_SHIFT) | (8 << PLPRCR_MFI_SHIFT) | (3 << PLPRCR_PDF_SHIFT) | \
281                          PLPRCR_TEXPS)
282 #elif MPC8XX_HZ == 25000000
283 #define CONFIG_SYS_PLPRCR       ((0 << PLPRCR_MFN_SHIFT) | (0 << PLPRCR_MFD_SHIFT) | \
284                          (2 << PLPRCR_S_SHIFT) | (8 << PLPRCR_MFI_SHIFT) | (3 << PLPRCR_PDF_SHIFT) | \
285                          PLPRCR_TEXPS)
286 #elif MPC8XX_HZ == 40000000
287 #define CONFIG_SYS_PLPRCR       ((0 << PLPRCR_MFN_SHIFT) | (0 << PLPRCR_MFD_SHIFT) | \
288                          (1 << PLPRCR_S_SHIFT) | (8 << PLPRCR_MFI_SHIFT) | (4 << PLPRCR_PDF_SHIFT) | \
289                          PLPRCR_TEXPS)
290 #elif MPC8XX_HZ == 75000000
291 #define CONFIG_SYS_PLPRCR       ((0 << PLPRCR_MFN_SHIFT) | (0 << PLPRCR_MFD_SHIFT) | \
292                          (1 << PLPRCR_S_SHIFT) | (15 << PLPRCR_MFI_SHIFT) | (0 << PLPRCR_PDF_SHIFT) | \
293                          PLPRCR_TEXPS)
294 #else
295 #error unsupported CPU freq for XIN = 10MHz
296 #endif
297
298 #elif CONFIG_XIN == 50000000
299
300 #if MPC8XX_HZ == 120000000
301 #define CONFIG_SYS_PLPRCR       ((0 << PLPRCR_MFN_SHIFT) | (0 << PLPRCR_MFD_SHIFT) | \
302                          (0 << PLPRCR_S_SHIFT) | (12 << PLPRCR_MFI_SHIFT) | (4 << PLPRCR_PDF_SHIFT) | \
303                          PLPRCR_TEXPS)
304 #elif MPC8XX_HZ == 100000000
305 #define CONFIG_SYS_PLPRCR       ((0 << PLPRCR_MFN_SHIFT) | (0 << PLPRCR_MFD_SHIFT) | \
306                          (0 << PLPRCR_S_SHIFT) | (6 << PLPRCR_MFI_SHIFT) | (2 << PLPRCR_PDF_SHIFT) | \
307                          PLPRCR_TEXPS)
308 #elif MPC8XX_HZ ==  66666666
309 #define CONFIG_SYS_PLPRCR       ((0 << PLPRCR_MFN_SHIFT) | (0 << PLPRCR_MFD_SHIFT) | \
310                          (1 << PLPRCR_S_SHIFT) | (8 << PLPRCR_MFI_SHIFT) | (2 << PLPRCR_PDF_SHIFT) | \
311                          PLPRCR_TEXPS)
312 #else
313 #error unsupported CPU freq for XIN = 50MHz
314 #endif
315
316 #else
317
318 #error unsupported XIN freq
319 #endif
320
321
322 /*
323  *-----------------------------------------------------------------------
324  * SCCR - System Clock and reset Control Register               15-27
325  *-----------------------------------------------------------------------
326  * Set clock output, timebase and RTC source and divider,
327  * power management and some other internal clocks
328  *
329  * Note: When TBS == 0 the timebase is independent of current cpu clock.
330  */
331
332 #define SCCR_MASK       SCCR_EBDF11
333 #if MPC8XX_HZ > 66666666
334 #define CONFIG_SYS_SCCR (/* SCCR_TBS     | */ SCCR_CRQEN | \
335                          SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
336                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \
337                          SCCR_DFALCD00 | SCCR_EBDF01)
338 #else
339 #define CONFIG_SYS_SCCR (/* SCCR_TBS     | */ SCCR_CRQEN | \
340                          SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
341                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \
342                          SCCR_DFALCD00)
343 #endif
344
345 /*-----------------------------------------------------------------------
346  *
347  *-----------------------------------------------------------------------
348  *
349  */
350 /*#define       CONFIG_SYS_DER  0x2002000F*/
351 #define CONFIG_SYS_DER  0
352
353 /*
354  * Init Memory Controller:
355  *
356  * BR0/1 and OR0/1 (FLASH)
357  */
358
359 #define FLASH_BASE0_PRELIM      0x40000000      /* FLASH bank #0        */
360
361 /* used to re-map FLASH both when starting from SRAM or FLASH:
362  * restrict access enough to keep SRAM working (if any)
363  * but not too much to meddle with FLASH accesses
364  */
365 #define CONFIG_SYS_REMAP_OR_AM          0x80000000      /* OR addr mask */
366 #define CONFIG_SYS_PRELIM_OR_AM 0xE0000000      /* OR addr mask */
367
368 /* FLASH timing: ACS = 11, TRLX = 0, CSNT = 1, SCY = 5, EHTR = 1        */
369 #define CONFIG_SYS_OR_TIMING_FLASH      (OR_CSNT_SAM  | OR_BI | OR_SCY_5_CLK | OR_TRLX)
370
371 #define CONFIG_SYS_OR0_REMAP    (CONFIG_SYS_REMAP_OR_AM  | CONFIG_SYS_OR_TIMING_FLASH)
372 #define CONFIG_SYS_OR0_PRELIM   (CONFIG_SYS_PRELIM_OR_AM | CONFIG_SYS_OR_TIMING_FLASH)
373 #define CONFIG_SYS_BR0_PRELIM   ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_PS_8 | BR_V )
374
375 #if CONFIG_NETTA2_VERSION == 2
376
377 #define FLASH_BASE4_PRELIM      0x40080000      /* FLASH bank #1        */
378
379 #define CONFIG_SYS_OR4_REMAP    (CONFIG_SYS_REMAP_OR_AM  | CONFIG_SYS_OR_TIMING_FLASH)
380 #define CONFIG_SYS_OR4_PRELIM   (CONFIG_SYS_PRELIM_OR_AM | CONFIG_SYS_OR_TIMING_FLASH)
381 #define CONFIG_SYS_BR4_PRELIM   ((FLASH_BASE4_PRELIM & BR_BA_MSK) | BR_PS_8 | BR_V )
382
383 #endif
384
385 /*
386  * BR3 and OR3 (SDRAM)
387  *
388  */
389 #define SDRAM_BASE3_PRELIM      0x00000000      /* SDRAM bank #0        */
390 #define SDRAM_MAX_SIZE          (256 << 20)     /* max 256MB per bank   */
391
392 /* SDRAM timing: Multiplexed addresses, GPL5 output to GPL5_A (don't care)      */
393 #define CONFIG_SYS_OR_TIMING_SDRAM      (OR_CSNT_SAM | OR_G5LS)
394
395 #define CONFIG_SYS_OR3_PRELIM   ((0xFFFFFFFFLU & ~(SDRAM_MAX_SIZE - 1)) | CONFIG_SYS_OR_TIMING_SDRAM)
396 #define CONFIG_SYS_BR3_PRELIM   ((SDRAM_BASE3_PRELIM & BR_BA_MSK) | BR_MS_UPMB | BR_PS_32 | BR_V)
397
398 /*
399  * Memory Periodic Timer Prescaler
400  */
401
402 /*
403  * Memory Periodic Timer Prescaler
404  *
405  * The Divider for PTA (refresh timer) configuration is based on an
406  * example SDRAM configuration (64 MBit, one bank). The adjustment to
407  * the number of chip selects (NCS) and the actually needed refresh
408  * rate is done by setting MPTPR.
409  *
410  * PTA is calculated from
411  *      PTA = (gclk * Trefresh) / ((2 ^ (2 * DFBRG)) * PTP * NCS)
412  *
413  *      gclk      CPU clock (not bus clock!)
414  *      Trefresh  Refresh cycle * 4 (four word bursts used)
415  *
416  * 4096  Rows from SDRAM example configuration
417  * 1000  factor s -> ms
418  *   32  PTP (pre-divider from MPTPR) from SDRAM example configuration
419  *    4  Number of refresh cycles per period
420  *   64  Refresh cycle in ms per number of rows
421  * --------------------------------------------
422  * Divider = 4096 * 32 * 1000 / (4 * 64) = 512000
423  *
424  * 50 MHz => 50.000.000 / Divider =  98
425  * 66 Mhz => 66.000.000 / Divider = 129
426  * 80 Mhz => 80.000.000 / Divider = 156
427  */
428
429 #define CONFIG_SYS_MAMR_PTA              234
430
431 /*
432  * For 16 MBit, refresh rates could be 31.3 us
433  * (= 64 ms / 2K = 125 / quad bursts).
434  * For a simpler initialization, 15.6 us is used instead.
435  *
436  * #define CONFIG_SYS_MPTPR_2BK_2K      MPTPR_PTP_DIV32         for 2 banks
437  * #define CONFIG_SYS_MPTPR_1BK_2K      MPTPR_PTP_DIV64         for 1 bank
438  */
439 #define CONFIG_SYS_MPTPR_2BK_4K MPTPR_PTP_DIV16         /* setting for 2 banks  */
440 #define CONFIG_SYS_MPTPR_1BK_4K MPTPR_PTP_DIV32         /* setting for 1 bank   */
441
442 /* refresh rate 7.8 us (= 64 ms / 8K = 31.2 / quad bursts) for 256 MBit         */
443 #define CONFIG_SYS_MPTPR_2BK_8K MPTPR_PTP_DIV8          /* setting for 2 banks  */
444 #define CONFIG_SYS_MPTPR_1BK_8K MPTPR_PTP_DIV16         /* setting for 1 bank   */
445
446 /*
447  * MAMR settings for SDRAM
448  */
449
450 /* 8 column SDRAM */
451 #define CONFIG_SYS_MAMR_8COL    ((CONFIG_SYS_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE       |   \
452                          MAMR_AMA_TYPE_0 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A11 |   \
453                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
454
455 /* 9 column SDRAM */
456 #define CONFIG_SYS_MAMR_9COL    ((CONFIG_SYS_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE       |   \
457                          MAMR_AMA_TYPE_1 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A10 |   \
458                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
459
460 #define CONFIG_LAST_STAGE_INIT          /* needed to reset the damn phys */
461
462 /****************************************************************/
463
464 #define DSP_SIZE        0x00010000      /* 64K */
465 #define NAND_SIZE       0x00010000      /* 64K */
466
467 #define DSP_BASE        0xF1000000
468 #define NAND_BASE       0xF1010000
469
470 /*****************************************************************************/
471
472 #define CONFIG_SYS_DIRECT_FLASH_TFTP
473
474 /*****************************************************************************/
475
476 #if CONFIG_NETTA2_VERSION == 1
477 #define STATUS_LED_BIT          0x00000008              /* bit 28 */
478 #elif CONFIG_NETTA2_VERSION == 2
479 #define STATUS_LED_BIT          0x00000080              /* bit 24 */
480 #endif
481
482 #define STATUS_LED_PERIOD       (CONFIG_SYS_HZ / 2)
483 #define STATUS_LED_STATE        STATUS_LED_BLINKING
484
485 #define STATUS_LED_ACTIVE       0               /* LED on for bit == 0  */
486 #define STATUS_LED_BOOT         0               /* LED 0 used for boot status */
487
488 #ifndef __ASSEMBLY__
489
490 /* LEDs */
491
492 /* led_id_t is unsigned int mask */
493 typedef unsigned int led_id_t;
494
495 #define __led_toggle(_msk) \
496         do { \
497                 ((volatile immap_t *)CONFIG_SYS_IMMR)->im_cpm.cp_pedat ^= (_msk); \
498         } while(0)
499
500 #define __led_set(_msk, _st) \
501         do { \
502                 if ((_st)) \
503                         ((volatile immap_t *)CONFIG_SYS_IMMR)->im_cpm.cp_pedat |= (_msk); \
504                 else \
505                         ((volatile immap_t *)CONFIG_SYS_IMMR)->im_cpm.cp_pedat &= ~(_msk); \
506         } while(0)
507
508 #define __led_init(msk, st) __led_set(msk, st)
509
510 #endif
511
512 /***********************************************************************************************************
513
514  ----------------------------------------------------------------------------------------------
515
516    (V1) version 1 of the board
517    (V2) version 2 of the board
518
519  ----------------------------------------------------------------------------------------------
520
521    Pin definitions:
522
523  +------+----------------+--------+------------------------------------------------------------
524  |  #   | Name           | Type   | Comment
525  +------+----------------+--------+------------------------------------------------------------
526  | PA3  | SPIEN_MAX      | Output | MAX serial to uart chip select
527  | PA7  | DSP_INT        | Output | DSP interrupt
528  | PA10 | DSP_RESET      | Output | DSP reset
529  | PA14 | USBOE          | Output | USB (1)
530  | PA15 | USBRXD         | Output | USB (1)
531  | PB19 | BT_RTS         | Output | Bluetooth (0)
532  | PB23 | BT_CTS         | Output | Bluetooth (0)
533  | PB26 | SPIEN_SEP      | Output | Serial EEPROM chip select
534  | PB27 | SPICS_DISP     | Output | Display chip select
535  | PB28 | SPI_RXD_3V     | Input  | SPI Data Rx
536  | PB29 | SPI_TXD        | Output | SPI Data Tx
537  | PB30 | SPI_CLK        | Output | SPI Clock
538  | PC10 | DISPA0         | Output | Display A0
539  | PC11 | BACKLIGHT      | Output | Display backlit
540  | PC12 | SPI2RXD        | Input  | (V1) 2nd SPI RXD
541  |      | IO_RESET       | Output | (V2) General I/O reset
542  | PC13 | SPI2TXD        | Output | (V1) 2nd SPI TXD (V1)
543  |      | HOOK           | Input  | (V2) Hook input interrupt
544  | PC15 | SPI2CLK        | Output | (V1) 2nd SPI CLK
545  |      | F_RY_BY        | Input  | (V2) NAND F_RY_BY
546  | PE17 | F_ALE          | Output | NAND F_ALE
547  | PE18 | F_CLE          | Output | NAND F_CLE
548  | PE20 | F_CE           | Output | NAND F_CE
549  | PE24 | SPICS_SCOUT    | Output | (V1) Codec chip select
550  |      | LED            | Output | (V2) LED
551  | PE27 | SPICS_ER       | Output | External serial register CS
552  | PE28 | LEDIO1         | Output | (V1) LED
553  |      | BKBR1          | Input  | (V2) Keyboard input scan
554  | PE29 | LEDIO2         | Output | (V1) LED hook for A (TA2)
555  |      | BKBR2          | Input  | (V2) Keyboard input scan
556  | PE30 | LEDIO3         | Output | (V1) LED hook for A (TA2)
557  |      | BKBR3          | Input  | (V2) Keyboard input scan
558  | PE31 | F_RY_BY        | Input  | (V1) NAND F_RY_BY
559  |      | BKBR4          | Input  | (V2) Keyboard input scan
560  +------+----------------+--------+---------------------------------------------------
561
562  ----------------------------------------------------------------------------------------------
563
564    Serial register input:
565
566  +------+----------------+------------------------------------------------------------
567  |  #   | Name           | Comment
568  +------+----------------+------------------------------------------------------------
569  |    4 | HOOK           | Hook switch
570  |    5 | BT_LINK        | Bluetooth link status
571  |    6 | HOST_WAKE      | Bluetooth host wake up
572  |    7 | OK_ETH         | Cisco inline power OK status
573  +------+----------------+------------------------------------------------------------
574
575  ----------------------------------------------------------------------------------------------
576
577  Chip selects:
578
579  +------+----------------+------------------------------------------------------------
580  |  #   | Name           | Comment
581  +------+----------------+------------------------------------------------------------
582  | CS0  | CS0            | Boot flash
583  | CS1  | CS_FLASH       | NAND flash
584  | CS2  | CS_DSP         | DSP
585  | CS3  | DCS_DRAM       | DRAM
586  | CS4  | CS_FLASH2      | (V2) 2nd flash
587  +------+----------------+------------------------------------------------------------
588
589  ----------------------------------------------------------------------------------------------
590
591  Interrupts:
592
593  +------+----------------+------------------------------------------------------------
594  |  #   | Name           | Comment
595  +------+----------------+------------------------------------------------------------
596  | IRQ1 | IRQ_DSP        | DSP interrupt
597  | IRQ3 | S_INTER        | DUSLIC ???
598  | IRQ4 | F_RY_BY        | NAND
599  | IRQ7 | IRQ_MAX        | MAX 3100 interrupt
600  +------+----------------+------------------------------------------------------------
601
602  ----------------------------------------------------------------------------------------------
603
604  Interrupts on PCMCIA pins:
605
606  +------+----------------+------------------------------------------------------------
607  |  #   | Name           | Comment
608  +------+----------------+------------------------------------------------------------
609  | IP_A0| PHY1_LINK      | Link status changed for #1 Ethernet interface
610  | IP_A1| PHY2_LINK      | Link status changed for #2 Ethernet interface
611  | IP_A2| RMII1_MDINT    | PHY interrupt for #1
612  | IP_A3| RMII2_MDINT    | PHY interrupt for #2
613  | IP_A5| HOST_WAKE      | (V2) Bluetooth host wake
614  | IP_A6| OK_ETH         | (V2) Cisco inline power OK
615  +------+----------------+------------------------------------------------------------
616
617 **************************************************************************************************/
618
619 #define CONFIG_SYS_CONSOLE_IS_IN_ENV            1
620 #define CONFIG_SYS_CONSOLE_OVERWRITE_ROUTINE    1
621 #define CONFIG_SYS_CONSOLE_ENV_OVERWRITE        1
622
623 /*************************************************************************************************/
624
625 /* use board specific hardware */
626 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
627 #define CONFIG_HW_WATCHDOG
628
629 /*************************************************************************************************/
630
631 #define CONFIG_CDP_DEVICE_ID            20
632 #define CONFIG_CDP_DEVICE_ID_PREFIX     "NT"    /* netta2 */
633 #define CONFIG_CDP_PORT_ID              "eth%d"
634 #define CONFIG_CDP_CAPABILITIES         0x00000010
635 #define CONFIG_CDP_VERSION              "u-boot" " " U_BOOT_DATE " " U_BOOT_TIME
636 #define CONFIG_CDP_PLATFORM             "Intracom NetTA2"
637 #define CONFIG_CDP_TRIGGER              0x20020001
638 #define CONFIG_CDP_POWER_CONSUMPTION    4300    /* 90 mA @ 48V */
639 #define CONFIG_CDP_APPLIANCE_VLAN_TYPE  0x01    /* ipphone ? */
640
641 /*************************************************************************************************/
642
643 #define CONFIG_AUTO_COMPLETE    1
644
645 /*************************************************************************************************/
646
647 #define CONFIG_CRC32_VERIFY     1
648
649 /*************************************************************************************************/
650
651 #define CONFIG_HUSH_OLD_PARSER_COMPATIBLE       1
652
653 /*************************************************************************************************/
654 #endif  /* __CONFIG_H */