Merge tag 'ti-v2020.07-rc3' of https://gitlab.denx.de/u-boot/custodians/u-boot-ti
[platform/kernel/u-boot.git] / include / configs / MPC8548CDS.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2004, 2007, 2010-2011 Freescale Semiconductor.
4  * Copyright 2020 NXP
5  */
6
7 /*
8  * mpc8548cds board configuration file
9  *
10  * Please refer to doc/README.mpc85xxcds for more info.
11  *
12  */
13 #ifndef __CONFIG_H
14 #define __CONFIG_H
15
16 #define CONFIG_SYS_SRIO
17 #define CONFIG_SRIO1                    /* SRIO port 1 */
18
19 #define CONFIG_PCI1             /* PCI controller 1 */
20 #define CONFIG_PCIE1            /* PCIE controller 1 (slot 1) */
21 #undef CONFIG_PCI2
22 #define CONFIG_SYS_PCI_64BIT    1       /* enable 64-bit PCI resources */
23
24 #define CONFIG_ENV_OVERWRITE
25 #define CONFIG_INTERRUPTS               /* enable pci, srio, ddr interrupts */
26
27 #define CONFIG_FSL_VIA
28
29 #ifndef __ASSEMBLY__
30 #include <linux/stringify.h>
31 extern unsigned long get_clock_freq(void);
32 #endif
33 #define CONFIG_SYS_CLK_FREQ     get_clock_freq() /* sysclk for MPC85xx */
34
35 /*
36  * These can be toggled for performance analysis, otherwise use default.
37  */
38 #define CONFIG_L2_CACHE                 /* toggle L2 cache */
39 #define CONFIG_BTB                      /* toggle branch predition */
40
41 /*
42  * Only possible on E500 Version 2 or newer cores.
43  */
44 #define CONFIG_ENABLE_36BIT_PHYS        1
45
46 #ifdef CONFIG_PHYS_64BIT
47 #define CONFIG_ADDR_MAP
48 #define CONFIG_SYS_NUM_ADDR_MAP         16      /* number of TLB1 entries */
49 #endif
50
51 #define CONFIG_SYS_CCSRBAR              0xe0000000
52 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
53
54 /* DDR Setup */
55 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup*/
56 #define CONFIG_DDR_SPD
57
58 #define CONFIG_DDR_ECC
59 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER       /* DDR controller or DMA? */
60 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
61
62 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000      /* DDR is system memory*/
63 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
64
65 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
66 #define CONFIG_CHIP_SELECTS_PER_CTRL    (2 * CONFIG_DIMM_SLOTS_PER_CTLR)
67
68 /* I2C addresses of SPD EEPROMs */
69 #define SPD_EEPROM_ADDRESS      0x51    /* CTLR 0 DIMM 0 */
70
71 /* Make sure required options are set */
72 #ifndef CONFIG_SPD_EEPROM
73 #error ("CONFIG_SPD_EEPROM is required")
74 #endif
75
76 #undef CONFIG_CLOCKS_IN_MHZ
77 /*
78  * Physical Address Map
79  *
80  * 32bit:
81  * 0x0000_0000  0x7fff_ffff     DDR                     2G      cacheable
82  * 0x8000_0000  0x9fff_ffff     PCI1 MEM                512M    cacheable
83  * 0xa000_0000  0xbfff_ffff     PCIe MEM                512M    cacheable
84  * 0xc000_0000  0xdfff_ffff     RapidIO                 512M    cacheable
85  * 0xe000_0000  0xe00f_ffff     CCSR                    1M      non-cacheable
86  * 0xe200_0000  0xe20f_ffff     PCI1 IO                 1M      non-cacheable
87  * 0xe300_0000  0xe30f_ffff     PCIe IO                 1M      non-cacheable
88  * 0xf000_0000  0xf3ff_ffff     SDRAM                   64M     cacheable
89  * 0xf800_0000  0xf80f_ffff     NVRAM/CADMUS            1M      non-cacheable
90  * 0xff00_0000  0xff7f_ffff     FLASH (2nd bank)        8M      non-cacheable
91  * 0xff80_0000  0xffff_ffff     FLASH (boot bank)       8M      non-cacheable
92  *
93  * 36bit:
94  * 0x00000_0000 0x07fff_ffff    DDR                     2G      cacheable
95  * 0xc0000_0000 0xc1fff_ffff    PCI1 MEM                512M    cacheable
96  * 0xc2000_0000 0xc3fff_ffff    PCIe MEM                512M    cacheable
97  * 0xc4000_0000 0xc5fff_ffff    RapidIO                 512M    cacheable
98  * 0xfe000_0000 0xfe00f_ffff    CCSR                    1M      non-cacheable
99  * 0xfe200_0000 0xfe20f_ffff    PCI1 IO                 1M      non-cacheable
100  * 0xfe300_0000 0xfe30f_ffff    PCIe IO                 1M      non-cacheable
101  * 0xff000_0000 0xff3ff_ffff    SDRAM                   64M     cacheable
102  * 0xff800_0000 0xff80f_ffff    NVRAM/CADMUS            1M      non-cacheable
103  * 0xfff00_0000 0xfff7f_ffff    FLASH (2nd bank)        8M      non-cacheable
104  * 0xfff80_0000 0xfffff_ffff    FLASH (boot bank)       8M      non-cacheable
105  *
106  */
107
108 /*
109  * Local Bus Definitions
110  */
111
112 /*
113  * FLASH on the Local Bus
114  * Two banks, 8M each, using the CFI driver.
115  * Boot from BR0/OR0 bank at 0xff00_0000
116  * Alternate BR1/OR1 bank at 0xff80_0000
117  *
118  * BR0, BR1:
119  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
120  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
121  *    Port Size = 16 bits = BRx[19:20] = 10
122  *    Use GPCM = BRx[24:26] = 000
123  *    Valid = BRx[31] = 1
124  *
125  * 0    4    8    12   16   20   24   28
126  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001    BR0
127  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001    BR1
128  *
129  * OR0, OR1:
130  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
131  *    Reserved ORx[17:18] = 11, confusion here?
132  *    CSNT = ORx[20] = 1
133  *    ACS = half cycle delay = ORx[21:22] = 11
134  *    SCY = 6 = ORx[24:27] = 0110
135  *    TRLX = use relaxed timing = ORx[29] = 1
136  *    EAD = use external address latch delay = OR[31] = 1
137  *
138  * 0    4    8    12   16   20   24   28
139  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65    ORx
140  */
141
142 #define CONFIG_SYS_FLASH_BASE           0xff000000      /* start of FLASH 16M */
143 #ifdef CONFIG_PHYS_64BIT
144 #define CONFIG_SYS_FLASH_BASE_PHYS      0xfff000000ull
145 #else
146 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
147 #endif
148
149 #define CONFIG_SYS_BR0_PRELIM \
150         (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS + 0x800000) | BR_PS_16 | BR_V)
151 #define CONFIG_SYS_BR1_PRELIM \
152         (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) | BR_PS_16 | BR_V)
153
154 #define CONFIG_SYS_OR0_PRELIM           0xff806e65
155 #define CONFIG_SYS_OR1_PRELIM           0xff806e65
156
157 #define CONFIG_SYS_FLASH_BANKS_LIST \
158         {CONFIG_SYS_FLASH_BASE_PHYS + 0x800000, CONFIG_SYS_FLASH_BASE_PHYS}
159 #define CONFIG_SYS_MAX_FLASH_BANKS      2               /* number of banks */
160 #define CONFIG_SYS_MAX_FLASH_SECT       128             /* sectors per device */
161 #undef  CONFIG_SYS_FLASH_CHECKSUM
162 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
163 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
164
165 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
166
167 #define CONFIG_SYS_FLASH_EMPTY_INFO
168
169 #define CONFIG_HWCONFIG                 /* enable hwconfig */
170
171 /*
172  * SDRAM on the Local Bus
173  */
174 #define CONFIG_SYS_LBC_SDRAM_BASE       0xf0000000      /* Localbus SDRAM */
175 #ifdef CONFIG_PHYS_64BIT
176 #define CONFIG_SYS_LBC_SDRAM_BASE_PHYS  0xff0000000ull
177 #else
178 #define CONFIG_SYS_LBC_SDRAM_BASE_PHYS  CONFIG_SYS_LBC_SDRAM_BASE
179 #endif
180 #define CONFIG_SYS_LBC_SDRAM_SIZE       64              /* LBC SDRAM is 64MB */
181
182 /*
183  * Base Register 2 and Option Register 2 configure SDRAM.
184  * The SDRAM base address, CONFIG_SYS_LBC_SDRAM_BASE, is 0xf0000000.
185  *
186  * For BR2, need:
187  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
188  *    port-size = 32-bits = BR2[19:20] = 11
189  *    no parity checking = BR2[21:22] = 00
190  *    SDRAM for MSEL = BR2[24:26] = 011
191  *    Valid = BR[31] = 1
192  *
193  * 0    4    8    12   16   20   24   28
194  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
195  *
196  * FIXME: CONFIG_SYS_LBC_SDRAM_BASE should be masked and OR'ed into
197  * FIXME: the top 17 bits of BR2.
198  */
199
200 #define CONFIG_SYS_BR2_PRELIM \
201         (BR_PHYS_ADDR(CONFIG_SYS_LBC_SDRAM_BASE_PHYS) \
202         | BR_PS_32 | (3<<BR_MSEL_SHIFT) | BR_V)
203
204 /*
205  * The SDRAM size in MB, CONFIG_SYS_LBC_SDRAM_SIZE, is 64.
206  *
207  * For OR2, need:
208  *    64MB mask for AM, OR2[0:7] = 1111 1100
209  *                 XAM, OR2[17:18] = 11
210  *    9 columns OR2[19-21] = 010
211  *    13 rows   OR2[23-25] = 100
212  *    EAD set for extra time OR[31] = 1
213  *
214  * 0    4    8    12   16   20   24   28
215  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
216  */
217
218 #define CONFIG_SYS_OR2_PRELIM           0xfc006901
219
220 #define CONFIG_SYS_LBC_LCRR             0x00030004      /* LB clock ratio reg */
221 #define CONFIG_SYS_LBC_LBCR             0x00000000      /* LB config reg */
222 #define CONFIG_SYS_LBC_LSRT             0x20000000      /* LB sdram refresh timer */
223 #define CONFIG_SYS_LBC_MRTPR            0x00000000      /* LB refresh timer prescal*/
224
225 /*
226  * Common settings for all Local Bus SDRAM commands.
227  * At run time, either BSMA1516 (for CPU 1.1)
228  *                  or BSMA1617 (for CPU 1.0) (old)
229  * is OR'ed in too.
230  */
231 #define CONFIG_SYS_LBC_LSDMR_COMMON     ( LSDMR_RFCR16          \
232                                 | LSDMR_PRETOACT7       \
233                                 | LSDMR_ACTTORW7        \
234                                 | LSDMR_BL8             \
235                                 | LSDMR_WRC4            \
236                                 | LSDMR_CL3             \
237                                 | LSDMR_RFEN            \
238                                 )
239
240 /*
241  * The CADMUS registers are connected to CS3 on CDS.
242  * The new memory map places CADMUS at 0xf8000000.
243  *
244  * For BR3, need:
245  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
246  *    port-size = 8-bits  = BR[19:20] = 01
247  *    no parity checking  = BR[21:22] = 00
248  *    GPMC for MSEL       = BR[24:26] = 000
249  *    Valid               = BR[31]    = 1
250  *
251  * 0    4    8    12   16   20   24   28
252  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
253  *
254  * For OR3, need:
255  *    1 MB mask for AM,   OR[0:16]  = 1111 1111 1111 0000 0
256  *    disable buffer ctrl OR[19]    = 0
257  *    CSNT                OR[20]    = 1
258  *    ACS                 OR[21:22] = 11
259  *    XACS                OR[23]    = 1
260  *    SCY 15 wait states  OR[24:27] = 1111      max is suboptimal but safe
261  *    SETA                OR[28]    = 0
262  *    TRLX                OR[29]    = 1
263  *    EHTR                OR[30]    = 1
264  *    EAD extra time      OR[31]    = 1
265  *
266  * 0    4    8    12   16   20   24   28
267  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
268  */
269
270 #define CONFIG_FSL_CADMUS
271
272 #define CADMUS_BASE_ADDR 0xf8000000
273 #ifdef CONFIG_PHYS_64BIT
274 #define CADMUS_BASE_ADDR_PHYS   0xff8000000ull
275 #else
276 #define CADMUS_BASE_ADDR_PHYS   CADMUS_BASE_ADDR
277 #endif
278 #define CONFIG_SYS_BR3_PRELIM \
279         (BR_PHYS_ADDR(CADMUS_BASE_ADDR_PHYS) | BR_PS_8 | BR_V)
280 #define CONFIG_SYS_OR3_PRELIM    0xfff00ff7
281
282 #define CONFIG_SYS_INIT_RAM_LOCK        1
283 #define CONFIG_SYS_INIT_RAM_ADDR        0xe4010000      /* Initial RAM address */
284 #define CONFIG_SYS_INIT_RAM_SIZE        0x4000          /* Size of used area in RAM */
285
286 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
287 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
288
289 #define CONFIG_SYS_MONITOR_LEN          (512 * 1024)
290 #define CONFIG_SYS_MALLOC_LEN   (1024 * 1024)   /* Reserved for malloc */
291
292 /* Serial Port */
293 #define CONFIG_SYS_NS16550_SERIAL
294 #define CONFIG_SYS_NS16550_REG_SIZE     1
295 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
296
297 #define CONFIG_SYS_BAUDRATE_TABLE \
298         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
299
300 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
301 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
302
303 /*
304  * I2C
305  */
306 #ifndef CONFIG_DM_I2C
307 #define CONFIG_SYS_I2C
308 #define CONFIG_SYS_FSL_I2C_SPEED        400000
309 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
310 #define CONFIG_SYS_FSL_I2C_OFFSET       0x3000
311 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x69} }
312 #else
313 #define CONFIG_SYS_SPD_BUS_NUM 0
314 #define CONFIG_I2C_SET_DEFAULT_BUS_NUM
315 #define CONFIG_I2C_DEFAULT_BUS_NUMBER   0
316 #endif
317 #define CONFIG_SYS_I2C_FSL
318
319 /* EEPROM */
320 #define CONFIG_ID_EEPROM
321 #define CONFIG_SYS_I2C_EEPROM_CCID
322 #define CONFIG_SYS_ID_EEPROM
323 #define CONFIG_SYS_I2C_EEPROM_ADDR     0x57
324 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 2
325
326 /*
327  * General PCI
328  * Memory space is mapped 1-1, but I/O space must start from 0.
329  */
330 #define CONFIG_SYS_PCI1_MEM_VIRT        0x80000000
331 #ifdef CONFIG_PHYS_64BIT
332 #define CONFIG_SYS_PCI1_MEM_BUS         0xe0000000
333 #define CONFIG_SYS_PCI1_MEM_PHYS        0xc00000000ull
334 #else
335 #define CONFIG_SYS_PCI1_MEM_BUS 0x80000000
336 #define CONFIG_SYS_PCI1_MEM_PHYS        0x80000000
337 #endif
338 #define CONFIG_SYS_PCI1_MEM_SIZE        0x20000000      /* 512M */
339 #define CONFIG_SYS_PCI1_IO_VIRT 0xe2000000
340 #define CONFIG_SYS_PCI1_IO_BUS  0x00000000
341 #ifdef CONFIG_PHYS_64BIT
342 #define CONFIG_SYS_PCI1_IO_PHYS 0xfe2000000ull
343 #else
344 #define CONFIG_SYS_PCI1_IO_PHYS 0xe2000000
345 #endif
346 #define CONFIG_SYS_PCI1_IO_SIZE 0x00100000      /* 1M */
347
348 #ifdef CONFIG_PCIE1
349 #define CONFIG_SYS_PCIE1_MEM_VIRT       0xa0000000
350 #ifdef CONFIG_PHYS_64BIT
351 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc20000000ull
352 #else
353 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xa0000000
354 #endif
355 #define CONFIG_SYS_PCIE1_IO_VIRT        0xe3000000
356 #ifdef CONFIG_PHYS_64BIT
357 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfe3000000ull
358 #else
359 #define CONFIG_SYS_PCIE1_IO_PHYS        0xe3000000
360 #endif
361 #endif
362
363 /*
364  * RapidIO MMU
365  */
366 #define CONFIG_SYS_SRIO1_MEM_VIRT       0xc0000000
367 #ifdef CONFIG_PHYS_64BIT
368 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc40000000ull
369 #else
370 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc0000000
371 #endif
372 #define CONFIG_SYS_SRIO1_MEM_SIZE       0x20000000      /* 512M */
373
374 #ifdef CONFIG_LEGACY
375 #define BRIDGE_ID 17
376 #define VIA_ID 2
377 #else
378 #define BRIDGE_ID 28
379 #define VIA_ID 4
380 #endif
381
382 #if defined(CONFIG_PCI)
383 #undef CONFIG_EEPRO100
384 #undef CONFIG_TULIP
385
386 #if !defined(CONFIG_DM_PCI)
387 #define CONFIG_FSL_PCI_INIT             1       /* Use common FSL init code */
388 #define CONFIG_PCI_INDIRECT_BRIDGE      1
389 #define CONFIG_SYS_PCIE1_NAME           "Slot"
390 #ifdef CONFIG_PHYS_64BIT
391 #define CONFIG_SYS_PCIE1_MEM_BUS        0xe0000000
392 #else
393 #define CONFIG_SYS_PCIE1_MEM_BUS        0xa0000000
394 #endif
395 #define CONFIG_SYS_PCIE1_MEM_SIZE       0x20000000      /* 512M */
396 #define CONFIG_SYS_PCIE1_IO_BUS         0x00000000
397 #define CONFIG_SYS_PCIE1_IO_SIZE        0x00100000      /*   1M */
398 #endif
399
400 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup */
401
402 #endif  /* CONFIG_PCI */
403
404 #if defined(CONFIG_TSEC_ENET)
405
406 #define CONFIG_TSEC1    1
407 #define CONFIG_TSEC1_NAME       "eTSEC0"
408 #define CONFIG_TSEC2    1
409 #define CONFIG_TSEC2_NAME       "eTSEC1"
410 #define CONFIG_TSEC3    1
411 #define CONFIG_TSEC3_NAME       "eTSEC2"
412 #define CONFIG_TSEC4
413 #define CONFIG_TSEC4_NAME       "eTSEC3"
414 #undef CONFIG_MPC85XX_FEC
415
416 #define TSEC1_PHY_ADDR          0
417 #define TSEC2_PHY_ADDR          1
418 #define TSEC3_PHY_ADDR          2
419 #define TSEC4_PHY_ADDR          3
420
421 #define TSEC1_PHYIDX            0
422 #define TSEC2_PHYIDX            0
423 #define TSEC3_PHYIDX            0
424 #define TSEC4_PHYIDX            0
425 #define TSEC1_FLAGS             TSEC_GIGABIT
426 #define TSEC2_FLAGS             TSEC_GIGABIT
427 #define TSEC3_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
428 #define TSEC4_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
429
430 /* Options are: eTSEC[0-3] */
431 #define CONFIG_ETHPRIME         "eTSEC0"
432 #endif  /* CONFIG_TSEC_ENET */
433
434 /*
435  * Environment
436  */
437
438 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
439 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
440
441 /*
442  * BOOTP options
443  */
444 #define CONFIG_BOOTP_BOOTFILESIZE
445
446 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
447
448 /*
449  * Miscellaneous configurable options
450  */
451 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
452
453 /*
454  * For booting Linux, the board info and command line data
455  * have to be in the first 64 MB of memory, since this is
456  * the maximum mapped by the Linux kernel during initialization.
457  */
458 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory map for Linux*/
459 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
460
461 #if defined(CONFIG_CMD_KGDB)
462 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
463 #endif
464
465 /*
466  * Environment Configuration
467  */
468 #if defined(CONFIG_TSEC_ENET)
469 #define CONFIG_HAS_ETH0
470 #define CONFIG_HAS_ETH1
471 #define CONFIG_HAS_ETH2
472 #define CONFIG_HAS_ETH3
473 #endif
474
475 #define CONFIG_IPADDR    192.168.1.253
476
477 #define CONFIG_HOSTNAME  "unknown"
478 #define CONFIG_ROOTPATH  "/nfsroot"
479 #define CONFIG_BOOTFILE "8548cds/uImage.uboot"
480 #define CONFIG_UBOOTPATH        8548cds/u-boot.bin      /* TFTP server */
481
482 #define CONFIG_SERVERIP  192.168.1.1
483 #define CONFIG_GATEWAYIP 192.168.1.1
484 #define CONFIG_NETMASK   255.255.255.0
485
486 #define CONFIG_LOADADDR 1000000 /*default location for tftp and bootm*/
487
488 #define CONFIG_EXTRA_ENV_SETTINGS               \
489         "hwconfig=fsl_ddr:ecc=off\0"            \
490         "netdev=eth0\0"                         \
491         "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
492         "tftpflash=tftpboot $loadaddr $uboot; " \
493                 "protect off " __stringify(CONFIG_SYS_TEXT_BASE)        \
494                         " +$filesize; " \
495                 "erase " __stringify(CONFIG_SYS_TEXT_BASE)              \
496                         " +$filesize; " \
497                 "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)     \
498                         " $filesize; "  \
499                 "protect on " __stringify(CONFIG_SYS_TEXT_BASE)         \
500                         " +$filesize; " \
501                 "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)    \
502                         " $filesize\0"  \
503         "consoledev=ttyS1\0"                    \
504         "ramdiskaddr=2000000\0"                 \
505         "ramdiskfile=ramdisk.uboot\0"           \
506         "fdtaddr=1e00000\0"                     \
507         "fdtfile=mpc8548cds.dtb\0"
508
509 #define CONFIG_NFSBOOTCOMMAND                                           \
510    "setenv bootargs root=/dev/nfs rw "                                  \
511       "nfsroot=$serverip:$rootpath "                                    \
512       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
513       "console=$consoledev,$baudrate $othbootargs;"                     \
514    "tftp $loadaddr $bootfile;"                                          \
515    "tftp $fdtaddr $fdtfile;"                                            \
516    "bootm $loadaddr - $fdtaddr"
517
518 #define CONFIG_RAMBOOTCOMMAND \
519    "setenv bootargs root=/dev/ram rw "                                  \
520       "console=$consoledev,$baudrate $othbootargs;"                     \
521    "tftp $ramdiskaddr $ramdiskfile;"                                    \
522    "tftp $loadaddr $bootfile;"                                          \
523    "tftp $fdtaddr $fdtfile;"                                            \
524    "bootm $loadaddr $ramdiskaddr $fdtaddr"
525
526 #define CONFIG_BOOTCOMMAND      CONFIG_NFSBOOTCOMMAND
527
528 #endif  /* __CONFIG_H */