Merge tag 'xilinx-for-v2022.04-rc3' of https://gitlab.denx.de/u-boot/custodians/u...
[platform/kernel/u-boot.git] / include / configs / MPC8548CDS.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2004, 2007, 2010-2011 Freescale Semiconductor.
4  * Copyright 2020 NXP
5  */
6
7 /*
8  * mpc8548cds board configuration file
9  *
10  * Please refer to doc/README.mpc85xxcds for more info.
11  *
12  */
13 #ifndef __CONFIG_H
14 #define __CONFIG_H
15
16 #define CONFIG_SYS_SRIO
17 #define CONFIG_SRIO1                    /* SRIO port 1 */
18
19 #define CONFIG_PCI1             /* PCI controller 1 */
20 #define CONFIG_PCIE1            /* PCIE controller 1 (slot 1) */
21 #undef CONFIG_PCI2
22
23 #define CONFIG_INTERRUPTS               /* enable pci, srio, ddr interrupts */
24
25 #ifndef __ASSEMBLY__
26 #include <linux/stringify.h>
27 #endif
28
29 /*
30  * These can be toggled for performance analysis, otherwise use default.
31  */
32 #define CONFIG_L2_CACHE                 /* toggle L2 cache */
33 #define CONFIG_BTB                      /* toggle branch predition */
34
35 /*
36  * Only possible on E500 Version 2 or newer cores.
37  */
38 #define CONFIG_ENABLE_36BIT_PHYS        1
39
40 #define CONFIG_SYS_CCSRBAR              0xe0000000
41 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
42
43 /* DDR Setup */
44 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup*/
45
46 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
47
48 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000      /* DDR is system memory*/
49 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
50
51 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
52 #define CONFIG_CHIP_SELECTS_PER_CTRL    (2 * CONFIG_DIMM_SLOTS_PER_CTLR)
53
54 /* I2C addresses of SPD EEPROMs */
55 #define SPD_EEPROM_ADDRESS      0x51    /* CTLR 0 DIMM 0 */
56
57 /* Make sure required options are set */
58 #ifndef CONFIG_SPD_EEPROM
59 #error ("CONFIG_SPD_EEPROM is required")
60 #endif
61
62 /*
63  * Physical Address Map
64  *
65  * 32bit:
66  * 0x0000_0000  0x7fff_ffff     DDR                     2G      cacheable
67  * 0x8000_0000  0x9fff_ffff     PCI1 MEM                512M    cacheable
68  * 0xa000_0000  0xbfff_ffff     PCIe MEM                512M    cacheable
69  * 0xc000_0000  0xdfff_ffff     RapidIO                 512M    cacheable
70  * 0xe000_0000  0xe00f_ffff     CCSR                    1M      non-cacheable
71  * 0xe200_0000  0xe20f_ffff     PCI1 IO                 1M      non-cacheable
72  * 0xe300_0000  0xe30f_ffff     PCIe IO                 1M      non-cacheable
73  * 0xf000_0000  0xf3ff_ffff     SDRAM                   64M     cacheable
74  * 0xf800_0000  0xf80f_ffff     NVRAM/CADMUS            1M      non-cacheable
75  * 0xff00_0000  0xff7f_ffff     FLASH (2nd bank)        8M      non-cacheable
76  * 0xff80_0000  0xffff_ffff     FLASH (boot bank)       8M      non-cacheable
77  *
78  * 36bit:
79  * 0x00000_0000 0x07fff_ffff    DDR                     2G      cacheable
80  * 0xc0000_0000 0xc1fff_ffff    PCI1 MEM                512M    cacheable
81  * 0xc2000_0000 0xc3fff_ffff    PCIe MEM                512M    cacheable
82  * 0xc4000_0000 0xc5fff_ffff    RapidIO                 512M    cacheable
83  * 0xfe000_0000 0xfe00f_ffff    CCSR                    1M      non-cacheable
84  * 0xfe200_0000 0xfe20f_ffff    PCI1 IO                 1M      non-cacheable
85  * 0xfe300_0000 0xfe30f_ffff    PCIe IO                 1M      non-cacheable
86  * 0xff000_0000 0xff3ff_ffff    SDRAM                   64M     cacheable
87  * 0xff800_0000 0xff80f_ffff    NVRAM/CADMUS            1M      non-cacheable
88  * 0xfff00_0000 0xfff7f_ffff    FLASH (2nd bank)        8M      non-cacheable
89  * 0xfff80_0000 0xfffff_ffff    FLASH (boot bank)       8M      non-cacheable
90  *
91  */
92
93 /*
94  * Local Bus Definitions
95  */
96
97 /*
98  * FLASH on the Local Bus
99  * Two banks, 8M each, using the CFI driver.
100  * Boot from BR0/OR0 bank at 0xff00_0000
101  * Alternate BR1/OR1 bank at 0xff80_0000
102  *
103  * BR0, BR1:
104  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
105  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
106  *    Port Size = 16 bits = BRx[19:20] = 10
107  *    Use GPCM = BRx[24:26] = 000
108  *    Valid = BRx[31] = 1
109  *
110  * 0    4    8    12   16   20   24   28
111  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001    BR0
112  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001    BR1
113  *
114  * OR0, OR1:
115  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
116  *    Reserved ORx[17:18] = 11, confusion here?
117  *    CSNT = ORx[20] = 1
118  *    ACS = half cycle delay = ORx[21:22] = 11
119  *    SCY = 6 = ORx[24:27] = 0110
120  *    TRLX = use relaxed timing = ORx[29] = 1
121  *    EAD = use external address latch delay = OR[31] = 1
122  *
123  * 0    4    8    12   16   20   24   28
124  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65    ORx
125  */
126
127 #define CONFIG_SYS_FLASH_BASE           0xff000000      /* start of FLASH 16M */
128 #ifdef CONFIG_PHYS_64BIT
129 #define CONFIG_SYS_FLASH_BASE_PHYS      0xfff000000ull
130 #else
131 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
132 #endif
133
134 #define CONFIG_SYS_FLASH_BANKS_LIST \
135         {CONFIG_SYS_FLASH_BASE_PHYS + 0x800000, CONFIG_SYS_FLASH_BASE_PHYS}
136 #define CONFIG_SYS_MAX_FLASH_SECT       128             /* sectors per device */
137 #undef  CONFIG_SYS_FLASH_CHECKSUM
138 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
139 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
140
141 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
142
143 #define CONFIG_SYS_FLASH_EMPTY_INFO
144
145 #define CONFIG_HWCONFIG                 /* enable hwconfig */
146
147 /*
148  * SDRAM on the Local Bus
149  */
150 #define CONFIG_SYS_LBC_SDRAM_BASE       0xf0000000      /* Localbus SDRAM */
151 #ifdef CONFIG_PHYS_64BIT
152 #define CONFIG_SYS_LBC_SDRAM_BASE_PHYS  0xff0000000ull
153 #else
154 #define CONFIG_SYS_LBC_SDRAM_BASE_PHYS  CONFIG_SYS_LBC_SDRAM_BASE
155 #endif
156 #define CONFIG_SYS_LBC_SDRAM_SIZE       64              /* LBC SDRAM is 64MB */
157
158 /*
159  * Base Register 2 and Option Register 2 configure SDRAM.
160  * The SDRAM base address, CONFIG_SYS_LBC_SDRAM_BASE, is 0xf0000000.
161  *
162  * For BR2, need:
163  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
164  *    port-size = 32-bits = BR2[19:20] = 11
165  *    no parity checking = BR2[21:22] = 00
166  *    SDRAM for MSEL = BR2[24:26] = 011
167  *    Valid = BR[31] = 1
168  *
169  * 0    4    8    12   16   20   24   28
170  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
171  *
172  * FIXME: CONFIG_SYS_LBC_SDRAM_BASE should be masked and OR'ed into
173  * FIXME: the top 17 bits of BR2.
174  */
175
176 /*
177  * The SDRAM size in MB, CONFIG_SYS_LBC_SDRAM_SIZE, is 64.
178  *
179  * For OR2, need:
180  *    64MB mask for AM, OR2[0:7] = 1111 1100
181  *                 XAM, OR2[17:18] = 11
182  *    9 columns OR2[19-21] = 010
183  *    13 rows   OR2[23-25] = 100
184  *    EAD set for extra time OR[31] = 1
185  *
186  * 0    4    8    12   16   20   24   28
187  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
188  */
189
190 #define CONFIG_SYS_LBC_LCRR             0x00030004      /* LB clock ratio reg */
191 #define CONFIG_SYS_LBC_LBCR             0x00000000      /* LB config reg */
192 #define CONFIG_SYS_LBC_LSRT             0x20000000      /* LB sdram refresh timer */
193 #define CONFIG_SYS_LBC_MRTPR            0x00000000      /* LB refresh timer prescal*/
194
195 /*
196  * Common settings for all Local Bus SDRAM commands.
197  * At run time, either BSMA1516 (for CPU 1.1)
198  *                  or BSMA1617 (for CPU 1.0) (old)
199  * is OR'ed in too.
200  */
201 #define CONFIG_SYS_LBC_LSDMR_COMMON     ( LSDMR_RFCR16          \
202                                 | LSDMR_PRETOACT7       \
203                                 | LSDMR_ACTTORW7        \
204                                 | LSDMR_BL8             \
205                                 | LSDMR_WRC4            \
206                                 | LSDMR_CL3             \
207                                 | LSDMR_RFEN            \
208                                 )
209
210 /*
211  * The CADMUS registers are connected to CS3 on CDS.
212  * The new memory map places CADMUS at 0xf8000000.
213  *
214  * For BR3, need:
215  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
216  *    port-size = 8-bits  = BR[19:20] = 01
217  *    no parity checking  = BR[21:22] = 00
218  *    GPMC for MSEL       = BR[24:26] = 000
219  *    Valid               = BR[31]    = 1
220  *
221  * 0    4    8    12   16   20   24   28
222  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
223  *
224  * For OR3, need:
225  *    1 MB mask for AM,   OR[0:16]  = 1111 1111 1111 0000 0
226  *    disable buffer ctrl OR[19]    = 0
227  *    CSNT                OR[20]    = 1
228  *    ACS                 OR[21:22] = 11
229  *    XACS                OR[23]    = 1
230  *    SCY 15 wait states  OR[24:27] = 1111      max is suboptimal but safe
231  *    SETA                OR[28]    = 0
232  *    TRLX                OR[29]    = 1
233  *    EHTR                OR[30]    = 1
234  *    EAD extra time      OR[31]    = 1
235  *
236  * 0    4    8    12   16   20   24   28
237  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
238  */
239
240 #define CONFIG_FSL_CADMUS
241
242 #define CADMUS_BASE_ADDR 0xf8000000
243 #ifdef CONFIG_PHYS_64BIT
244 #define CADMUS_BASE_ADDR_PHYS   0xff8000000ull
245 #else
246 #define CADMUS_BASE_ADDR_PHYS   CADMUS_BASE_ADDR
247 #endif
248
249 #define CONFIG_SYS_INIT_RAM_LOCK        1
250 #define CONFIG_SYS_INIT_RAM_ADDR        0xe4010000      /* Initial RAM address */
251 #define CONFIG_SYS_INIT_RAM_SIZE        0x4000          /* Size of used area in RAM */
252
253 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
254 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
255
256 #define CONFIG_SYS_MONITOR_LEN          (512 * 1024)
257
258 /* Serial Port */
259 #define CONFIG_SYS_NS16550_SERIAL
260 #define CONFIG_SYS_NS16550_REG_SIZE     1
261 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
262
263 #define CONFIG_SYS_BAUDRATE_TABLE \
264         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
265
266 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
267 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
268
269 /*
270  * I2C
271  */
272 #if !CONFIG_IS_ENABLED(DM_I2C)
273 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x69} }
274 #else
275 #define CONFIG_SYS_SPD_BUS_NUM 0
276 #endif
277
278 /* EEPROM */
279 #define CONFIG_SYS_I2C_EEPROM_CCID
280
281 /*
282  * General PCI
283  * Memory space is mapped 1-1, but I/O space must start from 0.
284  */
285 #define CONFIG_SYS_PCI1_MEM_VIRT        0x80000000
286 #ifdef CONFIG_PHYS_64BIT
287 #define CONFIG_SYS_PCI1_MEM_BUS         0xe0000000
288 #define CONFIG_SYS_PCI1_MEM_PHYS        0xc00000000ull
289 #else
290 #define CONFIG_SYS_PCI1_MEM_BUS 0x80000000
291 #define CONFIG_SYS_PCI1_MEM_PHYS        0x80000000
292 #endif
293 #define CONFIG_SYS_PCI1_MEM_SIZE        0x20000000      /* 512M */
294 #define CONFIG_SYS_PCI1_IO_VIRT 0xe2000000
295 #define CONFIG_SYS_PCI1_IO_BUS  0x00000000
296 #ifdef CONFIG_PHYS_64BIT
297 #define CONFIG_SYS_PCI1_IO_PHYS 0xfe2000000ull
298 #else
299 #define CONFIG_SYS_PCI1_IO_PHYS 0xe2000000
300 #endif
301 #define CONFIG_SYS_PCI1_IO_SIZE 0x00100000      /* 1M */
302
303 #ifdef CONFIG_PCIE1
304 #define CONFIG_SYS_PCIE1_MEM_VIRT       0xa0000000
305 #ifdef CONFIG_PHYS_64BIT
306 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc20000000ull
307 #else
308 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xa0000000
309 #endif
310 #define CONFIG_SYS_PCIE1_IO_VIRT        0xe3000000
311 #ifdef CONFIG_PHYS_64BIT
312 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfe3000000ull
313 #else
314 #define CONFIG_SYS_PCIE1_IO_PHYS        0xe3000000
315 #endif
316 #endif
317
318 /*
319  * RapidIO MMU
320  */
321 #define CONFIG_SYS_SRIO1_MEM_VIRT       0xc0000000
322 #ifdef CONFIG_PHYS_64BIT
323 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc40000000ull
324 #else
325 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc0000000
326 #endif
327 #define CONFIG_SYS_SRIO1_MEM_SIZE       0x20000000      /* 512M */
328
329 #ifdef CONFIG_LEGACY
330 #define BRIDGE_ID 17
331 #define VIA_ID 2
332 #else
333 #define BRIDGE_ID 28
334 #define VIA_ID 4
335 #endif
336
337 #if defined(CONFIG_PCI)
338 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup */
339 #endif  /* CONFIG_PCI */
340
341 #if defined(CONFIG_TSEC_ENET)
342
343 #define CONFIG_TSEC1    1
344 #define CONFIG_TSEC1_NAME       "eTSEC0"
345 #define CONFIG_TSEC2    1
346 #define CONFIG_TSEC2_NAME       "eTSEC1"
347 #define CONFIG_TSEC3    1
348 #define CONFIG_TSEC3_NAME       "eTSEC2"
349 #define CONFIG_TSEC4
350 #define CONFIG_TSEC4_NAME       "eTSEC3"
351 #undef CONFIG_MPC85XX_FEC
352
353 #define TSEC1_PHY_ADDR          0
354 #define TSEC2_PHY_ADDR          1
355 #define TSEC3_PHY_ADDR          2
356 #define TSEC4_PHY_ADDR          3
357
358 #define TSEC1_PHYIDX            0
359 #define TSEC2_PHYIDX            0
360 #define TSEC3_PHYIDX            0
361 #define TSEC4_PHYIDX            0
362 #define TSEC1_FLAGS             TSEC_GIGABIT
363 #define TSEC2_FLAGS             TSEC_GIGABIT
364 #define TSEC3_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
365 #define TSEC4_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
366
367 /* Options are: eTSEC[0-3] */
368 #define CONFIG_ETHPRIME         "eTSEC0"
369 #endif  /* CONFIG_TSEC_ENET */
370
371 /*
372  * Environment
373  */
374
375 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
376 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
377
378 /*
379  * BOOTP options
380  */
381 #define CONFIG_BOOTP_BOOTFILESIZE
382
383 /*
384  * Miscellaneous configurable options
385  */
386
387 /*
388  * For booting Linux, the board info and command line data
389  * have to be in the first 64 MB of memory, since this is
390  * the maximum mapped by the Linux kernel during initialization.
391  */
392 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory map for Linux*/
393 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
394
395 /*
396  * Environment Configuration
397  */
398 #if defined(CONFIG_TSEC_ENET)
399 #define CONFIG_HAS_ETH0
400 #define CONFIG_HAS_ETH1
401 #define CONFIG_HAS_ETH2
402 #define CONFIG_HAS_ETH3
403 #endif
404
405 #define CONFIG_IPADDR    192.168.1.253
406
407 #define CONFIG_HOSTNAME  "unknown"
408 #define CONFIG_ROOTPATH  "/nfsroot"
409 #define CONFIG_BOOTFILE "8548cds/uImage.uboot"
410 #define CONFIG_UBOOTPATH        8548cds/u-boot.bin      /* TFTP server */
411
412 #define CONFIG_SERVERIP  192.168.1.1
413 #define CONFIG_GATEWAYIP 192.168.1.1
414 #define CONFIG_NETMASK   255.255.255.0
415
416 #define CONFIG_EXTRA_ENV_SETTINGS               \
417         "hwconfig=fsl_ddr:ecc=off\0"            \
418         "netdev=eth0\0"                         \
419         "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
420         "tftpflash=tftpboot $loadaddr $uboot; " \
421                 "protect off " __stringify(CONFIG_SYS_TEXT_BASE)        \
422                         " +$filesize; " \
423                 "erase " __stringify(CONFIG_SYS_TEXT_BASE)              \
424                         " +$filesize; " \
425                 "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)     \
426                         " $filesize; "  \
427                 "protect on " __stringify(CONFIG_SYS_TEXT_BASE)         \
428                         " +$filesize; " \
429                 "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)    \
430                         " $filesize\0"  \
431         "consoledev=ttyS1\0"                    \
432         "ramdiskaddr=2000000\0"                 \
433         "ramdiskfile=ramdisk.uboot\0"           \
434         "fdtaddr=1e00000\0"                     \
435         "fdtfile=mpc8548cds.dtb\0"
436
437 #endif  /* __CONFIG_H */