arm: mvebu: clearfog: Unify DT selection paths
[platform/kernel/u-boot.git] / include / configs / MPC8548CDS.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2004, 2007, 2010-2011 Freescale Semiconductor.
4  */
5
6 /*
7  * mpc8548cds board configuration file
8  *
9  * Please refer to doc/README.mpc85xxcds for more info.
10  *
11  */
12 #ifndef __CONFIG_H
13 #define __CONFIG_H
14
15 #define CONFIG_SYS_SRIO
16 #define CONFIG_SRIO1                    /* SRIO port 1 */
17
18 #define CONFIG_PCI1             /* PCI controller 1 */
19 #define CONFIG_PCIE1            /* PCIE controller 1 (slot 1) */
20 #undef CONFIG_PCI2
21 #define CONFIG_SYS_PCI_64BIT    1       /* enable 64-bit PCI resources */
22
23 #define CONFIG_ENV_OVERWRITE
24 #define CONFIG_INTERRUPTS               /* enable pci, srio, ddr interrupts */
25
26 #define CONFIG_FSL_VIA
27
28 #ifndef __ASSEMBLY__
29 extern unsigned long get_clock_freq(void);
30 #endif
31 #define CONFIG_SYS_CLK_FREQ     get_clock_freq() /* sysclk for MPC85xx */
32
33 /*
34  * These can be toggled for performance analysis, otherwise use default.
35  */
36 #define CONFIG_L2_CACHE                 /* toggle L2 cache */
37 #define CONFIG_BTB                      /* toggle branch predition */
38
39 /*
40  * Only possible on E500 Version 2 or newer cores.
41  */
42 #define CONFIG_ENABLE_36BIT_PHYS        1
43
44 #ifdef CONFIG_PHYS_64BIT
45 #define CONFIG_ADDR_MAP
46 #define CONFIG_SYS_NUM_ADDR_MAP         16      /* number of TLB1 entries */
47 #endif
48
49 #define CONFIG_SYS_MEMTEST_START        0x00200000      /* memtest works on */
50 #define CONFIG_SYS_MEMTEST_END          0x00400000
51
52 #define CONFIG_SYS_CCSRBAR              0xe0000000
53 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
54
55 /* DDR Setup */
56 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup*/
57 #define CONFIG_DDR_SPD
58
59 #define CONFIG_DDR_ECC
60 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER       /* DDR controller or DMA? */
61 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
62
63 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000      /* DDR is system memory*/
64 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
65
66 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
67 #define CONFIG_CHIP_SELECTS_PER_CTRL    (2 * CONFIG_DIMM_SLOTS_PER_CTLR)
68
69 /* I2C addresses of SPD EEPROMs */
70 #define SPD_EEPROM_ADDRESS      0x51    /* CTLR 0 DIMM 0 */
71
72 /* Make sure required options are set */
73 #ifndef CONFIG_SPD_EEPROM
74 #error ("CONFIG_SPD_EEPROM is required")
75 #endif
76
77 #undef CONFIG_CLOCKS_IN_MHZ
78 /*
79  * Physical Address Map
80  *
81  * 32bit:
82  * 0x0000_0000  0x7fff_ffff     DDR                     2G      cacheable
83  * 0x8000_0000  0x9fff_ffff     PCI1 MEM                512M    cacheable
84  * 0xa000_0000  0xbfff_ffff     PCIe MEM                512M    cacheable
85  * 0xc000_0000  0xdfff_ffff     RapidIO                 512M    cacheable
86  * 0xe000_0000  0xe00f_ffff     CCSR                    1M      non-cacheable
87  * 0xe200_0000  0xe20f_ffff     PCI1 IO                 1M      non-cacheable
88  * 0xe300_0000  0xe30f_ffff     PCIe IO                 1M      non-cacheable
89  * 0xf000_0000  0xf3ff_ffff     SDRAM                   64M     cacheable
90  * 0xf800_0000  0xf80f_ffff     NVRAM/CADMUS            1M      non-cacheable
91  * 0xff00_0000  0xff7f_ffff     FLASH (2nd bank)        8M      non-cacheable
92  * 0xff80_0000  0xffff_ffff     FLASH (boot bank)       8M      non-cacheable
93  *
94  * 36bit:
95  * 0x00000_0000 0x07fff_ffff    DDR                     2G      cacheable
96  * 0xc0000_0000 0xc1fff_ffff    PCI1 MEM                512M    cacheable
97  * 0xc2000_0000 0xc3fff_ffff    PCIe MEM                512M    cacheable
98  * 0xc4000_0000 0xc5fff_ffff    RapidIO                 512M    cacheable
99  * 0xfe000_0000 0xfe00f_ffff    CCSR                    1M      non-cacheable
100  * 0xfe200_0000 0xfe20f_ffff    PCI1 IO                 1M      non-cacheable
101  * 0xfe300_0000 0xfe30f_ffff    PCIe IO                 1M      non-cacheable
102  * 0xff000_0000 0xff3ff_ffff    SDRAM                   64M     cacheable
103  * 0xff800_0000 0xff80f_ffff    NVRAM/CADMUS            1M      non-cacheable
104  * 0xfff00_0000 0xfff7f_ffff    FLASH (2nd bank)        8M      non-cacheable
105  * 0xfff80_0000 0xfffff_ffff    FLASH (boot bank)       8M      non-cacheable
106  *
107  */
108
109 /*
110  * Local Bus Definitions
111  */
112
113 /*
114  * FLASH on the Local Bus
115  * Two banks, 8M each, using the CFI driver.
116  * Boot from BR0/OR0 bank at 0xff00_0000
117  * Alternate BR1/OR1 bank at 0xff80_0000
118  *
119  * BR0, BR1:
120  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
121  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
122  *    Port Size = 16 bits = BRx[19:20] = 10
123  *    Use GPCM = BRx[24:26] = 000
124  *    Valid = BRx[31] = 1
125  *
126  * 0    4    8    12   16   20   24   28
127  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001    BR0
128  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001    BR1
129  *
130  * OR0, OR1:
131  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
132  *    Reserved ORx[17:18] = 11, confusion here?
133  *    CSNT = ORx[20] = 1
134  *    ACS = half cycle delay = ORx[21:22] = 11
135  *    SCY = 6 = ORx[24:27] = 0110
136  *    TRLX = use relaxed timing = ORx[29] = 1
137  *    EAD = use external address latch delay = OR[31] = 1
138  *
139  * 0    4    8    12   16   20   24   28
140  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65    ORx
141  */
142
143 #define CONFIG_SYS_FLASH_BASE           0xff000000      /* start of FLASH 16M */
144 #ifdef CONFIG_PHYS_64BIT
145 #define CONFIG_SYS_FLASH_BASE_PHYS      0xfff000000ull
146 #else
147 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
148 #endif
149
150 #define CONFIG_SYS_BR0_PRELIM \
151         (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS + 0x800000) | BR_PS_16 | BR_V)
152 #define CONFIG_SYS_BR1_PRELIM \
153         (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) | BR_PS_16 | BR_V)
154
155 #define CONFIG_SYS_OR0_PRELIM           0xff806e65
156 #define CONFIG_SYS_OR1_PRELIM           0xff806e65
157
158 #define CONFIG_SYS_FLASH_BANKS_LIST \
159         {CONFIG_SYS_FLASH_BASE_PHYS + 0x800000, CONFIG_SYS_FLASH_BASE_PHYS}
160 #define CONFIG_SYS_MAX_FLASH_BANKS      2               /* number of banks */
161 #define CONFIG_SYS_MAX_FLASH_SECT       128             /* sectors per device */
162 #undef  CONFIG_SYS_FLASH_CHECKSUM
163 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
164 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
165
166 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
167
168 #define CONFIG_SYS_FLASH_EMPTY_INFO
169
170 #define CONFIG_HWCONFIG                 /* enable hwconfig */
171
172 /*
173  * SDRAM on the Local Bus
174  */
175 #define CONFIG_SYS_LBC_SDRAM_BASE       0xf0000000      /* Localbus SDRAM */
176 #ifdef CONFIG_PHYS_64BIT
177 #define CONFIG_SYS_LBC_SDRAM_BASE_PHYS  0xff0000000ull
178 #else
179 #define CONFIG_SYS_LBC_SDRAM_BASE_PHYS  CONFIG_SYS_LBC_SDRAM_BASE
180 #endif
181 #define CONFIG_SYS_LBC_SDRAM_SIZE       64              /* LBC SDRAM is 64MB */
182
183 /*
184  * Base Register 2 and Option Register 2 configure SDRAM.
185  * The SDRAM base address, CONFIG_SYS_LBC_SDRAM_BASE, is 0xf0000000.
186  *
187  * For BR2, need:
188  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
189  *    port-size = 32-bits = BR2[19:20] = 11
190  *    no parity checking = BR2[21:22] = 00
191  *    SDRAM for MSEL = BR2[24:26] = 011
192  *    Valid = BR[31] = 1
193  *
194  * 0    4    8    12   16   20   24   28
195  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
196  *
197  * FIXME: CONFIG_SYS_LBC_SDRAM_BASE should be masked and OR'ed into
198  * FIXME: the top 17 bits of BR2.
199  */
200
201 #define CONFIG_SYS_BR2_PRELIM \
202         (BR_PHYS_ADDR(CONFIG_SYS_LBC_SDRAM_BASE_PHYS) \
203         | BR_PS_32 | (3<<BR_MSEL_SHIFT) | BR_V)
204
205 /*
206  * The SDRAM size in MB, CONFIG_SYS_LBC_SDRAM_SIZE, is 64.
207  *
208  * For OR2, need:
209  *    64MB mask for AM, OR2[0:7] = 1111 1100
210  *                 XAM, OR2[17:18] = 11
211  *    9 columns OR2[19-21] = 010
212  *    13 rows   OR2[23-25] = 100
213  *    EAD set for extra time OR[31] = 1
214  *
215  * 0    4    8    12   16   20   24   28
216  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
217  */
218
219 #define CONFIG_SYS_OR2_PRELIM           0xfc006901
220
221 #define CONFIG_SYS_LBC_LCRR             0x00030004      /* LB clock ratio reg */
222 #define CONFIG_SYS_LBC_LBCR             0x00000000      /* LB config reg */
223 #define CONFIG_SYS_LBC_LSRT             0x20000000      /* LB sdram refresh timer */
224 #define CONFIG_SYS_LBC_MRTPR            0x00000000      /* LB refresh timer prescal*/
225
226 /*
227  * Common settings for all Local Bus SDRAM commands.
228  * At run time, either BSMA1516 (for CPU 1.1)
229  *                  or BSMA1617 (for CPU 1.0) (old)
230  * is OR'ed in too.
231  */
232 #define CONFIG_SYS_LBC_LSDMR_COMMON     ( LSDMR_RFCR16          \
233                                 | LSDMR_PRETOACT7       \
234                                 | LSDMR_ACTTORW7        \
235                                 | LSDMR_BL8             \
236                                 | LSDMR_WRC4            \
237                                 | LSDMR_CL3             \
238                                 | LSDMR_RFEN            \
239                                 )
240
241 /*
242  * The CADMUS registers are connected to CS3 on CDS.
243  * The new memory map places CADMUS at 0xf8000000.
244  *
245  * For BR3, need:
246  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
247  *    port-size = 8-bits  = BR[19:20] = 01
248  *    no parity checking  = BR[21:22] = 00
249  *    GPMC for MSEL       = BR[24:26] = 000
250  *    Valid               = BR[31]    = 1
251  *
252  * 0    4    8    12   16   20   24   28
253  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
254  *
255  * For OR3, need:
256  *    1 MB mask for AM,   OR[0:16]  = 1111 1111 1111 0000 0
257  *    disable buffer ctrl OR[19]    = 0
258  *    CSNT                OR[20]    = 1
259  *    ACS                 OR[21:22] = 11
260  *    XACS                OR[23]    = 1
261  *    SCY 15 wait states  OR[24:27] = 1111      max is suboptimal but safe
262  *    SETA                OR[28]    = 0
263  *    TRLX                OR[29]    = 1
264  *    EHTR                OR[30]    = 1
265  *    EAD extra time      OR[31]    = 1
266  *
267  * 0    4    8    12   16   20   24   28
268  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
269  */
270
271 #define CONFIG_FSL_CADMUS
272
273 #define CADMUS_BASE_ADDR 0xf8000000
274 #ifdef CONFIG_PHYS_64BIT
275 #define CADMUS_BASE_ADDR_PHYS   0xff8000000ull
276 #else
277 #define CADMUS_BASE_ADDR_PHYS   CADMUS_BASE_ADDR
278 #endif
279 #define CONFIG_SYS_BR3_PRELIM \
280         (BR_PHYS_ADDR(CADMUS_BASE_ADDR_PHYS) | BR_PS_8 | BR_V)
281 #define CONFIG_SYS_OR3_PRELIM    0xfff00ff7
282
283 #define CONFIG_SYS_INIT_RAM_LOCK        1
284 #define CONFIG_SYS_INIT_RAM_ADDR        0xe4010000      /* Initial RAM address */
285 #define CONFIG_SYS_INIT_RAM_SIZE        0x4000          /* Size of used area in RAM */
286
287 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
288 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
289
290 #define CONFIG_SYS_MONITOR_LEN          (512 * 1024)
291 #define CONFIG_SYS_MALLOC_LEN   (1024 * 1024)   /* Reserved for malloc */
292
293 /* Serial Port */
294 #define CONFIG_SYS_NS16550_SERIAL
295 #define CONFIG_SYS_NS16550_REG_SIZE     1
296 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
297
298 #define CONFIG_SYS_BAUDRATE_TABLE \
299         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
300
301 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
302 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
303
304 /*
305  * I2C
306  */
307 #define CONFIG_SYS_I2C
308 #define CONFIG_SYS_I2C_FSL
309 #define CONFIG_SYS_FSL_I2C_SPEED        400000
310 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
311 #define CONFIG_SYS_FSL_I2C_OFFSET       0x3000
312 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x69} }
313
314 /* EEPROM */
315 #define CONFIG_ID_EEPROM
316 #define CONFIG_SYS_I2C_EEPROM_CCID
317 #define CONFIG_SYS_ID_EEPROM
318 #define CONFIG_SYS_I2C_EEPROM_ADDR     0x57
319 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 2
320
321 /*
322  * General PCI
323  * Memory space is mapped 1-1, but I/O space must start from 0.
324  */
325 #define CONFIG_SYS_PCI1_MEM_VIRT        0x80000000
326 #ifdef CONFIG_PHYS_64BIT
327 #define CONFIG_SYS_PCI1_MEM_BUS         0xe0000000
328 #define CONFIG_SYS_PCI1_MEM_PHYS        0xc00000000ull
329 #else
330 #define CONFIG_SYS_PCI1_MEM_BUS 0x80000000
331 #define CONFIG_SYS_PCI1_MEM_PHYS        0x80000000
332 #endif
333 #define CONFIG_SYS_PCI1_MEM_SIZE        0x20000000      /* 512M */
334 #define CONFIG_SYS_PCI1_IO_VIRT 0xe2000000
335 #define CONFIG_SYS_PCI1_IO_BUS  0x00000000
336 #ifdef CONFIG_PHYS_64BIT
337 #define CONFIG_SYS_PCI1_IO_PHYS 0xfe2000000ull
338 #else
339 #define CONFIG_SYS_PCI1_IO_PHYS 0xe2000000
340 #endif
341 #define CONFIG_SYS_PCI1_IO_SIZE 0x00100000      /* 1M */
342
343 #ifdef CONFIG_PCIE1
344 #define CONFIG_SYS_PCIE1_MEM_VIRT       0xa0000000
345 #ifdef CONFIG_PHYS_64BIT
346 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc20000000ull
347 #else
348 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xa0000000
349 #endif
350 #define CONFIG_SYS_PCIE1_IO_VIRT        0xe3000000
351 #ifdef CONFIG_PHYS_64BIT
352 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfe3000000ull
353 #else
354 #define CONFIG_SYS_PCIE1_IO_PHYS        0xe3000000
355 #endif
356 #endif
357
358 /*
359  * RapidIO MMU
360  */
361 #define CONFIG_SYS_SRIO1_MEM_VIRT       0xc0000000
362 #ifdef CONFIG_PHYS_64BIT
363 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc40000000ull
364 #else
365 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc0000000
366 #endif
367 #define CONFIG_SYS_SRIO1_MEM_SIZE       0x20000000      /* 512M */
368
369 #ifdef CONFIG_LEGACY
370 #define BRIDGE_ID 17
371 #define VIA_ID 2
372 #else
373 #define BRIDGE_ID 28
374 #define VIA_ID 4
375 #endif
376
377 #if defined(CONFIG_PCI)
378 #undef CONFIG_EEPRO100
379 #undef CONFIG_TULIP
380
381 #if !defined(CONFIG_DM_PCI)
382 #define CONFIG_FSL_PCI_INIT             1       /* Use common FSL init code */
383 #define CONFIG_PCI_INDIRECT_BRIDGE      1
384 #define CONFIG_SYS_PCIE1_NAME           "Slot"
385 #ifdef CONFIG_PHYS_64BIT
386 #define CONFIG_SYS_PCIE1_MEM_BUS        0xe0000000
387 #else
388 #define CONFIG_SYS_PCIE1_MEM_BUS        0xa0000000
389 #endif
390 #define CONFIG_SYS_PCIE1_MEM_SIZE       0x20000000      /* 512M */
391 #define CONFIG_SYS_PCIE1_IO_BUS         0x00000000
392 #define CONFIG_SYS_PCIE1_IO_SIZE        0x00100000      /*   1M */
393 #endif
394
395 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup */
396
397 #endif  /* CONFIG_PCI */
398
399 #if defined(CONFIG_TSEC_ENET)
400
401 #define CONFIG_TSEC1    1
402 #define CONFIG_TSEC1_NAME       "eTSEC0"
403 #define CONFIG_TSEC2    1
404 #define CONFIG_TSEC2_NAME       "eTSEC1"
405 #define CONFIG_TSEC3    1
406 #define CONFIG_TSEC3_NAME       "eTSEC2"
407 #define CONFIG_TSEC4
408 #define CONFIG_TSEC4_NAME       "eTSEC3"
409 #undef CONFIG_MPC85XX_FEC
410
411 #define TSEC1_PHY_ADDR          0
412 #define TSEC2_PHY_ADDR          1
413 #define TSEC3_PHY_ADDR          2
414 #define TSEC4_PHY_ADDR          3
415
416 #define TSEC1_PHYIDX            0
417 #define TSEC2_PHYIDX            0
418 #define TSEC3_PHYIDX            0
419 #define TSEC4_PHYIDX            0
420 #define TSEC1_FLAGS             TSEC_GIGABIT
421 #define TSEC2_FLAGS             TSEC_GIGABIT
422 #define TSEC3_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
423 #define TSEC4_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
424
425 /* Options are: eTSEC[0-3] */
426 #define CONFIG_ETHPRIME         "eTSEC0"
427 #endif  /* CONFIG_TSEC_ENET */
428
429 /*
430  * Environment
431  */
432
433 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
434 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
435
436 /*
437  * BOOTP options
438  */
439 #define CONFIG_BOOTP_BOOTFILESIZE
440
441 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
442
443 /*
444  * Miscellaneous configurable options
445  */
446 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
447
448 /*
449  * For booting Linux, the board info and command line data
450  * have to be in the first 64 MB of memory, since this is
451  * the maximum mapped by the Linux kernel during initialization.
452  */
453 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory map for Linux*/
454 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
455
456 #if defined(CONFIG_CMD_KGDB)
457 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
458 #endif
459
460 /*
461  * Environment Configuration
462  */
463 #if defined(CONFIG_TSEC_ENET)
464 #define CONFIG_HAS_ETH0
465 #define CONFIG_HAS_ETH1
466 #define CONFIG_HAS_ETH2
467 #define CONFIG_HAS_ETH3
468 #endif
469
470 #define CONFIG_IPADDR    192.168.1.253
471
472 #define CONFIG_HOSTNAME  "unknown"
473 #define CONFIG_ROOTPATH  "/nfsroot"
474 #define CONFIG_BOOTFILE "8548cds/uImage.uboot"
475 #define CONFIG_UBOOTPATH        8548cds/u-boot.bin      /* TFTP server */
476
477 #define CONFIG_SERVERIP  192.168.1.1
478 #define CONFIG_GATEWAYIP 192.168.1.1
479 #define CONFIG_NETMASK   255.255.255.0
480
481 #define CONFIG_LOADADDR 1000000 /*default location for tftp and bootm*/
482
483 #define CONFIG_EXTRA_ENV_SETTINGS               \
484         "hwconfig=fsl_ddr:ecc=off\0"            \
485         "netdev=eth0\0"                         \
486         "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
487         "tftpflash=tftpboot $loadaddr $uboot; " \
488                 "protect off " __stringify(CONFIG_SYS_TEXT_BASE)        \
489                         " +$filesize; " \
490                 "erase " __stringify(CONFIG_SYS_TEXT_BASE)              \
491                         " +$filesize; " \
492                 "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)     \
493                         " $filesize; "  \
494                 "protect on " __stringify(CONFIG_SYS_TEXT_BASE)         \
495                         " +$filesize; " \
496                 "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)    \
497                         " $filesize\0"  \
498         "consoledev=ttyS1\0"                    \
499         "ramdiskaddr=2000000\0"                 \
500         "ramdiskfile=ramdisk.uboot\0"           \
501         "fdtaddr=1e00000\0"                     \
502         "fdtfile=mpc8548cds.dtb\0"
503
504 #define CONFIG_NFSBOOTCOMMAND                                           \
505    "setenv bootargs root=/dev/nfs rw "                                  \
506       "nfsroot=$serverip:$rootpath "                                    \
507       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
508       "console=$consoledev,$baudrate $othbootargs;"                     \
509    "tftp $loadaddr $bootfile;"                                          \
510    "tftp $fdtaddr $fdtfile;"                                            \
511    "bootm $loadaddr - $fdtaddr"
512
513 #define CONFIG_RAMBOOTCOMMAND \
514    "setenv bootargs root=/dev/ram rw "                                  \
515       "console=$consoledev,$baudrate $othbootargs;"                     \
516    "tftp $ramdiskaddr $ramdiskfile;"                                    \
517    "tftp $loadaddr $bootfile;"                                          \
518    "tftp $fdtaddr $fdtfile;"                                            \
519    "bootm $loadaddr $ramdiskaddr $fdtaddr"
520
521 #define CONFIG_BOOTCOMMAND      CONFIG_NFSBOOTCOMMAND
522
523 #endif  /* __CONFIG_H */